Устройство для синхронизациипередачи информации

Номер патента: 849192

Авторы: Братановская, Кобякова, Меттус, Спирин

ZIP архив

Текст

Союз Советски кСоциалистическикРеспублик ОП ИСАНИЕ ИЗОБРЕТЕНИЯ К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ(51)М. Кл, С 06 Г 3/04 с прнсоелинением заявки РЙ -Гоеударстаеииый комитет СССР(23) Приоритет ао делам иэобретеиий и открытий(53) УДК 681,625 (088.8) Дата опубликования описания 2507.81 С. К. Братановская, А.И. Кобяков и Ю.ф, СпиринИНХРОНИЗАЦИИ ПЕР 2 ный Изобретение относится к вычисли тельнои технике и передаче данныхи может быть использовано, например,в системах передачи данных,Известны устройства для сопряжения5содержащие блок согласования с каналами, два приемных блока, пороговыйблок, блоки измерения, элементы Ии ИЛИ, дешифраторы, коммутатор, решающий блок и счетчик Г 1.Недостаток таких устройств - большие аппаратурные затраты.Наиболее близким к предлагаемомупо технической сущности является устройство для синхронизации ввода .информации из канала связи, содержащее дешифратор, счетчик состояний, распределитель, выходами соединенныйсо входами соответствующих регистров констант скорости, приз.наков, рассогласования частот и регистров времени, выходы которых соединены с соответствующими входамисумматора третьим входом подключенк выходу блока анализа рассогласований и входу счетчика Г 2.Недостаток известного устройства состоит в больших аппаратурных затратах и ограниченной области применения, так как оно не позволяет осуществлять передачу по синхронному каналу при временном разделении каналов синхронной и асинхронной информаЦииеЦель изобретения - сокращение аппаратурных затрат.Поставленная цель достигается тем, что в устройство, содержащее полусумматор, соединенный первым входом через регистр задержки с выходом коммутатора, счетчик строк и дешифратор кодовых комбинаций, введены генератор псевдослучайной последовательности, группа элементов И шифратор синхрокода и блок буферной памяти, причем группа выходов генератора псевдослучайной последовательности соединена с группой входов дешифратора кодовых3 84919 комбинаций, а выход - со вторым входом полусумматора, выход которого является выходом устройства, первые входы элементов И группы соединены с соответствующими выходами дешифратора кодовых комбинаций и выходами счетчика строк, выходы которого подключены ко вторым входам соответствующих элементов И группы, выходами соединенных с соответствующими входами 10 шифраторов синхрокода, и управляющими входами коммутатора и блока буферной . памяти, информационный вход которого является входом асинхронной информации устройства, а информационный выход 15 соединен с первым информационным входом коммутатора, вторым информационным входом подключенного к выходу шифратора синхрокода и входу синхронной информации устройства.20На чертеже представлена блок-схема предлагаемого устройства.Устройство содержит генератор 1 псевдослучайной последовательности, дешифратор 2 кодовых комбинаций, эле менты И 3 группы, счетчик 4 строк, шифратор 5 синхрокода, блок 6 буферной памяти, коммутатор 7, регистр 8 задержки и полусумматор 9.Устройство работает следующим об- З 0 разом.Ниже под тактом понимается интервал времени, соответствующим одному символу псевдослучайной последовательности или одной кодовой комбина- З 5 ции генератора 1 под строкой - последовательный двоичный код, длина которого точно соответствует длине псевдослучайной последовательности (ПСП);, содержание строки определяет ся операцией синхронного суммирования по модулю два информации и ПСП а при отсутствии суммирования содержание представляет собой "чистую" ПСП. Кадр обозначает детерминированную 45 совокупность строк, а столбец - порядковйй номер такта, или кодовый комбинации генератора 1, повторяющийся от строки к строке в пределах кадра. 50гФПодаваемый кадр разбит на фрагменты, регламентированные по строкам и столбцам, в пределах которых осуществляется суммирование по модулю два информации и ПСП. Дпя осуществления подсинхронизации на приемном конце определенная совокупность столбцов отводится для передачи "чистой" 2 4ПСП, а для разделения кадров в однойиз строк (например, первой) отводитсянесколько тактов для передачи синхрокода.Генератор 1 вьщает и -разрядныециклически повторяющиеся кодовые комбинации, необходимая часть из которыхдешифрируется с помощью дешифратора2, с выхода которого снимаются унитарные сигналы, регламентированныепо тактам (столбцам) , и поступают напервые входы элементов И Э, построенных в виде матрицы совпадения. Одиниз сигналов дешифратора 2 условно принимается за столбец начала (или конца)строки и поступает на счетчик строк4, а с его выхода - на вторые входыэлементов И 3.С выхода элементов И 3 снимаютсясигналы, регламентированные по столбцам и строкам кадра, которые определяют очередность, начало и конец передачи различных каналов информациив отведенных для них фрагментах кадра.Указанные сигналы поступают на запускшифратора 5, управление блока 6 и науправляющие входы коммутатора 7.Двоичная информация с выхода шифратора 5 для каналов синхронной информации, непосредственно для каналовасинхронной информации, через блок6 поступает на информационные входыкоммутатора 7, с помощью которогоосуществляется преобразование структуры из многоканальной в одноканальную с временным разделением каналов,Блок 6 осуществляет накопление информации с асинхронных каналов с последующим ее считыванием в темпе работыгенератора 1. В случае, если потокасинхронной информации идет непрерывно, блок 6 может содержать два полукомплекта, работающих одновременнои поочередно на запись и на считывание,Информация с выхода коммутатора 7 через регистр 8 поступает на первый вход полусумматора 9. Регистр 8 предназначен для устранения влияния набега задержки сигнала за счет конечного быстродействия предыдущих цепей. Обычно это осуществляется путем дополнения набега задержки до момента начала следующего такта, поэтому сигналы, формируемые элементами И 3, имеют необходимое опережение по тактам. Информация в полусумматоре 9 складывается по модулю два с ПСП и выдается5 849на выход устройства по синхронномуканалу.На чертеже не показаны источниктактовых, сигналов и тактовая шина,подключенная ко всем элементам схемы.Шифратор синхрокода в данном случае целесообразно выполнять на сдвигающем регистре, имеющем запись числа, соответствующего синхрокоду.Таким образом, предлагаемое устрой ство при меньших по сравнению с известным затратах оборудования позволяет обеспечить передачу синхроннойи асинхронной информации по синхронному каналу, а также регламентировать 15временное разделение каналов информации по тактам, строкам и столбцамкадра,Формула изобретения20Устройство для синхронизации передачи информации, содержащее полусумматор, соединенный первым входом через регистр задержки с выходом коммутатора, счетчик строк и дешифратор кодо вых комбинаций, о т л и ч а ю щ е ес я тем, что, с целью сокращения аппаратурных затрат, в устройство введены генератор псевдослучайной последовательности, группа элементов 30 И, шифратор синхрокода и блок бу 92 6ферной памяти, причем группа выходов генератора псевдослучайнойпоследовательности соединена с группой входов дешифратора кодовых комбинаций, а выход, - со вторым входомполусумматора, выход которого является выходом устройства, первые входыэлементов И группы соединены с соответствующими выходами дешифраторакодовых комбинаций и входами счетчика строк, выходы которого подключеныко вторым входам соответствующих элементов И группы, выходами соединенных с соответствующими входами шифраторов синхрокода и управляющими входами коммутатора и блока буферной памя-ти, информационный вход которого является входом асинхронной информацииустройства, а информационный выходсоединен с первым информационным входом коммутатора, вторым информационным входом подключенного к выходушифратора синхрокода и входу синхронной информации устройства.Источники информации,принятые во внимание при экспертизе1. Авторское свидетельство СССРУ 575642, кл. 6 06 Г 3/04, 1975.2. Авторское свидетельство СССРпо заявке У 27520253/18-24,кл. 8 06 Р Э/00, 15.01.79 прототипВНИИПИ Заказ 6Филиал ППП "Патент аеас акэецюеаф юФФДЮРЭ ираж 745 ПодписноУжгород, ул. Проектн

Смотреть

Заявка

2836260, 06.11.1979

ПРЕДПРИЯТИЕ ПЯ А-1178

БРАТАНОВСКАЯ СЕРАФИМА КИРИЛЛОВНА, КОБЯКОВА АЛЛА ИГОРЕВНА, МЕТТУС ВАДИМ ИОГАНОВИЧ, СПИРИН ЮРИЙ ФЕДОРОВИЧ

МПК / Метки

МПК: G06F 3/04

Метки: информации, синхронизациипередачи

Опубликовано: 23.07.1981

Код ссылки

<a href="https://patents.su/3-849192-ustrojjstvo-dlya-sinkhronizaciiperedachi-informacii.html" target="_blank" rel="follow" title="База патентов СССР">Устройство для синхронизациипередачи информации</a>

Похожие патенты