Устройство для сборки печатныхплат

Номер патента: 834952

Авторы: Зискандович, Широченко

ZIP архив

Текст

ОПИСАНИЕИЗОБРЕТЕИИЯК АВТОРСКОМУ СВИДЕТИЗЬСТВУ(22) Заявлено 050779 (21) 2784652/18-21с присоединением заявки йо Союз Советских Соцналнстнческнх Республнк,Ф щм ,з Н 05 К 13/00 Государственный комитет СССР но делам изобретений и открытий(53) УДК 621. 396. .6.002.7 (088.8) Дата опубликования описания ЗОЛ 581 72) Авторы изобретения М.А искандович и Г.И, Широченко(71) Заявитель ТРОЙСТВО ДЛЯ СБОРКИ ПЕЧАТНЫХ ПЛАТ 54 Изобретение относится к электро техники и может быть использовано для производства блоков радиоэлект ронной аппаратуры на базе печатных плат. Известно устройство для сборкипечатных плат, содержащее монтажныепосты, носитель информации с выходампо числу монтажных постов и блокуправления носителем информации свходами по числу монтажных постов,причем каждый монтажный пост состоит из накопителя для радиоэлементов,блока подсветки коммутационного аппарата 1,Однако устройство не обеспечиваетвысокой йроизводительности и обладает узкими технологическими возможностями.Цель изобретения - повышение производительности и расширение технологических возможностей, Поставленная цель достигается тем, что, вустройство для многоцелевой сборкипечатных плат, содержащем монтажныепосты, носитель информации с выходами по числу монтажных постов и блокуправления носителем информации свходами по числу монтажных постов,каждый монтажный пост снабжен буферным запоминающим блоком и блокомоперативной памяти, пЬдключенным сво им первым выходом к накопителю электрорадиоэлементов, вторым выходомко входу блока подсветки, а входомк первому выходу буферного запоминающего блока, в свою очередь, под ключенного первым входом к первомувыходу блока коммутации, а второйвход - к выходу носителя информации,причем второй выход коммутационногоблока подключен к одному из входовблока управления, а вход коммутационного блока ко Второму выходу буферного запоминающего блокаНа чертеже изображена блок-схема устройства.Устройство содержит М-монтажныхпостов 1, каждый из которых имеетнакопитель 2 электрорадиоэлементов,блок 3 подсветки, коммутационныйблок 4, буферный запоминающий блок5 и блок 6 оперативной памяти, своим первым выходом подключенный ксоответствующему накопителю 2 электрорадиоэлементов, вторым выходомк соответствующему блоку 3 подсвет. ки, а входом к первому выходу буфер-,"тов параллельно, а входом к выходу схемы ИЛИ,Устройство сборки печатных платработает следующим образом.В исходном положении на выходебуферных запоминающих блоков 5 всех Й-монтажных постов, а также на обоих выходах блоков 6 оперативной памяти - логический нуль. Носитель инФормации оснащен какой-либо программой сборки печатной платы или группой программ, имеющих свои кодовые номера, При помощи коммутацион- .ного блока 4 монтажник каждого из И-монтажных постов 1 набирает номер требуемой программы сборки и через первый выход одновременно с тактовым сигналом с генератора вводит его в буферный запоминающий блок 5 по первому входу этого блока. Одновременно по второму выходу коммутацион ного блока 4 передается логическая"1 ф на соответствующие входы схемы ИЛИ блока 8 управлЕния. При этом на логическая "1" и носитель информа ции выдает на вторые входы буферныхзапоминающих блоков 5 соответствующих й-монтажных постов имеющуюся вносителе 7 информацию. При этом .монтажный пост воспринимает толькоту программу или часть ее,.котораявведена в схему сравнения кодов буферного запоминающего блока 5 этогомонтажного поста, а остальные (М)- монтажные посты принимают соответственно программы, введенные в их бу-ферные запоминающие блоки 5 соответ-ствующими коммутационными блоками 4.1 Блок 6 оперативной памяти постро ен на стандартных элементах памяти типа "Триггер" и имеет на входе ячеек памяти дешифратор кода, поступающего с буферного запоминающего блока 5, а на выходе ячеек памяти логическую схему ИЛИ с повышенной нагрузочной способностью, подключенную первым выходом блока 6 опера- . тивной памяти к накопителю электрорадиоэлементов 2, а вторым выходом - к блоку 3 подсветки.50Схема ИЛИ блока 8 управления предназначена для управления носителем 7 информации и содержит й-независимых входов, которые нодключевы ко вторым выходам коммутационньвс блоков 4 всех И-монтажных постов соответственно.Носитель 7 информации представляет собой устройство для многократ-, ного воспроизведения заранее подго- щ 0 товлеиной, и введенной в него программы или группы программ сборки печатных плат, подключенный выходом ко вторым входам буферных запоминаю щих блоков 5 всех М-монтажных посного запоминающего блока 5, первый вход которого подключен к первому выходу коммутационного блока 4, носитель 7 информации, своим выходом подключенный ко второму входу буферного запоминающего блока 5,каждого из Й-монтажных остов 1 и блок 8 управления, выполненный по схеме ИЛИ своими входами 9, подк 3 поченный ко вторым выходам коммутационных блоков 4, а выходом ко входу носителя 7 информации, причем второй выход буферного запоминающего блока 5 подключен ко входу коммутационного блока 4.Коммутационный блок 4 содержит наборное полеи.генератор сигналов управления - тактов синхронизации, который может находиться в возбужденном или невозбуждеином состоянии, в зависимости откоманд монтажника и с буферного запоминающего блока 5,Буферный запоминающий блок пред- ставляет собой регистр сдвига с последовательной передачей информации, построенный на.триггерных ячейках памяти и имеющее на входе регистра схему сравнения кодов и счетчик тактов, поступающих от коммутационного блока 4 и от носителя 7 информации.По окончании цикла приема новой части программы от носителя 7 и передачи старой части программы из буФерного запоминающего блока 5 в блок 5 оперативной памяти, буферный блок 5 вырабатывает команду управления, которая переводит генератор коммутационного блока 4 в невозбужденное состояние. вход носителя 7 информации передается Повторное воздействие на коммутационный блок 4 в любом из И-монтажных постов по второму выходу подает логическую "1" на входы 9 схемы ИЛИ блока 8 урравления, а по первому входу сдвигает часть информации из буферного запоминающего блока 5 в блок 6 оперативной памяти, который по первому выходу выводит ее на накопитель 2 электрорадиоэлементов, показывающий ту ячейку, из которой необходимо брать электрорадиоэлементы для установки их на печатную плату, а по второму выходу - на блок 3 подсветки, индикатиоующий те места на печатной плате, куда необходимо установить эти электрорадиоэлементы, После окончания сдвига информации из буферного запоминающего блока 5 в блок 6 оперативной памяти по второму гыходу буферного запоминающего бЛока 5, подключенного ко входу коммутационного блока 4, восстанавливается логический "О" на втором выходе коммутационного блока 4 а значит и на входе 9 схемы ИЛИ блока 8 управления, подготавливающая: схему ИЛИ для следующего этапа работы от соответствуна 1 его поста.834952 Формула изобретения Таким образом, каждый монтажный пост устройства сборки печатных плат, связанный с одним и тем же носителем информации 7, управляемым от общей для всех Й-мотнажных постов блоком 8, во времени развязаны, и производительность любого из М-монтажников не влияет на производительность остальных работников, тем самым орщая производительность линии сборки печатных плат выше, чем у известной линии.Эффективность предлагаемого изобретения тем вьаае, чем больше монтажных постов содержит линия сборки печатных плат и чем больше номенклатура как электрорадиоэлементов, уста навливаемых на печатные платы, так и самых печатных плат. Устройство для сборки печатных плат, содержащее монтажные посты, носитель информации с выходами по числу монтажных постов и блок управления носителем информации с входа 6ми по числу монтажных постов, причемкаждый монтажный пост состоит иэ накопителя для радиоэлементов, блокаподсветки и блока коммутации, о тл и ч а ю щ е е с я тем, что, сцелью повышения производительностии расширения технологических воэможностей, каждый монтажный пост снабжен буферным запоминающим блоком иблоком оперативной памяти, при этомблок оперативной памяти подключенпервым выходом к накопителю электрорадиоэлементов, вторым выходом ковходу блока подсветки, а входом ;к первому выходу буферного запоминающего блока, первый вход которогоподключен к первому выходу блокакоммутации, а второй вход - к выходу носителя информации, причем второй выход коммутационного блока подключен к одному из входов блока уп 20 равления, а вход коммутационногоблока ко второму выходу буферногозапоминающего блока.Источники информации,принятые во внимание при экспертизе25 1. Патент СЮА Р Зб 00785,кл. 29-203 В, 1975. ВНИИПИ Заказ 4122/8Тираж 889 Подписное филиал ППП "Патентг,ужгород, ул.Проектная

Смотреть

Заявка

2784652, 05.07.1979

ПРЕДПРИЯТИЕ ПЯ М-5774

ЗИСКАНДОВИЧ МИХАИЛ АБРАМОВИЧ, ШИРОЧЕНКО ГЕННАДИЙ ИВАНОВИЧ

МПК / Метки

МПК: H05K 13/00

Метки: печатныхплат, сборки

Опубликовано: 30.05.1981

Код ссылки

<a href="https://patents.su/3-834952-ustrojjstvo-dlya-sborki-pechatnykhplat.html" target="_blank" rel="follow" title="База патентов СССР">Устройство для сборки печатныхплат</a>

Похожие патенты