Устройство для записи информациив блоки интегральной постояннойпамяти
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Текст
Оп ИСАНИЕИЗОБВЕТЕН ИЯК АВТОРСКОМУ СВИДЕТЕЛЬСТВУ Союз СоветскикСоциалистическииРеспублик(51)М, Кл,с присоединением заявки МС 11 С 17/00 Рвударственный кемнтет СССР ае ае 1 ам нзебретеннй н юткрытн 11(23) ПриоритетОпубликовано 28.02.81. Бтоллетень8 Дата опубликования описания 28. 02 .82(5 тт) УСТРОЙСТВО ДЛЯ ЗАПИСИ ИНФОРМАЦИИ В БЛОКИ ИНТЕГРАЛЬНОЙ ПОСТОЯННОЙ ПАМЯТИИзобретение относится к области вычислительной техники и может быть использовано в устройствах электрической записи двоичной цифровой инФормации в микросхемы постоянных запоминающих устройств (ПЗУ), а именно тех типов ПЗУ, запись информации в которые связана с рассеиванием значительной электрической мощности в кристалле микросхемы.Изобретение может быть использовано при разработке и серийном производстве цифровой микроэлектронной аппаратуры, содержащей микросхемы ПЗУ, в том числе средств вычислительной, техники и управления. Кроме того, ономожет использоваться и в техно. логическом процессе изготовления самих ПЗУ.Известен программатор, в котором адресация ПЗУ, подлежащего программированию, производится последовательно путем добавления единицы к адресу предыдущей ячейки 13. Наиболее близким к предлагаемомупо технической сущности является программатор, содержащий буферное запоминающее устройство ЗУ, устройствоввода-вывода информации ПЗУ, разъемдля подключения ПЗУ, адресный счетчик ПЗУ, устройство контроля и управления, соединенное с остальными устройствами командными и контрольнымишинамя, выбор адреса ПЗУ, в котором 1 Одолжна быть записана информация, осуществляется адресным счетчиком. Адресныи счетчик последовательно осуществляет перебор всех адресов ПЗУ, начиная с нулевого и кончая адресом с 15максимальным кодом. В каждом циклек коду предыдущего адреса добавляетсяединица. К ячейке ПЗУ по установленному адресу прикладывается.программирующий электрический импульс, изменяющий ее логическое состояние, Мощность программирующего импульса обычно существенно превышает мощностьсигналов в режиме считывания иерррма 38093 ции, что приводит к сильному нагреву микросхемы, особенно в районе ячейки памяти, которая подвергается программированию 2.Недостатком известной схемы программатора является значительный локальный перегрев отдельных участков микросхемы ПЗУ в процессе записи программы в связи с тем, что адресация программируемых ячеек осуществля о ется последовательно так что обычно мощность следующих друг эа другом программирующих импульсов рассеивается в одних и тех же или в соседних участках кристалла микросхемы. Пере грев элементов микросхемы может привести к потере работоспособности, поэтому для его снижения увеличивают длительность паузы между, импульсами для охпаждения микросхемы. 20Цель изобретения - повышение надежности за счет снижения локального перегрева отдельных участков кристалла микросхем блоков постоянной памяти при программировании. 25Поставленная цель достигается тем, что в устройство для записи информации в блоки интегральной постоянной памяти, содержащее блок буферной памяти, выход которого соединен с вхо- зв дом блока авода-вывода информации, соединенный с блоком согласования и блоком контроля и управления, адресный счетчик, вход которого подключен к первому выходу блока контроля и управления, второй выход блока контроля и управления соединен с одним иэ входов блока согласования, введен преобразователь кодов адреса, выход которого подсоединен к другому входу блока согласования и входу блока буФерной памяти а вход соединен с выходом адресного счетчика.Йа чертеже представлена функциональ ная схема предложенного устройства.Устройство содержит блок буферной 1 памяти, блок 2 ввода-вывода информации, блок 3 согласования, адресный сцетчик 4, преобразователь 5 кодов адреса и блок 6 контроля,и управления,5 ОПреобразователь 5 кодов адреса представляет собой постоянное запоминающее устройство ПЗУ, в котором записаны коды, обеспечивающие оптимальную адресацию программируемого ПЗУ 55 при последовательном переборе адресов преобразователя 5. Коды ПЗУ преобразователя 5 должны быть индивидуальными для каждого типа программируемых ПЗУ, поэтому преобразователь 5 является сменным узлом программатора. Программа, записанная в ПЗУ преобразователя 5, составляется на основе анализа конструкции конкретного типа ПЗУ, подлежащего программированию, .и зависит от расположения в нем элементов запоминающей матрицы и схем управления ими. Эта программа должна составляться с применением ЭВМ и приводиться в технической документации на микросхемы ПЗУ. Число входных и выходных шин преобразователя 5 одинаково и равно количеству адресных входов программируемого типа ПЗУ.Устройство работает следующим образом.По командам блока 6 контроля. и управления адресный счетчик 4 производит последовательный перебор адресов преобразователя 5 кодов адреса, При каждом состоянии счетчика ч преобразователь 5 формирует адрес ячейки программируемого ПЗУ таким образом, чтобы эта ячейка была расположена на достаточном удалении от предыдущей запрограммированной ячейки. Этот же адрес устанавлйвается и Ф блоке 1 буФерной памяти, который содержит информацию,. записанную в него с внешних устройств считывателя с перфоленты и т.п.) или вручную и подлежащую переписи в ПЗУ.В каждом адресе производится подача необходимых сигналов на блок 3 согласования для подключения ПЗУ, обеспечивающих программирование данной ячейки ПЗУ, от блока 6 контроля и управления. После этого выдерживается пауза, в течение которой блок контроля и управления контролирует правильность записи информации в выбранную яцейку, затем выдает команды на срабатывание адресного счетчика ч и передачу информации для записи в следующую яцейку ПЗУ иэ блока буферной памяти в блок 2 ввода-вывода информацииИспользование изобретения позволит снизить локальный перегрев отдельных участков микросхемы ПЗУ при программировании и благодаря этому уменьшить длительность паузы для ее охлаждения, т,е. сократить полное время записи информации в ПЗУ. Кроме того, использование изобретения позволит повысить надежность процесса программирования, поскольку рабочая темпераректор В Редактор Т, Портнаящ га хред З.фанта т 4 е 4Тираж 45 ИИПИ Государственно о делам изобретений 3035, Москва, Ж,Заказ 17 Подписноитета СССРрытийкая наб., д. 4/ ко от аущ ПП "Патент", г, Ужгород, ул, Проект ил 5 809380 ,б. тура является одним из основных фак- е с я тем, что, с целью повышения торов, определяющих работоспособность надежности эа счет снижения локальэлементов микросхемы. ного перегрева отдельных участковкристаллов микросхем в блоках интегральной постоянной памяти при программировании, в устройство введенФормула изобретения преобразователь кодов адреса, выход 1которого подсоединен к.другому, входуустройство для записи инФормации блока согласования и входу блока бу". в блоки интегральной постоянной памя" 1 в Ферной памяти, а вход соединен с выти, содержащее блок буферной памяти, ходом адресного счетчика. выход которого соединен с входом бло"ка ввода-вывода информации, соединен- Источники информации, ный с блоком согласования и блоком принятые во внимание при экспертизе контроля и управления, адресный счет- и 3, "Е 1 есФоа 1 с Еярпеег 3 зщ", чик, вход которого подключен к перво- аппатув 1978, рр". 37-40 му выходу. блока контроля и управле-2. Заявка ФРГ в 2516713, ния, соединен с одним из входов бло- кл, С 06 Р 9/00, опублик. 17. 10.75 ка согласования, о т л и ч а ю щ е- (прототип).У
СмотретьЗаявка
2769743, 23.05.1979
ПРЕДПРИЯТИЕ ПЯ В-8420
ШИРОКОВ ЮРИЙ ФИЛАРЕТОВИЧ, ЩЕТИНИН ЮРИЙ ИВАНОВИЧ
МПК / Метки
МПК: G11C 17/00
Метки: блоки, записи, интегральной, информациив, постояннойпамяти
Опубликовано: 28.02.1981
Код ссылки
<a href="https://patents.su/3-809380-ustrojjstvo-dlya-zapisi-informaciiv-bloki-integralnojj-postoyannojjpamyati.html" target="_blank" rel="follow" title="База патентов СССР">Устройство для записи информациив блоки интегральной постояннойпамяти</a>
Предыдущий патент: Постоянное запоминающее устрой-ctbo
Следующий патент: Постоянное запоминающее устрой-ctbo
Случайный патент: Зуб ковша землеройной машины