Резервированное запоминающееустройство

Номер патента: 803014

Авторы: Петровский, Шастин

ZIP архив

Текст

Союз СоветскнзСоциалистическихРеспублик ОП ИСАНИЕ ИЗОБРЕТЕНИЯ К АВТОРСКОМУ С ТВЛЬСТВУ(22 Заявлено 07.12,78 (21) 2692866/18-24с лрисоединвнием заявки ЙУ(51) М. Кл.з 6 11 С 29/00 Государственный комитет СССР мо делам изобретений и открытий(54) РЕЗЕРВИРОВАННОЕ ЗАПОМИНАЮЩЕЕ УСТРОЙСТВО Изобретение относится к области вычислительной техники.Известно ЗУ с самоконтролем, содержащее два рабочих и один резерв" 5 ный блок памяти (в который заносится сумма по модулю два информации с одинаковыми адресами на рабочих блоков памяти), коммутаторы и блоки контроля 1). 10Недостатками этого устройства являются наличие большего количества нерезервированного оборудрвания (что снижает надежность устройства) и недостаточно быстродействие (информация из блоков памяти на выход устройства проходит через большое количество, регистров и схем И и ИЛИ). Наиболее близким по технической сущности к изобретению является резервированное ЗУ,Ясодержащее регистр адреса, рабочие и резервный блоки памяти, коммутаторы, сумматор, регистр числа и дополнительный регистр. При парировании неисправностей 35 параллельно с эалисью числа из первого (второго) рабочего блока на регистр числа записывается сумма чисел из второго (первого) и резервного блоков на дополнительный регистр. Однако данное устройство обладаетнедостаточным быстродействием,поскольку информация на выход устройства поступает после промежуточногохранения на регистре числа или дополнительном регистре. Это сужает область применения устройства.Кроме того, устройство содержитсравнительно большое количество нерезервированного оборудования (регистр числа, дополнительный регистр),что снижает надежность устройства.Целью изобретения является повышентж быстродействия и надежности,.Поставленная цель достигается тем,Что в резервированное ЗУ,содержащеерегистр адреса, выходы которого соединены со входами двух рабочих и резервного блоков памяти, первый и второйкоммутаторы, входы которых подключены к соответствующим выходам рабочих.блоков памяти, а управляющие входы -к управляющему выходу регистра адреса, сумматор, первые входы которогоподключены к выходам второго коммутатора, а вторые входы - к выходамрезервного блока памяти, блок контроля, вход и выход которого подключенысоответственно к первым входам иуправляющему входу третьего коммутатора, генератор тактовых импульсов,введены элементы И, первые входы которых подключены к выходам третьегокоммутатора, вторые входы - к выходугенератора тактовых импульсов, а выход является выходом устройства.Выходы первого коммутатора подключенык входам блока контроля, а выход сумматора - ко вторым входам третьегокоммутатора,На чертеже приведена структурная схема резервированного ЗУ.Оно содержит регистр адреса 1,один :из разрядов 2 которого служит для занесения признака обращения к первому 3 или второму 4 рабочему блоку памяти, резервный блок памяти 5, в который занесена сумма по модулю два информации с одинаковыми адресами из рабочих блоков памяти 3 и 4,первый б и второи 7 коммутаторы, блок контроля 8, сумматор 9, генератор тактовых импульсов 10, третий коммутатор 11 и элементы И 12 (по числу разрядов слова).Зу работает следующим образом. 25Адрес ячейки, к которой необходимо обратиться, записывается в регистр 1, в один из разрядов 2 которого заносится признак обращения к первому 3 или второму 4 рабочему блоку памяти. Я Если обращение производится к блоку 4, то считанная с него информация через коммутатор б поступает на входы блока контроля 8 и коммутатора 11. Одновременно на сумматор 9 поступает у информация, считанная по тому же адресу с блока 5 и через коммутатор 7 с блока 3, Сумма по модулю два информации, считанной с блоков 3 и 5, поступает на входы коммутатора 11,Если блоком контроля 8 не зарегистри.ровано искажений информации, поступающей с выхода коммутатора б, тоблок контроля вырабатывает сигнал,разрешающий прохождение этой информации через коммутатор 11, Если 45результат контроля отрицательный,точерез коммутатор 11 на входы элементов И 12 поступает информация с выхода сумматора 9. На элементах И 12по тактовым импульсам происходит выделение достоверной информации(поскольку на входы коммутатора 11поступает информация по различнымтрактам, то на выходе коммутатора11 некоторое время может находить- уся искаженная инФормация), При этомцолжно соблюдаться условиеа ) а 1 + 2 а 2 + аах(а 3,а 4),где а - время от начала обращенияк устройству до переднегофронта тактового импульса;а- задержка блоков памяти;а 2 - задержка коммутатора (принята одинаковой для всехтрех коммутаторов);а 5 - задержка блока контроля;а 4 - задержка сумматора.Если обращение производится к блоку 3, то считанная из него информация через коммутатор б поступает на входы блока контроля 8 и коммутатора 11. Одновременно на сумматор 9 поступает информация, считанная по тому же адресу из блока 5 и через коммутатор 7 из блока 4. Затем устройство работает аналогично.Исключение из устройства регистров промежуточного хранения информации повышает быстродействие и надежность предлагаемого устройства,Формула изобретенияРезервированное запоминающееустройство, содержащее регистр адреса, выходы которого подключены квходам двух рабочих и резервногоблоков памяти, первый и второй коммутаторы, входы которых подключенык соответствующим выходам рабочихблоков памяти, а управляющие входык управляющему выходу регистра адреса, сумматор, первые входы которогоподключены к выходам второго коммутатора, а вторые входы - к выходамрезервного блока памяти, блок контроля, вход и выход которого подключены соответственно к первымвходам и управляющему входу третьегокоммутатора, генератор тактовых импульсов, о т л и ч а ю щ и й с ятем, что, с целью повышения быстродействия и надежности, оно солержитэлементы И, первые входы которыхподключены к выходам третьего коммутатора, вторые входы - к выходугенератора тактовых импульсов, а выход является выходом устройства,выходы первого коммутатора подключенык входам блока контроля, а выходысумматора - ко вторым входам третьегокоммутатора,Источники информации,принятые во внимание при экспертизе1. Авторское свидетельство СССРМ 555443, кл, 6 11 С 29/00, 27,10.75.2. Авторское свидетельство позаявке Р 2517900/18-24,кл. Г 11 С 29/00, 20.02.78 (прототип).803014 Тираж 656 Подписное ВНИИПИ Государственного комитета СССР по делам изобретений и открытий 113035, Москва, Ж, Раушская наб., д. 4/5

Смотреть

Заявка

2692866, 07.12.1978

ПРЕДПРИЯТИЕ ПЯ В-2969

ПЕТРОВСКИЙ ВАЛЕРИЙ ПЕТРОВИЧ, ШАСТИН ВАДИМ АЛЕКСАНДРОВИЧ

МПК / Метки

МПК: G11C 29/00

Метки: запоминающееустройство, резервированное

Опубликовано: 07.02.1981

Код ссылки

<a href="https://patents.su/3-803014-rezervirovannoe-zapominayushheeustrojjstvo.html" target="_blank" rel="follow" title="База патентов СССР">Резервированное запоминающееустройство</a>

Похожие патенты