Устройство для передачи информации
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Номер патента: 765859
Авторы: Воловик, Ивасенко, Матреничев, Победоносцев, Сазонов
Текст
(. АН И Союз Советских Социалистических РеспубликОП ИИЗОБРЕТЕНИЯ ри 765859 К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ(51)М. Кл. .6 08 С 19/28 с присоединением заявки М(23) ПриоритетГосударственный комитет ссср по делам изобретений и открытийОпубликовано 230980. Бюллетень М 935 Дата опубликования описания 26. 09. 80(54) УСТРОЙСТВО ДЛЯ ПЕРЕДАЧИ ИНФОРМАЦИИ 1Изобретение относится к измерительной информационной технике и может быть использовано в многоканальных системах передачи информа-ции. ,5Известно устройство для передачи информации, содержащее блок отбора Информации, соединенный с выходом адаптивного дискретизатора, блок времени и анализатор частоты отсче- О тов информации, входы которого соединены с выходами адаптивного дискретиэатора и блока времени, а выходы подключены к входам блока уставок адаптивного дискретизатора и выходного блока 1 .Недостатком устройства является то, что частота поступления существенных отсчетов в канал связи остатся переменной, а для наиболее 20 эффективного использования каналов . связи необходим равномерный поток информации.Наиболее близким по технической сущйости к предлагаемому является 25 устройство для передачи информации, содержащее коммутатор, ключи, блок памяти, блок сравнения, канал связи и буферный накопитель, состоящий из блока управления записью, блока уп 2равления считываниеМ и блока памяти, выход коммутатора соединен с первым входом блока сравнения и через ключи - с входом блока памяти и с первым входом блока памяти буферного накопителя, выход блока памяти подключен ко второму входу блока сравнения, выход которого соединен с управляющими выходами ключей, первые выходы блока управления .записью и блока управления считыванием подключены соответственно ко второму и к третьему входам блока памяти буферного накопителя, выход которого соединен с каналом связи 2.Недостатком этого устройства является то, что при различной активности входной информации .возможна как потеря информации при переполнении буфера, так и отсутствие информации для передачи в канал связи при опустошении буфера. Это приводит к неравномерности потока существенной информации в канал связи и, следовательно, снижает надежность устройства.Цель изобретения - повьпаение надежности устройства.Эта цель достигается тем, что в устройство для передачи информации.содержащее коммутатор, ключи, блокпамяти, блок сравнения, канал связи и буферный накопитель, состоящийиз блока управления записью, блокауправления считыванием и блока памяти, выход коммутатора соединенс первым входом блока сравнения ичерез ключи - с входом блока памятии с первым входом блока памяти буФерного накопителя, выход блока памяти подключен ко второму входу блока сравнения, выход которого соединен с управляющими выходами ключей, первые выходы блока управления записью и блока управления считыванием подключены соответственно ко второму и к третьему входам блока памяти буферного накопителя, выход которого соединен с каналом связи, введены блок вычитания, формирователь допусков, триггер и формирователь кода, вторые выходы блока управления записью и блока управлениясчитыванием буферного накопителя подключены соответственно к первым и и вторым входам блока вычитания и триггера, выход которого соединен с третьим входом блока вычитания, выходы которого через формирователь допусков и через формирователь кода соответственно подключены к третьему входу блока сравнения и к четвертому входу блока памяти буферного накопителя.На чертеже представлена Функциональная схема устройства.Оно содержит коммутатор 1, блок сравнения 2, вентили 3 и 4, блок памяти 5, Формирователь допусков б, буФерный накопитель 7, включающий блок управления записью 8, считыванием 9 и блок памяти 10, канал связи 11, блок вычитания 12, триггер 13 и формирователь кода 14.Устройство работает следующим образом.Входной сигнал с датчика через коммутатор 1 поступает на блок срав.нения 2 и на вентили 3 и 4.На другой вход блока сравнения с блока памяти 5 поступает предсказанное значение этого параметра. Блок сравнения определяет модуль разницы между истинным и предсказанным значениями входной величины и сравнивает его с величиной допустимого отклонения, поступающего с формиро" вателя допусков б. Если разница меж" ду истинным и предсказанным значениями входной величины превышает величину заданного отклонения, то на выходе блока сравнения появляется сигнал, поступающий на буферный накопитель, содержащий блох управления записью 8, блок управления считыванием 9 и блок памяти 10 для переключения адреса записи и открывает вентили 3 и 4. Входная инфор" мация поступает на запись в блок 10 15 20 25 30 35 45 50 55 60 65 памяти 10 буферного накопителя 7 ив блок памяти 5. Если разница между истинным и предсказанным значениями входного параметра меньше заданнойвеличины, то этот отсчет считаетсянесущественным и не регистрируется.Затем переключается коммутатор, исхема переходит к анализу следующего параметра. Одновременно происходит циклическая выдача с буферногонакопителя 7 с помощью блока управления считыванием 9 записанной в нем инФормации в канал связи с постоянным тактом, Текущие адреса записи и считывания с блоков записи 8 исчитывания 9 поступают на блок вычитания 12 и одновременно старшийразряд адреса поступает на сброс триггера 13. Причем триггер устанавливается в единицу при переключениистаршего разряда счетчика адресазаписи в "нуль" и в "нуль" - припереключении в "нуль" старшего разряда адреса считывания. Выход триггера поступает на старший разряд вычитателя. Таким образом, на выходе вычитателя будет все время вычисляться разница между кодами адреса записи и адреса считывания. Подключение триггера позволяет сохранить знак этой разницы при переходах кодов адресов от всех единиц к нулям. Код разницы адресов записи и считывания поступает на Формирователь допусков 6, причем при увеличении этой разницы коридор допусков увеличивается, что эквивалентно уменьшению количества существенных выборок и, следовательно, уменьшению скорости записи, и наоборот, Таким образом, величина коридора дискретизации устанавливается такой, что скорость записи будет равна скорости считывания. Сигналы о величине текущего коридора допусков поступают на Формирователь кода 14, и соответствующий код программы, необходимый для расшифровки информации при обработке, поступает на запись и буферный накопитель.Таким образом, при циклическом считывании информации из блока памяти с постоянным тактом между текущим адресом считывания и адресом ячейки, в которую записан последний существенный отсчет, в любой момент времени имеется определенное число ячеек, в которые записана еще не переданная в канал связи информация. Это позволяет полностью исключить потери информации при обеспечении равномерного ее потока и наиболее эффективно использовать возможности канала связи, что в конечном итоге повышает надежность устройства.Формула изобретенияУстройство для передачи информации, содержащее коммутатор, ключи,765859 Составитель Н. Баганова Иванова Техред Е.Гаврилешко КоррекКовинска акт Подп тета ССС ткрытий наб., д. ное ирак 682Государственного комиелам изобретений исква, й, Раушска Эаказ 6514/47 ВНИИП по 113035, 4/ филиал ППП "Патентф, г, Ужгород, ул. Проектная блок памяти, блок сравнения, каналсвязи и буферный накопитель, состоя"щий из блока управления записью,блока управления считыванием и блока памяти, выход коммутатора соединен с первым входом блока сравненияи через ключи - с входом блока памяти и с первым входом блока памятибуферного накопителя, выход блокапамяти подключен ко второму входублока сравнения, выход которого соединен с управляющими выходами ключей, первые выходы блока управлениязаписью и блока управления считыванием подключены соответственно ковторому и к третьему входам блокапамяти буферного накопителя, выходкоторого соединен с каналом связи,о т л и ч а ю щ е е с я тем, что,с целью повышения надежности устройства, в него введены блок вычитания,фбрмирователь допусков, триггер и формирователь кода, вторые выходыблока управления записью и блокауправления считыванием буферного на"копителя подключены соответственнок первым и вторым входам вычитанияи триггера, выход которого соединенс третьим входом. блока считывания,выходы которого через формировательдопусков и через формирователь кодасоответственно подключены к третьему входу блока сравнения и четвертому входу блока памяти буферного накопителя. Источники информации,принятые во внимание при экспертизе1. Авторское свидетельство СССРВ 319954, ЯКИ 2 0 08 С 19/06,02.06.70.2. Авторское свидетельство СССРУ 306486, ИКИ 6 08 С 14/28,26 27.03.69 (прототип).
СмотретьЗаявка
2700133, 18.12.1978
ПРЕДПРИЯТИЕ ПЯ А-3759
САЗОНОВ ЮРИЙ МИХАЙЛОВИЧ, МАТРЕНИЧЕВ АЛЕКСАНДР ИСААКОВИЧ, ИВАСЕНКО ЮРИЙ ДМИТРИЕВИЧ, ВОЛОВИК АЛЕКСАНДР МИХАЙЛОВИЧ, ПОБЕДОНОСЦЕВ ВАЛЕРИЙ АЛЕКСАНДРОВИЧ
МПК / Метки
МПК: G08C 19/28
Метки: информации, передачи
Опубликовано: 23.09.1980
Код ссылки
<a href="https://patents.su/3-765859-ustrojjstvo-dlya-peredachi-informacii.html" target="_blank" rel="follow" title="База патентов СССР">Устройство для передачи информации</a>
Предыдущий патент: Устройство для передачи телеметрической информации
Следующий патент: Преобразователь для питания постоянным током устройств, расположенных на вращающемся объекте
Случайный патент: Щеточное устройство для электрической машины с торцовым коллектором