Устройство для контроля блоков памяти

Номер патента: 1173449

Авторы: Борзенков, Токарев

ZIP архив

Текст

(5) 4 С ЕТЕНИЯЕЛЬСТВУ ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССРПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТНРЫТИЙ ОПИСАНИЕ .К АВТОРСКОМУ СВ(56) Авторское свидетельство СССР В 936036, кл. С 11 С 29/00, 1982.Авторское свидетельство СССР 9 384139, кл. С 1 С 29/00, 1973. (54)(57) УСТРОЙСТВО Д 1 И КОНТРОЛЯ БЛОКОВ ПАМЯТИ, содержащее блок управления, накопитель, блок ввода-вывода информации, блок обнаружения неисправностей, управляемые источник питания .и термобарокамеру, причем выходы с первого по пятый блока управления подключены соответственно к первым входам управляемой термобарокамеры, управляемого источника питания, блока ввода-вывода информации, накопителя и блока обнаружения неисправностей, первый выход которого подключен к первому входу блока управления, а второй - к второму входу блока ввода- вывода информации, выход которого1соединенс вторым входом накопителя, выход которого соединен с вторыми входами блока ввода-вывода информации и управляемых источника питания и термобарокамеры,:вторые выходы бло. ка нвода-вывода информации и блока обнаружения неисправностей являются одними из выходов устройства, входами которого являются второй вход блока обнаружения неисправностей и третий вход блока ввода-вывода информации, о т л и ч а ю щ е е с я тем, что, с целью повышения достоверности контроля, в него введены управляемый генератор тактовых сигналов, блок управляемой задержки, коммутатор и формирователи токов, выходы которых являются другими выходами уст- ройства, а входы подключены к выходам коммутатора, один из входов которого соединен с выходом блока управляемой задержки, один из входов которого соединен с выходом управляемого генератора тактовых сигналов и вторым входом блока управления, вход1 генератора тактовых сигналов и другие нходы блока управляемой задержки и коммутатора соединены с выходом накопителя.Изобретение относится к вычислительной технике, в частности к запоминающим устройствам, и может быть использовано для проведения автоматчэированных испытаний блоков памя ти в условиях действия дестабилизирующих Факторов.Цель кзобрете 1 нкя - повышение достоверности контроля при испытаниях блоков памяти за сЧет увеличения обьО ема дестабилизирующих Факторов, учитываемых в процессе испытаний.На фиг.1 представлена Функциональ-. ная срема предлагаемого устройства; на фиг.2 - 7 - соответственно функциональные сремы управляемого генератора тактовыр сигналов, блока управляемой задержки, коммутатора, Формирователей токов, блока управления и блока обнаружения неиснравнос тей.Предлагаемое устройство содержит (Фиг.1 ) блок 1 управления накопитель 2 блок 3 авода-вывода информации, блок 4 обнаружения неисправ ностей, управляемый источник 5 питания, управляемую термобарокамеру 6, управляемый генератор 7 тактовых сигналов, блок 8 управляемой задержки, коммутатор 9 и Формирователи 10 30 токов, Устройство поцключается к объекту 11 испытаний ( блоку памяти ),Генератор 7 содержит (Фкг,2 ) группу элементов И 12, первый двоичныйсчетчик 13, генератор 14 тактовой. 35частоты и первый усилитель-формиро-,ватель 15.Блок 8 задержки содержит (Фиг.3)второй двоичный счетчик 16, триггерЩ17, вторую группу элементов И 18,элемент И 19, второй усилитель-форюрователь 20 и второй генератор 21тактовой частоты,Коммутатор 9 содержит (Фиг.4 ) К45элементов И 22, где К - количествоподключаемых Формирователей 10 токов.Формирователи 10 токов содержат (Фиг,5) К транзисторов 23, базовые резисторы 24 к 25, элементы нагруз О ки, например резисторы 26 и 27 питающий вход 28 транзисторов и вход 29 нейтрали (шины нулевого потенциала ).Блок 1 управления содержит (Фиг,б) 55 генератор 30 синрроимпульсов, генератор 31 одиночныр импульсов, адресный счетчик 32, регистр 33 начальреса, регистр 34 конечного ад реса, блок 35 сравнения, элемент 36 индикации элементы И 37-39, элементы ИЛИ 40 и 41 к переключатели 42Блок 4 обнаружения неисправностей содержит 11 кг.) счетчик 43 адреса, дешифратор 44 адреса, формирователь 45 сигналов цикла, блок 46 свертки по модулю три,блок 4 местного управления, коммутатор 48, блок 49 ввода информации, регистр 50 контроль" ной информации, блок 51 анализа ошибок и генератор 52 синхросигналов.Предлагаемое устройство работает следующим образом.При включении питания все блоки устройства устанавливаются в исходное состояние. В накопитель 2 через блок 3 введены коды программы испытаний. Из блока 1 с выхода счетчика 32 в накопитель передается первоначальный адрес, По этому адресу из него выбираются коды, соответствующке разряды которых в виде потенцкалов управления поступают в источник 5 питания, термобарокамеру 6, генератор 7, блок 8 задержки и коммутатор 9, Первоначальные коды таковы,что в устройстве устанавливаетсяноминальный режим испытаний: номиналь.ные температура, давление, питание,рабочая частота испытуемого блока 11 (она же рабочая частота контроля.),акоммутатор 9 обеспечивает отключениевсех формирователей 10, которые в роде испытаний могут Формировать в отдельных участках нейтралк испытуемого блока импульсы тока, служащиедля имитации помер, В блоке 4 задаются границы проверяемого массива памяти и устанавливается циклическое выполнение выбранного режима контроля испытуемого блока 11.После этого производится запуск устройства, Это производится выработкой одиночного импульса, который с выхода генератора 31 через элемент ИЛИ 41 поступает в блок 4 и запускает его, Начинается контроль блока 11. По окончании проверки заданного массива памяти в блоке 4 блоком 45 вырабатывается сигнал "Пуск 1, предназначенный для повторного запуска контроля заданного массива, Этот сигнал поступает в блок 1 и через элементы И 38 и 40 на счетчик 32 в качестве добавления +1 к его содержимому, По этому новому адресу из накопктация помех и наводок во внутренних цепях испытуемого блока.Изменение рабочей частоты в устройстве происходит следующим образом,В момент смены режимов испытаний в генератор 7 на вход группы элементов И 12 поступает из накопителя 2 код, от значения которого зависит время заполнения счетчика 13. Этот код заносится в счетчик импульсов переполнения, а время заполнения счетчика являетсяфактически, периодом следования рабочей частоты. Таким образом, частота управляется кодом,пителя 2. Имитация помех основана на принципе подачи в отдельные участки гальванической сети нейтрали испытуемогоблока 11 токовых импульсов, вызывающих в индуктивно связанных сигнальных цепях помехи и наводки. Эти импульсы вырабатываются формирователями 10, построенными по схеме эмиттер-ного повторителя. Резисторы 24-27 .имеют соответственно различные номиналы с целью получения токовых импульсов различной амплитуды. В формирователях 10 эмиттерные повторители попарно объединены с той целью, чтобы иметь1возможность в определенный участокгальванической сети нейтрали подаватьимпульсы тока различной амплитуды,При помощи коммутатора 9 изменяютсясразу два параметра имитации помех:амплитуда токового импульса и местоего подачи.Кроме изменения амплитуды импульсов тока и смены участков нейтрали,в которые они подаются, устройствопозволяет автоматически изменятьвремя выдачи импульса, имитирующегопомеху. Это осуществляется блоком 8управляемой задержки,Таким образом, предлагаемое устройство позволяет проводить испытания блоков памяти с повышенной достоверностью контроля за счет учета действия дополнительно введенных дестабилизирующих факторов: изменения рабочей частоты испытуемого блока иимитации помех, изменяющих по установленной зависимости свою амплитуду, время выдачи и место возникновения. 3 1173449 4теля 2 выбирается новый код режимаиспытаний, который поступает в вьппеуказанные блоки и обеспечивает выпол"нение режима испытанийпри новых условиях. Блок 4 выполняет контроль приэтих условиях и добавляет вышеуказанным образом +1 к содержимому счетчика 32, Это вновь обеспечивает в следующем цикле смену режимов.при контроле испытуемого блока 11. Если в хо- Оде испытаний в проверяемом блоке выявится какая-либо неисправность, тос выхода блока 5 в блок 1 поступает сигнал "Неисправность". Этот сигнал поступает в генератор 30 и обес.поступающим в генератор 7 из накопечивает выработку последовательности импульсов, которая поступаетв блок 3 для вывода на внешнее устройство кода режима испытаний (из на"копителя 2 ) и адреса неисправнрсти 2 бс выхода блока 4). После выводаэтих кодов генератор 30 вырабатывает импульс, который через элементИЛИ .41 поступает в блок 4 для егозапуска после останова по неисправности Указанная работа будет продолжаться до тех пор, пока блок 35сравнения не зафиксирует равенства кодов в счетчике 32 и регистре34, в котором установлен конечный. 3 бадрес программы испытаний. Этот фактбудет означать, что выполнение всейпрограммы испытаний закончилось,о чем сообщит оператору элемент 36индикации. Кроме того, потенциал сблока 35 запретит выдачу системнойтактовой частотй с выхода элемен"та И 37 в блок 4Работа устройства прекратится. Оператор в видераспечатки внешнего устройства будет биметь данные об адресах неисправностей и режимах испытаний, при которыхони возникли. Кроме того, предлагае.мое устройство позволяет при помощипереключателей 42, регистра 33 иблока 4 задать требуемый режим испытаний для обеспечения поиска неисправностей или выявления причин, вызывающих их,ЬВ предлагаемом устройстве по сравнению с прототипом, кроме измененияпитающих напряжений, температуры идавления, введены следующие дестабилизирующие факторы: изменение рабочейчастоты испытуемого блока 11 и ими113449. Составитель В.РудакТехред И.Асталош дак вач К тор Е. Сирохман Зака иал ППП "Патент, г.укгород,ул.Проектная,01/50 ВНИИПИ по 1130Госуд лам и Моск Подписноеомитета СССРоткрытийушская наб.,д. 4/5 аж 584ственногобретений иЖ, Ра

Смотреть

Заявка

3690960, 19.01.1984

ПРЕДПРИЯТИЕ ПЯ А-3517

БОРЗЕНКОВ СЕРГЕЙ ИВАНОВИЧ, ТОКАРЕВ ВЯЧЕСЛАВ НИКОЛАЕВИЧ

МПК / Метки

МПК: G11C 29/00

Метки: блоков, памяти

Опубликовано: 15.08.1985

Код ссылки

<a href="https://patents.su/7-1173449-ustrojjstvo-dlya-kontrolya-blokov-pamyati.html" target="_blank" rel="follow" title="База патентов СССР">Устройство для контроля блоков памяти</a>

Похожие патенты