Полупостоянное запоминающее устройство

Номер патента: 723684

Авторы: Бабенко, Ткач

ZIP архив

Текст

Союз Советских Социалистических РеспубликОПИСАНИЕИЗОБРЕ ЕНИЯК АВТОРСКОМУ СВИДЕТЕЛЬСТВУ(22) Заявлено 280378 (21) 2597132/18-24 (51)М. КЛ.2 с присоединением заявки Нов С 11 С 17/00 Государственный комитет СССР по делам изобретений и открытий(088. 8) Дата опубликования описания 280380/ / Ордена Ленина институт кибернетикиАН Украинской ССР(5 4) ПОЛУПОСТОЯННОЕ ЗАПОМИНАЮЩЕЕ УСТРОЙСТВО Изобретение относится к.вычислительной технике и может быть использовано при построении устройств хранения дискретной информации.Известны полупостоянные запоминающие устройства (ППЗУ), содержащие накопитель информации с выходными обмотками и числовыми шинами, формирователи и усилители считывания 1) и 210Одно из известных ППЗУ содержит накопитель, выполненный в виде набора замкнутых магнитопроводов со многими первичными и одной вторичной.обмотками 1. 15Недостатком таких ППЗУ является трудоемкос.ть смены части или всей записанной информации. Наиболее близким техническим решением к предлагаемому изобретению является ППЗУ, которое содержит накопитель с выходными обмотками, выполненный в виде пакета перфокарт с числовыми шинами, адресный коммутатор, блок формирователей и блок ключей, причем выходы адресного коммутатора соединены с числовыми шинами, а его потенциальные входы - с выходами блока ключей 2. 2Недостатками известного ППЗУ является относительная сложность его конструкции и недостаточная надежность.Цель изобретения - упрощение и повышение надежности ППЗУ.Поставленная цель достигается тем, что оно содержит блок коррекции адресных токов, входы которого соединены с выходами блока Формирователей, а выходы - с импульсными входами адресного коммутатора. Блок коррекции адресных токов может быть выполнен в виде набора резисторов, а выходные обмотки выполнены на плате, расположенной в середине пакета перфокарт.На фиг. 1 представлена блок-схема ППЗУ; на Фиг. 2 - конструкция накопителяППЗУ содержит накопитель 1, соединенный с выходами адресноГо коммутатора 2, потенциальные входы которого соединены с выходами блока 3 ключей, а импульсные входы - с выходами блока 4 коррекции адресных токов, входы которого в свою очередь подключены к выходам блока 5 формирователей.Накопитель 1 (фиг. 2) состоит из пакета перфокарт 6, на которых токоФормула изобретения 60 проводящей пастой нанесены числовые шины 7, системы замкнутых разъемных магнитопроводов, каждый из которых состоит из двух стержней 8 и дв. х замыкающих ярем 9. Накопитель включает в себя такжЕ систему сосредоточенных в середине пакета выходных обмоток 10, расположенных на плате 11.Числовые шины 7 на перфокарте выполнены в виде последовательной цепочки кольцеобразных контуров, охватывающих стержни магнитопроводов, Занесение информации осуществляется перфорацией отверстий 12, При этом разрывается внешняя или внутренняя (по отношению к магнитопроводу) ветвь контуров, что отождествляется с за писью 1 или О 1. При считывании импульс тока, сформированный ь блоке 5 формирователей, коммутируется с помощью адресного коммутатора 2 на числовую шину данной перфокарты. 20 Конструктивно связь выходов адресного коммутатора с числовыми шинами осуществляется контактным способом с помощью гибких шлейфов и контактных площадок 13 на перфокартах. Проходящий по числовой шине импульс тока наводит в выходной обмотке 10 сигнал; если перфорирована (разорвана) наружная ветвь контра, т.е. когда была записана 1. В слУчае .перФорации внутренней ветви контура (т.е. когда был записан 0) сигнал на съемной обмот е отсутствует.Выполнение выходных обмоток сосредоточенными и расположенными на отдельной платэ, и как следствие, упрощение конструкции и увеличение надежности ус=ройства стало нозможным благодаря включению в устройство дополнительного блока - блока 4 коррекции адресных токон.40В связи с большой длиной магнитопровода по сравнению с высотой съемной обмотки (практически отношение этих размеров ) 50), наличию четырех зазоров и, как следствие, больших по токов рассеивания при одинаковой амплитуде адресных токов во всех числовых шинах накопителя имеет место изменение величины сигнала Б на выходной обмотке в зависимости от располо жения возбужденной карты в пакете с увеличением расстояния возбужденной карты от выходной обмотки амплитуда сигнала уменьшается. Для компенсации этого уменьшения в ППЗУ числовые шины,5 различно удаленные от выходных обмоток, возбуждаются разными по амплитуде импульсами адресных токов: близкие к съемной обмотке карты возбуждаются меньшими по амплитуде импульсами, а более удаленные - большими.Такой режим работы обеспечивается выполнением блока 4 коррекции адреснь 1 х токов в виде набора параллельно включенных резисторов, При этом, так как каждый формирователь блока 5 65 нагружается несколькими числовыми шинами, расположенными примерно на одном и том же расстоянии от съемных обмоток, то функция коррекции реализует".я поиближенно. Однако этого приближения, характеризуемого отклонением в (5-7) от идеальной функции коррекции, вполне достаточно при практическом построении ППЗУ.Устройство работает следующим образом.На входы блока 5 формирователей и блока 3 ключей поступают сигналы, полученные в результате дешифровки кода адреса (блок дешифровки на чертеже не показан). В указанных блоках эти сигналы возбуждают по одному формирователю и одному ключу. Формирователи блока 5 формируют одинаковые по длительности и амплитуде импупьсы тока, которые затем поступают на нходы блока 4 лррекции адресных токов. В блоке 4 амплитуда тока каждого ФОрмирователя с помощью резистора изменяется в соответствии с заданной функцией коррекции, т.е. в соответствии с местоположением информационных карт в пакете, возбуждаемых данным Формирователем. Таким образом, скорректированный импульс тока поступает на импульсный вход адресного коммутатора 2. Адресный коммутатор под управлением ключей блока 3 коммутирует импульс тока в заданную числовую шину 7 накопителя. Проходя по числовой шине импульс тока наводит в выходных обмотках 10 сигналы, соответствующие ранее записанной (путем перфорации отверстий) информации, Эти сигналы, несущие информацию с выбранной ячейки памяти, после предварительного усиления передаются потребителю информации, например в ЭВМ.Введение блока коррекции адресных токов позволяет выполнять выходные обмотки сосредоточенными по отношению к магнитопроводу, а это в свою очередь обеспечивает значительное упрощение конструкции устройства, технологии его изготовления, а также увеличивает его надежность. 1, Полупостоянное запоминающее устройство, содержащее накопитель с выходными обмотками, выполненный в виде пакета перфокарт с числовыми шинами, адресный коммутатор, блок Формирователей и блок ключей, причем выходы адресного коммутатора соединены с числоными шинами, а его потенциальные входы - - выходами блока ключей, о т л и ч а ю щ е е с я тем,что,с целью упрощения устройства и повышения его надежности,оно солержи блок коррекции адресных токов, входы которого соединены с выходами блока рор723684 ГГГ 1 Патент,од, ул. Проектная филиал г. Ужг мирователей,а выходы - с импульснымивходами адресного коммутатора. 2, Устройство по п.1, о т л и ч аю щ е е с я тем, что блок коррекции адресных токов выполнен в виде набора резисторов. 3, Устройство по п.1, о т л ич а ю щ е е с я тем, что выходные обмотки выполнены на плате, расположенной в середине пакета перфокарт,Источники информации,принятые во внимание при экспертизе1. Брик Е.А. Техника ПЗУ, Советское радио, 1973, с.96-110,2, Бабенко Н,К, и др. Управляющиесистемы и маиины. 1974, Р 4, с,52-56

Смотреть

Заявка

2597132, 28.03.1978

ОРДЕНА ЛЕНИНА ИНСТИТУТ КИБЕРНЕТИКИ

БАБЕНКО НИКОЛАЙ КЛИМЕНТЬЕВИЧ, ТКАЧ ЛЕОНТИЙ ГРИГОРЬЕВИЧ

МПК / Метки

МПК: G11C 17/00

Метки: запоминающее, полупостоянное

Опубликовано: 25.03.1980

Код ссылки

<a href="https://patents.su/3-723684-polupostoyannoe-zapominayushhee-ustrojjstvo.html" target="_blank" rel="follow" title="База патентов СССР">Полупостоянное запоминающее устройство</a>

Похожие патенты