Постоянное запоминающее устройство
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Текст
Союз Советсииз Социалистический Республик(43) Опубликовано 05 Гасударственный кометет Совета Ннннстрае СССР ее делам нзееретеннй н еткрытнй. Дичка Киевский ордена Ленина политехнический 50-летия Великэй Окртябрьской сэциали нститут имениическэй революци(71) За явитель 54) ПОСТОЯННОЕ ЗАПОМИНАОц)ЕЕ УСТРОЙСТВ вшин тно тоянное запоминающее ержащее числовой блок с элементов связи 1).о, сод эм оналы и,Изобретение относится к автоматике вычислительной технике и может быть спользэванэ в цифровых вычислительныхОнэ характеризуется большой потребляемой мощностью, неравномерностью нагрузки на адресные шины.. Наибэлее близким по, технической сущности к изобретению является постоянное запоминающее устройство, содержащее дешифратор адреса, выходы которого соединены с входами накопителя, и управляющие шины, которые подключены к сумматорам ио модулю два Г 21.Недостатками ус гройства являютсябольшое число элементов связи; значительОиая разрядность числового блока, низкая надежность работы.Целью изобретения является повышениенадеткности, а также уменьшение потреопяемой мощности. 25 Цель достигается тем, чтэ постоянное запоминающее устройство содержит регистр, дэпэлнительные управляющие шины, опии из которых через элементы И соединены с дополнительными сумматорами пэ модулю два, другие сэединены через дополнительные сумматоры по модулю два, с сээтветствуюпцтми элементами И, выходы которых соединены с входами основных н дополнительных сумматоров по модулю два, а входы подключены к выхэдвм регистра.На чертеже представлена функци ная схема устройства.Устройство содержит дешифратор 1 адреса, накопитель 2 и блок 3 коррекци построенный на основе сумматоров по модулю два, регистра 4 и элементов И 5, Накопитель 2 содержит разрядные шины 6, уттравляющие шины 7 и дополнительные управляющие шины 8, Выходы дешифратора адреса 1 подключены к входам накопителя 2, Дополнительная управляющая шина 8 через группу элементов И 5 подключена к первым входам дополнитель627 Элемент связи Исходный код 1 71 Э 2 Э 1 Э 1 Э 2 33 0001 0001 0001 1111 0111 0 0000 1 1000 10 0 0000 0 1000 0 1 01101 0101 0 0101 0 Трансф. код . 0101 О 0001 0 0 0000 0 1000 0 1 ных сумматоров по модулю два 10, ковторым входам которых подключены соответствующие управляющие шины 7. Разрядные шины 6 накопителя 2 подключенык входам основных сумматоров по модулюдва 11, выходы дополнительных сумма 5торов по модулю два 10 соединены через элемент И 5 с соответствующимивходами основных сумматоров по модулюдва 11.1 ОВыходы регистра 4 соединены черезсоответствующие элементы И с входами основных 11 и дополнительных 10сумматоров по модулю два, Предварительно преобразованная исходная информация15записывается в накопитель 2. Исходнаяинформация предварительно трансформируется с целью уменьшения числа единиц,т,е. числа элементов связи следующимобразом,Раэрядьг кодов записываемых чиселделится наК 5 групп и, если число единиц в данной группе разрядов больше Значения трансфэрмированных разрядов чисел записываются в элементы связи накопителя 2.На практике в матрице накопителя 2 после изготовления существуют отказы, котэрые могут быть типа ГЕНЕРАТОР 0 (" нулевой дефект) или ГЕНЕРАТОР 1 ( "единичный" дефект) . "Нулевой" дефект имеет место в том случае, если направление возникшего дефекта и направление записываемой инфэрмации сэвпадвют (т.е. имеем дефекты ГЕНЕРАТОР 1, и записывается 1), и единичный дефект при разных направлениях отказа и записываемого бита. В случае, если в местах, где необходимо записать разряды данной группы для бэльшинст 4 Гф ва чисел возникла комбинация нулевых и еди 50 ничных" дефектов, можно осуществить такую коммутацию в блоке 3 коррекции, чтобы эти дефекты "замаскировались", Это имеет место при групповых отказах в матрице накопителя 2, НапРимеР для Ю 55 чисел (К ( 2.) в запоминаюших эле 11ментах, где необходимо записать 1-й и З-й разряды, есть единичные" дефекты, е где 2-Й разряд - нулевые" дефекты. 543 40,5 = , (где 11 -разрядность запиИУ ьсываемых чисел), то записывается обратный код группы, в в соответствующие управляющие элементы связи этой группы записывается единица.Если в коде данной группы разрядов число единицы меньше 0,5 ь, то код не изменяется, и в управляющие элементы данной группы записывается О . После выполнения этой операции производится аналогичное трансформирование кодов записанных в управляющих элементах первой группы, Коды этих разрядов делятся на Кгрупп и, если число единиц в данной группе больше 0,5 гт 1, Тд), энаКачения разрядов этой группы инвертируются, и в дополнительном управляющем элементе второй группы записывается 1 и т.д, Ниже приводится последовательность операций трансформирования числа с кодом 0101000111110111 при условии, что К = 4, К 2, К = 1.Пример. В запоминающих элементах, в ко торые записываются остальные разрядыэтой группы, дефектов нет. Для "маскирования" этих неисправностей необходимопроинвертировать значения 1-ых и 3-ихразрядов групп и оставить без изменениязначения 2-го разряда. Значения всехостальных разрядэв также необходимопроинвертировать и соответственно зеписать в дополнительный управляющий элемент связи первой группы. Однако при.считывании дэполнительный управляющийэлемент первой группы блокируется для2 го разряда с помощью элементов И 5и регистра 4,Таким образом, постоянное запоминающее устройство позволяет "замаскировать дефекты матрицы накопителя, кратность которых лежит в интервале 1 11Ь-( ф ЕМ . Например, при И = 16, К "4К - 1 в 21-разрядной матрице накопителя маскируется" 95,2 % всех возможных единичных отказов, 84,3 %-двойных,66,5 % трехкратных, 48,3 % четырехкратных, 31,8 % пятикратных и т.д.Ф ормулв иэ обретенияПостоянное зайоминаюшее устройство,содержащее дешифратор адреса, выходы627543 Составитель Л, АмусьеваРедактор И, Ма ховская Техред Е. давидович Коррект Мельниченко П эдписнэеета Совета Министий и открытийская наб., д. 4/5 ПП Патент, г, Ужгэрэд, ул. Проектная, 4 Фили которого соединены с входами накопителя, и управляюшие шины, которые подключены к сумматорам по модулю два, о т л и ч аю ш е е с я тем, что, с целью повыше ниа надежности устройства, оно содержит регистрдополнительные сумматоры по модулю два, элемент И на каждый сумматор и дополнительные управляющие шины, одни из кэтэрых через элементы И соединены с дополнительными сумматорамя пэ модулю два, другие сое 1 О динены через дополнительные сумматоры по модулю два с соответствующими эле 634/50 Тираж 717 ЦНИИПИ Государственнэгэ коми пэ делам изэбрете 113035, Москва, Ж, Раушментамн И, выходы которых соединены свходами основных и дополнительных сумматоров по модулю два, а входы подключены к выходам регистра. Источники информации, принятые вовнимание при экспертизе:1. Авторское свидетельство СССР
СмотретьЗаявка
2448556, 01.02.1977
КИЕВСКИЙ ОРДЕНА ЛЕНИНА ПОЛИТЕХНИЧЕСКИЙ ИНСТИТУТ ИМЕНИ 50 ЛЕТИЯ ВЕЛИКОЙ ОКТЯБРЬСКОЙ СОЦИАЛИСТИЧЕСКОЙ РЕВОЛЮЦИИ
ВЪЛКОВ КРАСИМИР ГЕОРГИЕВ, ГОРДОДНИЙ АЛЕКСАНДР ВАСИЛЬЕВИЧ, КОРНЕЙЧУК ВИКТОР ИВАНОВИЧ, ДИЧКА ИВАН АНДРЕЕВИЧ
МПК / Метки
МПК: G11C 17/00
Метки: запоминающее, постоянное
Опубликовано: 05.10.1978
Код ссылки
<a href="https://patents.su/3-627543-postoyannoe-zapominayushhee-ustrojjstvo.html" target="_blank" rel="follow" title="База патентов СССР">Постоянное запоминающее устройство</a>
Предыдущий патент: Постоянное запоминающее устройство с фазо-импульсным представлением чисел
Следующий патент: Устройство для изготовления жгутов электропроводов
Случайный патент: Способ получения чугуна с шаровидным графитом