Устройство для приема информации, передаваемой путем инверсной модуляции псевдослучайной последовательности

Номер патента: 588644

Авторы: Багдасарова, Рубинштейн

ZIP архив

Текст

Союз СоветскихСоциалистических Республик лнительное к авт. свид-ву22) Заявлено 28,06.76 (21) 2377196 с присоединением заявк осударственнын комитет(43) Опубликовано 15.01,78, Бюллетень(45) Дата опубликования описания 01.02.78 оветв Министров СССРо делам изобретенийн открытий 53) УДК 621.394.6(54) УСТРОЙСТВО ДЛЯ ПРИЕМА ИНФОРМАЦИИ,ПЕРЕДАВАЕМОЙ ПУТЕМ ИНВЕРСНОЙ УЛЯЦИИ ПСЕВДОСЛУЧАЙНОЙ ПОСЛЕДОВАТЕЛЬНОдля приемамехоустойчисти внфор Изобретение относится к технике связи, вчастности к устройствам приема информации,передаваемой путем инверсной модуляциипсевдослучайной последовательности,Известно устройство для приема информации, передаваемой путем инверсной модуляции псевдослучайной последовательности, содержащее объединенные по входу преобразователь и блок синхронизации по задержке,выход которого через последовательно соединенные генератор псевдослучайной последовательности (ПСП) и полусумматор подключен к входу счетчика с решающей схемой, при этом выход преобразователя подключен соответственно к другим входам полусумматора и генератора ПСП, выход которого подключен к другому входу блокасинхронизации по задержке и к первому входу блока восстановления фазы к второмувходу которого подключен выход блока синхронизации по задержке, а выход блока восстановления фазы через блок синхронизациипо символам информации подключен к первому входу блока выделения информации111 2Однако известное устройствоинформации обладает низкой по.во стью.С целью повышения помехоустойчивопредлагаемое устройство для приема и мации, передаваемой путем инверсной модуляции псевдослучайной последовательности, введены анализатор сбоев, дополнительный полусумматор и блок задержки, при этом выход полусумматора через последовательно соединенные анализатор сбоев и дополнительный полусумматор, второй вход которого соединен с дополнительным выходом преобразователя, подключен ко второму входу блока выделения информации, третий вход которого через блок задержки соединен с выходом блока восстановления фазы.На чертеже приведена структурная электрическая схема предложенного устройства.Устройство для приема информации, передаваемой путем инверсной модуляции псевдослучайной последовательности, содержит объединенные по входу преобразователь 1 и блок 2 синхронизации по задержке, выход которого через последовательно соединенные генератор 3 псевдослучайной последовательности (ПСП) и полусумматор 4 подключен к входу счетчика 5 с решающей схемой, прп этом выход преобразователя 1 подключен соответственно к другим входам полусумматора 4 и генератора 3 ПСП, выход которого подключен к другому входу блока 3 синхронизации по задержке, и к первому входу блока б восстановления фазы, к второму входу последнего подключен выход блока 2 синхронизации по задержке, а выход блока 6 восстановления фазы через блок 7 синхронизации по символам информации подключен к первому входу блока 8 выделения информации, выход полусумматора 4 через последовательно соединенные анализатор 9 сбоев и дополнительный полусумматор 10, второй вход которого соединен с дополнительным выходом преобразователя 1, подключен к второму входу блока 8 выделения информации, третий вход которого через блок 11 задержки соединен с выходом блока 6 восстановления фазы.Устройство работает следующим образом.Принимаемый сигнал поступает на преобразователь 1, алгоритм работы которого заключается в скользящем суммировании по то 4 пар соседних элементов принимаемого сигнала. Преобразованная таким образом последовательность практически инвариантна к инверсной модуляции, является псевдослучайной последовательностью того же полинома, но отличается от исходной циклическим сдвигом на 1 тактов, который компенсируется блоком 6 восстановления фазы опорной псевдослучайной последовательности. Кроме того, одиночный сбой во входной последовательности приводит к двум следующим подряд сбоям в преобразованной последовательности, что и используется для обнаружения и исправления одиночных сбоев.Слежение за временным положением границ символов входного сигнала осуществляется блоком 2 синхронизации по задержке, а синхронизация по периоду ПСП - одноименным блоком любым известным методом (например, методом последовательной оценки).Выделение символов информации производится блоком 8 выделения информации, причем границы символов определяются импульсами, поступающими с блока 7 синхронизации по символам информации. Исправление одиночных ошибок в принимаемом сигнале пропзводит цепь, состоящая из анализатора 9 сбоев и дополнительного полусумматора 10.Анализатор 9 сбоев селектирует пары следующих подряд несовпадений, появляющихся только после одиночного сбоя символа в принимаемом сигнале, в результате чего анализатором 9 сбоев вырабатывается сигнал, при поступлении которого на дополнительный полусумматор 10 на его выход проходят символы последовательности, ин 5 10 15 20 25 Зо 35 40 45 50 вертированные по отношению к символам навходе, т. е. происходит обнаружение и исправление одиночных ошибок.Поскольку сигнал, вырабатываемый анализатором 9 сбоев, задержан по отношению ксигналу, поступающему с блока 6 восстановления фазы, то для компенсации этой задержки между блоком 6 восстановления фазы и блоком 8 выделения информации включен блок 11 задержки.Использование предложенного устройстваповышает помехоустойчивость приема информации, передаваемой с инверсной модуляцией псевдослучайной последовательности.Формула изобретенияУстройство для приема информации, передаваемой путем инверсной модуляции псевдослучайной последовательности, содержащее объединенные по входу преобразовательи блок синхронизации по задержке, выходкоторого через последовательно соединенныегенератор псевдослучайной последовательности (ПСП) и полусумматор подключен ковходу счетчика с решающей схемой, приэтом выход преобразователя подключен соответственно к другим входам полусумматора и генератора ПСП, выход которого подключен к другому входу блока синхронизации по задержке и к первому входу блокавосстановления фазы, ко второму входу которого подключен выход блока синхронизации по задержке, а выход блока восстановления фазы через блок синхронизации посимволам информации подключен к первомувходу блока выделения информации, о т л ич а ю щ е е с я тем, что, с целью повышенияпомехоустойчивости, введены анализаторсбоев, дополнительный полусумматор и блокзадержки, при этом выход полусумматорачерез последовательно соединенные анализатор сбоев и дополнительный полусумматор,второй вход которого соединен с дополнительным выходом преобразователя, подключен к второму входу блока выделения информации, третий вход которого через блок задержки соединен с выходом блока восстановления фазы.Источники информации,принятые во внимание при экспертизе1. Авторское свидетельство СССР512590,кл, Н 041. 7/02, 1972.588644 тавнтель Е. Прозоровскаяехред Н. Рыбкина Корректор А. Степанов ова едакт ПодписноСР За 913/19НПО Го в 5 ипография, пр. Сапунов Изд. Мз 114 дарственного комит по делам изобрет 035, Москва, Ж, Тираж 81та Совета Минисий и открытийРаушская наб., д.

Смотреть

Заявка

2377196, 28.06.1976

ПРЕДПРИЯТИЕ ПЯ В-8117

РУБИНШТЕЙН ГРИГОРИЙ ЛЬВОВИЧ, БАГДАСАРОВА РОДЕЛЬ ВАРТАНОВНА

МПК / Метки

МПК: H04K 1/04

Метки: инверсной, информации, модуляции, передаваемой, последовательности, приема, псевдослучайной, путем

Опубликовано: 15.01.1978

Код ссылки

<a href="https://patents.su/3-588644-ustrojjstvo-dlya-priema-informacii-peredavaemojj-putem-inversnojj-modulyacii-psevdosluchajjnojj-posledovatelnosti.html" target="_blank" rel="follow" title="База патентов СССР">Устройство для приема информации, передаваемой путем инверсной модуляции псевдослучайной последовательности</a>

Похожие патенты