Устройство тактовой синхронизации
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Текст
Союз Советски ИСАНИЕ БРЕТЕНИЯ оцмелмстм чески Республик,09,75 (21) 2179383/09м зая;ки и нсоедин Государственный номате Совета танстрое ССС оа делам зооретенйотнрытй(43) Опубликовано 2 д,08,77 Бюллетень3 (45) Дата опубликования описания 11.10.7 2) Авторы иаобретени) Заявит 4) УСТРОЙСТВО ТАКТОВОЙ СИНХРОНИЗАЦИИ льный суммато также вспомогатерого подключен квления 121 .известные устройсвхождения в сикхасстройки фаз.обретения - сокрашя в синхрониэм. раторов, а выход кото блока упра Однако шое время величине р Цель из прох ожденик техникемногоканалметрии и язи етьему входу ьныхеред а тва имеют больонизм при любой 5к РИзвестны устройства тактовой синхронизации, в которых информация, используемая для подстройки фазы генератора тактовых импульсов, извлекается из рабочих посылок сигналов относительной фазовой манипуля О ции путем их дополнительной обработки 1 1,Известно устройство тактовой синхронизации, содержащее два квадратурных канала, каждый из которых состоит из последовательно соединенных перемножитейя,и инте-М гратора, выход которого. подключен ко входам элемента задержКи и квадратора, выход которого подключен к соответствующему входу сумматора, выход которого через последовательно соединенные дифференцируто 2 О щий блок, блок управления, ко второму входу которого подключен выход генератора тактовых импульсов, делитель частоты и дешифратор подключен соответственно к управляющим входам элементов задержки и интег-Ь ние време Изобретение относитси может использоватьсясистемах радиосвязи, телчи данных,Дляэтого в устройстве тактовой син.хронизации, содержащем два квадратурных канада, каждый из которых состоит иэ последовательно соединенных перемножителя и интегратора, выход которогт подключен ко входам элемента задержки и квадратора, выход которого подключен к соответствуюшему входу сумматора, выход которого через последовательно соединенные дифференцируюший блок, блок управления, ко второму входу которого подключен выход генератора тактовых импульсов, делитель частоты и дешифратор подключен соответственно к управляюшим входам элементов задержки и интеграторов, а также вспщтогательный сумматор, выход которого подключен к третье570210 аТ Т аоТ,Т л п а ИПИ За ка з 307 5/51 Тираж 815 Подписное лиал ППП Патент", г, Ужгороп ул, Проектная,52ОТТсов (риоо 1( )8 2 вкНа выходе сумматора 15 напряжение вэтом случае равно 10 При расстройках фазы ДГ( - напряже ние на выходе сумматора 15 имеет положительный знак. Поступач на второй вход блока управления 1 1, сигнал Ц не иэм няет величину и знак управляющего биг- И нада О . В этом случае сигнал рассогласования начальных фаэ формируется какцПри расстройках фазы ф сЬй с - напряжение 20 на выходе сумматора 15 имеет отрицательнй знак. Поступал на второй вход блока управления 11, отрицательный сигнал Оформирует управляющее фазой тактовых ик- пуйЪао напряжение, равное25оо " 1 о2 Бщ- - )-П, при "Ц,дО,30 По величине и знаку напряжения У блок управления 11 изменяет фазу генератора тактовых импульсов 12 на величину л тТаким образом, при любой величине расстройки фазы лрсустройство такто вой синхронизации позволяет осуществлять пропорциональную величине расстройки подстройку фазы генератора тактовых импульсов 12, что сокращает время вхождения всинхрониэм при - с ) ЬФ 1.у440 Фор".ула изобретения Устройство тактовой синхронизации, содержащее два квадратур.ых канада, каждый иэ которых состоит иэ последовательно соединенных перемножителя и интегратора, выход которого подключен ко входам элемента задержки и квадратора, выход)котороГв.подключен к соответствующему входу суммато ра, выход которого через последовательно соединенные дифференцирующий блок, блок управления, ко второму входу которого подключен выход генератора тактовых импульсов, делитель частоты и дешифратор подключен соответственно к управляющим, входам элементов задержки и интеграторов, а также вспомогательный сумматор, выход которого подключен к третьему входу блока управления. о т л и ч а ю щ е е с я тем, что, с целью сокращения времени вхождения в синхронизм, введены дополнительный элемент задержки, а в каждый квадратурный канал - дополнительный перемножитель, при этом в каждом квадратурном канале дополнительный перемножитель включен между выходами соответствующих интегратора и элемента задержки и соответствующим входом вспомогательного сумматора, а дополнительный элемент задержки включен между выходом сумматора и вторым входом дифференцирующего блока, причем к управляющему входу дополнительного элемента задержки подключен соответствующий выход дешифратора,Источники информации, принятые во внимание при экспертизе;1. Авторское свидетельство СССР403089, кд. Н 04 Х. 1/14, 1973,2, Заездный А. М, Фазораэностная модуляция, Я Связь,1967, стр, 267.
СмотретьЗаявка
2179383, 29.09.1975
ХАРЬКОВСКОЕ ВЫСШЕЕ ВОЕННОЕ КОМАНДНОЕ УЧИЛИЩЕ ИМ. МАРШАЛА СОВЕТСКОГО СОЮЗА КРЫЛОВА Н. И
СУВОРОВ НИКОЛАЙ ПЕТРОВИЧ, МЕДИЧЕНКО МИХАИЛ ПЕТРОВИЧ, ПАНАСЕНКО АНАТОЛИЙ ЕЛИСЕЕВИЧ, ВОЛОШИН АЛЕКСАНДР ФЕДОРОВИЧ
МПК / Метки
МПК: H04L 7/04
Метки: синхронизации, тактовой
Опубликовано: 25.08.1977
Код ссылки
<a href="https://patents.su/3-570210-ustrojjstvo-taktovojj-sinkhronizacii.html" target="_blank" rel="follow" title="База патентов СССР">Устройство тактовой синхронизации</a>
Предыдущий патент: Устройство для приема сигналов с дельта-модуляцией
Следующий патент: Устройство анализа статистических характеристик фазы радиосигналов
Случайный патент: Способ получения несимметричного дипропаргилгидразинапата1тш-: гкй"е1(й