ZIP архив

Текст

4,1784 Союз Советских Социалистических РеспубликК АВТОРСКОМУ СВИДЕТЕЛЬСТВУ Зависимое от авт. свцдстс.тьсзва Ъд аявлено 25.1 Х,1972 ( 1831945/18-24) М. Кл с 19/ заявки Ь с присоединение осударстаенный комит Совета Иинистроа ССС йо делам изобретенийн открытий зиори".11.1974. Вюллстсць ЛЪ 8ация опцсашгя 18 Х 11 ДК 681.327.025(088.8 цублцковацоата опублико Авторыизобретения П. Деркач,Рева Фролов и Заявител ДИНАМИЧЕСКИЙ РЕГИСТР СДВИ омплсксс с МД ровымц сх Изобретение относится к полупроводцикоьым динамическим двоичным регистрам сдвига, используемым в вычислительной техцике и в радиотехнических устройствах, где требуются регулируемые задержки импульсных сигналов.Известен динамический регистр сдвига для аналоговых сигналов на последовательной цепочке МДП-транзисторов с переносом дефицита заряда. Принцип работы такой схсмы, основан ца том, что информация хранится и передается к цепочке конденсаторов, связанных МДП-транзисторами, це непосредственно как уровень заряда, а как дефицит заряда.В этом регистре для переноса используют два противофазных тактовых импульса, которые подаются ца затворы трацзисторов-ключей каждого каскада и импульсного источника питания. 1-1 а выходе схемы стоит ис 1 оковый повторитель, с которого в зависимости от уровня напряжения передаваемой выборки сигнала снимается напряжение от Ею до (2 Ею - 1/ю), где Ею - амплитуда тактового импульса, 1/ю - пороговое напряжение МДП- транзистора.Однако оба эти уровня выше порогового напряжения МДП-транзисторов, поэтому невозможно подавать сигнал, снимаемый с выхода регистра, на его же вход для создания рециркуляционцой памяти и использовать регистр вП-цифев ами.Цель изобрс;сшья - расширение функциональных возможностей регистра.5 Цель достигается введением дополнительного входного транзистора с отдельным выводом затвора, цепочки из трех последовательно соединенных МДП-транзисторов, затворы которых соединены со своими стоками, включен цой между истоком управляющего транзистора и стоком цагрузочцого транзистора стокового повтори.сл.:, ц специального импульсного формирователя выходного сигнала, позволяющих использовать регистр в качестве 15 рециркуляниоцной памяти плп в комплексе сМДП-цифровыми схемами.Для устранения зависимости передаваемого сигнала от амплитуды ц формы входного исток дополнительного входного транзистора 20 зазсмлсц, а ца затвор подастся входной импульс.Принципиальная схема предлагаемого регистра сдвига представлена на чертеже.Исток входного транзистора 1 заземлец, а 25 ца затвор подается входной импульс 1/.,(тактированцьй второй фазой). Если напряжение входного импульса больше порогового, Ьпх)1/ю, то за время его действия входной кондецса:ор 2 должен зарядиться от напряЗ 0 жепия (Е/,) в до напряжения истока, т. е5 10 15 20 до О в. Для полного заряда конденсатора 2 необходимо два условия: напряжениеа затворе входного транзистора 1 долж о быть больше порогового, Ь) Уо, и постояппая времени цепи разряда конденсатора должна быть меньше ми имальпой длительности входного импульса, что определяется крутизной входного транзистора 1.Затвор транзистора 3 подсоединен к шипе первой фазы, сток -- к шипе псточпика ппта ия.Для работы двоичпого динамического регистра сдвига в качестве рециркуляциоппой памяти либо в комплексе с МДП-цифровыми схемами па выходе регистра сдвига пуж о иметь два уровняапряжения: один меньше порогового напряжения МДП-транзисторов, другой, соответствующий ответному задержанному сигналу, больше порогового. В регистре это обеспечивается специальной схемой, состоящей из истокового повторителя, в нагрузке которого для понижения уровня выход ого напряжения стоит делительная цепочка (транзистор 4, цепочка транзисторов 5 - 7, нагрузочный транзистор 8), формирователя (инвертора) па транзисторах 9 и 10 с импульсными питанием от напряжения второй фазы для строгого фазировапия выход ого импульса.На затворе транзистора 4 во время действия второго такта присутствует либо папряжение 2 Ею в С, либо Ео и во время действия первого такта в любом случае - напряжение Ео - Уо. Это напряжение передается па делитель, состоящий из трапзисторов 4 - 8. Тра - зисторы 5 - 7 представляют собой нелинейные сопротивления, на каждом из которых падает напряжение не менее Е/, (между затвором и стоком включенного транзистора должно быгь не менее Ую), поэтому уровень сигнала, спимаемого со стока пагрузочного транзистора 8 и подаваемогоа затвор управляющего транзистора ипвертора, понижается па ЗУо. Этого достаточно, чтобы для обычно применяемых тактовых напряже ий Ею - 4 УО понизить исходный минимальный уровепь до напряжения ниже порогового, Ео - 4 У; максимальный исходный уровень 2 Е, - У, остается больше порогового напряжения при таком понижении уровня сигнала.Так как в самом регистре происходит и - вертировапие входного сигпала, па выходе задержанпый сигнал необходимо проипвсртировать еще раз. Для этого и служит инвертор, состоящий из управляющего транзистора 9 и пагрузочпого транзистора 1 О. 25 30 35 40 45 50 55 Для предохранения от сбоев в работе, когда регистр применяется как рециркуляцион ая память, необходимо, чтобы выходной сигпал совпадал во времени с импульсом второгоакта. Если это условие пе соблюдается и выход ой импульс перекрывается во времени первой фазой в регистре, который служит рециркуляциоппой памятью, возможны ложные срабатыва ия, Поэтому применено импульсное питание и всртора от напряжения второго такта. Это исключает возможность прохождепия ложного сигпала, совпадающего по времени с действием импульса первого такта.Таким образом в предлагаемом регистре сдвига входное устройство эффективно устра яет зависимость передаваемого сигнала от входного, а выходное устройство производит фазирование задержанного импульса по второму такту и приводит его напряжение к двум уровням, один из которых выше порогового напряжения МДП-транзистора, другой ниже. Предмет изобретенияДинамический регистр сдвига, содержащий последовательную цепочку МДП-транзисторов с увеличенной емкостью перекрытия затвор - сток, по два транзистораа разряд, причем затворы транзисторов подключены к тактовым шипам, входной МДП-копдепсатор, одпа обкладка которого соединена с истоком первого транзистора, другая - с шиной нулевого потепциала, МДП-тра зистор, затвор которого подк;ночен к тактовой шине, исток - к истоку транзистора последнего разряда, сток - к шине источника питания, выходной истоковый повторитель, состоящий из управляющего и пагрузочпого транзисторов, о тл ич а ю щ и й с я тем, что, с целью повышения падежпости и расширения функциональных возможностей, в него введены входной транзистор, исток которого соединен с шиной нулевого потенциала, сток - с обкладкой вход-ого копдепсатора, затвор - с шиной входого сигнала, цепочка из трех последовательно соединенных МДП-транзисторов, затворы которых соединены со своими стоками, включенная между истоком управляющего транзистора и стоком пагрузочпого транзистора истокового повторителя, и импульсный формирователь, затвор управляющего трапзистора формирователя соединеп со стоком нагрузочного трапзистора истокового повторителя, исток - с шиной нулевого потенциала, сток - с истоком пагрузочпого транзистора формирователя, затвор которого подключен к шине источника питания, сток - к ши е напряжения гторого такта.417845 Ьы.к. ставитель Р. ЯворовскаяТехред Е. Борисова Корректор Е, Селезнева ПодписноСССР И пография, пр. Сапунова, 2 Редактор И. Орлова Заказ 1561,18 Изд.1343 Государственногопо делам изо Москва, Ж,Тираж 591омитета Совета Министроретений и открытийаушская наб., д. 4/5

Смотреть

Заявка

1831945, 25.09.1972

МПК / Метки

МПК: G11C 19/28

Метки: 417845

Опубликовано: 28.02.1974

Код ссылки

<a href="https://patents.su/3-417845-417845.html" target="_blank" rel="follow" title="База патентов СССР">417845</a>

Похожие патенты