О плтентио-lt; telih4c”ai
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Номер патента: 374604
Автор: Авторы
Текст
Союа Совбтских Социалистических РеспубликЗависимое от авт. свидетельства- Заявлено ОЗХ 1.1971 ( 1687967/18-2 М. Кл. б 06 исоединением заявки-Комитет по деламобретений и открытийри Совете МинистровСССР иоритет Опубликовано 20.1.1973. БюллетеньДата опубликования описания 6.И.1973 К 681.337(088.8) Авторыизобретени. А, Кирин и 1 О, С. Яковле нина Институт кибернетики АН Украинской СС аявитель де МНОГОФ ОНАЛЬНОЕ ЗАПОМИНАЮЩЕЕ УСТРОЙСТ переклюк 7, накоирователи О, выходи 12, шиитывания ормироваИзобретение относится и вычислительной технике.Известные многофункциональные запоминающие устройства, реализующие арифметические и логические операции, имеют боль шое количество оборудования, необходимого для реализации распространения переносов (цепочка переносов, триггерный регистр числа).Для повышения надежности предлагаемое 10 устройство дополнительно содержит логический блок, выполненный на многоотверстных ферритовых пластинах с двумя отверстиями на разряд с магнитной связью, одно из которых запоминающее, а другое переклю чающее, причем оба отверстия прошиты разрядной шиной согласио и встречно по отношению к числовой шине, запоминающие отверстия предыдущего младшего разряда логического блока прошиты выходными ши нами, а выходы усилителей считывания подключены к входам одноименных разрядных формирователей.На чертеже изображена схема предлагаемого устройства. 25Устройство содер:кит блок управления 1, усилители считывания 2, логический блок 3, содержащий дополиительнь 1 й логический блок 4 на многоотверстной ферритовой пластине с двумя отверстиями на разряд, одно из ЗО которых запоминающее 5, а другое чающее б, и набор логических ячее пительный блок 8, разрядные форм записи 9, разрядные шины записи 1 ные шины 1(, числовую шину запис ны 13 связи выходов усилителей сч и входов одноименных разрядов ф телей. Каждая разрядная шина записи 10 прошита через соответствующие переключающее б и запоминающее 5 отверстия логического блока переносов 4 согласно и встречно по отношению к числовой шине записи 12.Выходная шина 11 каждого разряда прошита через запоминающее отверстие 5 предыдущего разряда блока 4 (на чертеже самый младший разряд справа).Выходы усилителей 2 соединены шинами связи 13 со входами одноименных разрядных формирователей записи 9.Шиницы 10 и П являются общими для блоков 3 и 8.Устройство работает следующим образом.Блок управления 1 вырабатывает последо. вательность сигналов, управляющих работой всех узлов устройства. Все операции выпол. няются путем организации блоком 1 последовательности пересылок кодов между ячейками блоков 3 и 8. Эти последовательности оп 374604ределяются микропрограммами выполненияреализуемых устройством операций.Дополнительный логический блок 4 работает следующим образом.Информация записывается подачей импульса тока в числовую шину записи 12 с одновременной подачей кода по разрядным шинам записи 10.Прн наличии в разрядной шине записи импульсов тока в соответствующей разряднойпозиции блока 4 записывается 0, так какшины 12 и 10 прошиты через переключающееотверстие б встречно и магнитные потокивзаимно компенсируются. При этом прохождение разрядного тока через запоминающееотверстие 5 подтверждает состояние 0.При отсутствии импульса тока в шине 10 всоответствующей разрядной позиции блока 4записывается 1 импульсом тока в числовойшике записи 12.Таким образом, информация, записанная вблок 4, является инверсной по отношению кинформации в разрядных шинах записи.При подаче импульса тока только в разрядную шину записи 10 происходит считывание информации из соответствующей разрядной позиции блока 4. При этом выходной сигнал возникает на выходной шине 11 следующего старшего разряда, так как выходнаяшина 11 каждого разряда прошита через запоминающее отверстие 5 предыдущего (младшего) разряда логического блока 4.Два числа А и В складываются путем замены в специальных логическиех ячейкахчисла А числом С=АВ/ВА, а числа В -окончательно сформированным значением лереноса Р.Результат сложения получают как суммупо модулю 2 двух аргументов С и Р, т, е.5 =СР,/ СР.Последовательность выполнения операциисложения следующая.Число А из блока 8 вводится в логическийблок 3 и регенерируется в блок 8.Число В из блока 8 вводится в логическийблок 3 и регенерируется в блок памяти 8,При этом в блоке 3 образуется первый частичный перенос со сдвигами на один разрядв сторону старших разрядов.Из блока 3 выводится сумма по модулю 2исходных операндов, регенерируется в блок 3на место первого. операнда и одновременнозаписывается в блок 3 с инверсией,Из блока 3 выводится инвертированнаясумма по модулю 2 и записывается (с инверсией) в логический блок 4, При этом в последнем образуется прямой код суммы по модулю 2 исходных операндов.Из блока 3 выводится первый частичныйперенос исходных операндов. При этом происходит распространение переносов и одновременная запись окончательно сформирован 35 40 45 50 55 60 5 10 15 го г 5 30 ного переноса в блок 3 на место второго операнда,Из блока 3 выводится результат как сумма по модулю 2 двух аргументов; суммы по модулю 2 исходных операндов и окончательно сформированного переноса.Распространенне переносов происходит следующим образом.При выводе из блока 3 первого частичного переноса возбуждаются разрядные шины записи 10 только на тех разрядных позициях, на которых значение первого частичного пе. реноса равно 1. Разрядный ток возбужденной разрядной шины считывает информацию из позиции данного разряда логического блока переносов 4,Если данная разрядная позиция блока 4 находится в состоянии 1, то выходной сиг. нал появляется на выходной шине 11 следующего старшего разряда, и через усилитель считывания, 2 шину 13, разрядный формирователь 9 возбуждается соответствующая разр ядра я шина 10,Цикл повторяется до тех,пор, пока считанный сигнал с блока 4 не будет иметь значение 0.Таким образом, процесс распространения переносов носит лавинообразный характер и реализуется фактически на передних фронтах разрядных сигналов, так что максимальное время распространения переносов определяется какТпр=й (т+т+тз)где ть ть тз - времена задержки переднегофронта магнитного элемента набора логических ячеек, усилителя считывания и разрядного формирователя записи соответственно;и - количество разрядов. Предмет изобретенияМногофункциональное запоминающее устройство, содержащее блок управления, выходы которого соединены,с входами разрядных формирователей, с накопительным блоком и логическим блоком, выходы которого соединены с входами усилителей считывания, отличаюи(ееся тем, что, с целью повышения, надежности устройства, оно дополнительно содержит логический блок, выполненный, на многоотверстных ферритовых пластинам с двумя отверстиями на разряд с магнитной связью, одно из которых запоминающее, а другое переключающее, причем оба отверстия прошиты разрядной шиной согласно и встречно по отношению к числовой шине, запоминающие отверстия предыдущего младшего разряда логического блока прошиты выходными шинами, а выходы усилителей считывания подключены к входам одноименных разрядных формирователей записи,374604 Составитель В. Гордонова Текред Л. Грачева Корректор Г. Запорожец Редактор Т. Иванова Заказ 1609/3 Изд. г 1 е 429 Тираж 647 Подписное ЦНИИПИ Комитета по делам изобретений и открытий при Совете Министров СССР Москва, Ж, Раушская наб., д. 4/5 Типография, пр. Сапунова, 2
СмотретьЗаявка
1687967
К. А. Кирин, Ю. С. Яковлев Ордена Ленина Институт кибернетики Украинской ССР
Авторы изобретени
МПК / Метки
МПК: G06F 13/00
Метки: telih4c"ai, плтентио-lt
Опубликовано: 01.01.1973
Код ссылки
<a href="https://patents.su/3-374604-o-pltentio-lt-telih4cai.html" target="_blank" rel="follow" title="База патентов СССР">О плтентио-lt; telih4c”ai</a>
Предыдущий патент: Устройство для декодирования групповых кодов
Следующий патент: Устройство для перебора сочетаний
Случайный патент: Гусеничная цепь для транспортных средств