Накопитель информации
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Номер патента: 292194
Авторы: Кринский, Наумченко, Телемеханики
Текст
292 94 Союз Советских Социалистических РесаубликЗависимое от авт, свидетельства М ПК б 1 аявлено 01.Ч 1,1969 ( 1341648/18-2 оединениев ки о ПриоритетОпубликовано 06.1,1971. Бюллетень МДата опубликования описания 26.11,197 Комитет но деламаорстеиий и открытий УДК 681 88.8) и Совете Министра СССРАвторыизоб етени ФЯ Б. Б. Алякринский и В. В. НаумченкоБ"."явитель Институт автоматики и телемеханики (технической кибернетики) КОПИТЕЛЬ ИНФОРМАЦИИ 1 Е 38 -задержки 35 - 37 и логические схех1 - 22, лементы Накопитель информации с последователь. ной выборкой на триггерах может быть использован в различных системах сбора и переработки информации, в частности, в электронных системах, осуществляющих слежение и сбор информации о каждом обрабатываемом изделии, перемещающемся по технологической линии.Известны накопители информации, содержащие последовательно соединенные регистры и цепи связи между ними, причем каждый из регистров выполнен на триггерах и содержит цепь сброса регистра в О.Предложенное устройство отличается тем, что в нем каждый регистр содержит цепь формирования сигнала состояния регистра, выполненную на элементах НЕ, ИЛИ и элементе задержки, при этом входы элемента ИЛИ соединены с рабочими плечами всех триггеров регистра, а выходы через элемент задержки подключены к цепи сброса в О данного регистра и ко входу элемента НЕ, выход которого соединен с цепью сброса в О предыдущего и последующего регистров.Это упрощает цепи управления при получении плотной записи по регистрам.Принципиальная схема накопителя информации показана на чертеже.Она содержит логические схемы И логические схемы ИЛИ 23 - 34, э Накопитель информации содержит гг триггерных регистров по г триггеров в каждом.5 Каждый регистр имеет логическую цепочкусброса в О данного регистра, составленную из логических схем И (схемы 7, 8 для первого регистра, 13 - 14 для второго, 21 - 22 для и-го) и ИЛИ (схема 23 для первого, 27 для 1 О второго, 31 для г-го), и логическую цепочкуформирования сигнала состояния данного регистра, состоящую из последовательно включенных логическои схемы ИЛИ, элемента задержки и логической схемы НЕ (схемы 5 2 б, 35, 38 для первого, схемы 30, 3 б, 39 длявторого, схемы 34, 37 и 40 для гг-го), и логических цепочек связи с соседшьхпг регистрами из логических схем И и ИЛИ (1 - б, 24, 25 для первого, 9 - 12, 28, 29 для второго, 15 - 20 20, 32, 33 для и-го). Правые рабочие плечитриггера каждого регистра соединены со входами логических схем ИЛИ (2 б, 30 и 34) цепочек формирования сигналов состояния этих регистров, а левые плечи через логиче ские цепочки связи - со входами соответствующих им триггеров в соседних регистрах.Выходы логических схем И (7, 13 и 21)цепочек сброса в О любого регистра соединены с логическими схемами И (1, 2, 5, б, ЗО 11 и 12), входящими в цепочки связи этого40 45 50 55 60 регистра и осуществляющими его связь с регистром, расположенным слева, а входы этих схем (за исключением схемы 7 крайнего левого регистра накопителя) соединены с управляющей шиной 41 переноса влево.Выходы логических схем И (8, 14 и 22) соединены с логическими схемами И (9, 10, 15, 1 б, 19 и 20), входящими в цепочки связи и осуществляющими связь каждого регистра с регистром, расположенным справа, а входы этих схем (за исключением схемы 22 крайнего правого регистра накопителя) соединены с управляющей шиной 42 переноса вправо.Предположим, что двоичный код хранится в триггерах Тр - Тр,. Тогда, поскольку хотя бы на одном из входов логической схемы ИЛИ 2 б будет сигнал, то будет сигнал и на выходе этой схемы. При подаче управляющего сигнала на шину 42 в том случае, если регистр (Тр - Тр,.) свободен, т. е, нет сигнала ни на одной из входных шин логической схемы ИЛИ 30, а значит есть сигнал на выходе логической схемы НЕ 39, на всех трех входах логической схемы И 8 будут сигналы, а следовательно, появится сигнал и на ее выходе. Этот сигнал через логическую схему ИЛИ 23 пройдет на входы всех триггеров первого регистра и сбросит их в О. Кроме того, этот сигнал пройдет на входы логических схем И 9 и 10, благодаря чему возникающие при сбросе регистра импульсы, соответствующие хранимому в регистре коду, поступят на входы триггеров Трг, - Тр т. е. осуществляется перенос кода из первого во второй регистр. При этом на выходе элемента ИЛИ 2 б сигнал исчезнет, а, значит, через время, определяемое элементом задержки 35, исчезнет и сигнал сброса на выходе элемента ИЛИ 23, На выходе элемента НЕ 38 сигнал появится, что означает, что первый регистр свободен, После переноса кода во второй регистр на шине 42 появится сигнал, который через время, достаточное для окончания переходных процессов всех триггеров этого регистра, пройдет на выход элемента задержки 3 б, а значит и на вход логических схем НЕ 39 и И 13, 14. При этом на выходе логической схемы НЕ 39 сигнал исчезнет, что говорит о занятости данного регистра, а на выходе логической схемы И 14 в том случае, если третий регистр свободен, сигнал появится, что приводит к переносудвоичного кода из второго в третий оегистр накопителя информации, Б том случае, если четвертый, пятый, , п-й регистры будут свободны, наличие управляющего сигнала на шине 42 приводит к переносу двоичного кода по регистрам слева направо в последний и-й регистр накопителя. В этом регистре код остается, так как нет сигнала на шине 43,5 10 15 20 25 30 35 Если теперь в накопитель ввести со стороны входных шин 44, 45 еще какой-либо код и подать сигнал па управляющую шину 42, то, поскольку п-й регистр занят, и значит, нет сигнала на выходе логической схемы НЕ 40, который необходим для получения сигнала сброса в О триггеров (и - 1) -го регистра, этот код будет перемещаться по регистрам накопителя пока не займет (п - 1)-й регистр. Следующий код займет (и - 2) -й регистр и т. д, Если же подать сигнал на управляющую шину 41, то все находящиеся в накопителе двоичные коды переместятся влево, заняв крайние левые регистры накопителя. Если затем снять сигнал с шины 41 и подать его на шину 4 б, то произойдет сброс триггеров Тр, - Тр, в О, а хранящийся в них код поступит через логические схемы И 1 и 2 на выходные шины 47 и 48. Для вывода иэ накопителя крайнего правого кода сначала производится сдвиг информации вправо подачей сигнала на управляющую шину 42, а затем - вывод двоичного кода из а-го регистра подачей сигнала на управляющую шину 43. При вводе информации в накопитель, например, слева, подается сигнал на управляющую шину 42 и после сдвига информации, хранящиеся в накопителе, вправо по сигналу, возникающему на выходе элемента 38 при освобождении триггеров Тр - Трподается сигнал на шину 49. В результате с входных шин 44, 45 двоичный код в импульсном виде поступает на входы триггеров Тр - Тр, первого регистра и далее переносится вправо до первого занятого регистра. Ввод информации в накопитель можно осуществлять сбрасыванием в О входных регистров (на чертежах не показаны), так же, как при переносе информации из одного регистра накопителя в другой. Предмет изобретения Накопитель информации, содержащий последовательно соединенные регистры и цепи связи между ними, причем каждый из регистров выполнен на триггерах и содержит цепь сброса регистра в О, отличающийся тем, что, с целью упрощения устройства, каждый регистр накопителя содержит цепь формирования сигнала состояния регистра, выполненную на элементах НЕ, ИЛИ и элементе задержки, при этом входы элемента ИЛИ соединены с рабочими плечами всех триггеров регистра, а выход через элемент задержки. подключен к цепи сброса в О данного регистра и к входу элемента НЕ, выход которого соединен с цепью сброса в О предыдущего и последующего регистров,зд, Юо 167 Заказ 330/10 Тираж 473НИИПИ Комитета по делам изобретений и открытий при СоветеМосква, Ж.35, Раушская наб., д. 4/5Типография, пр. Сапун Подписноенистров СССР
СмотретьЗаявка
1341648
Б. Б. кринский, В. В. Наумченко ЬпЬ. Институт автоматики, телемеханики технической кибернетики
МПК / Метки
МПК: G11C 15/00
Метки: информации, накопитель
Опубликовано: 01.01.1971
Код ссылки
<a href="https://patents.su/3-292194-nakopitel-informacii.html" target="_blank" rel="follow" title="База патентов СССР">Накопитель информации</a>
Предыдущий патент: 292193
Следующий патент: Способ уменьшения диэлектрических потерь
Случайный патент: Установка для тепловлажностной обработки воздуха