290284
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Номер патента: 290284
Текст
О П И С А Н И Е 290284ИЗОБРЕТЕНИЯК АВТОРСКОМУ СВИДЕТЕЛЬСТВУ Союз Советских Социалистических Республик,1969 ( 1358779/18-24) Заявлен К 60 соединением заявки с Комитет по деламобретений и открытийри Совете МинистровСССР риорит Ъ ДК Ь 81 337 1088 8 убликовано 22.Х 11.1970. Бюллетень2 за 1971 та опубликования описания 26.11.1971. Г. Азмайпарашвили Заявит Тбилисский научно-исследовательский институт приборостроен и средств автоматикиАНАЛОГОВОЕ ЗАПОМИН ЕЕ УСТРОЙСТВО Предлагаемое устроиство относится к области аналоговой вычислительной техники.В основном авт. св.258384 аналоговое запоминающее устройство для однополярных напряжений содержит операционный усилитель с конденсаторами во входной цепи и в цепи обратной связи, а также транзисторные ключи в обеих цепях, а также содержит во входной цепи две ключевые схемы записи и стирания, каждая из которых выполнена не двух гальванически развязанных транзисторах. Каждая ключевая схема содержит импульсный формирователь, с одной парой выходов которого связан эммитер и база первых транзисторов, а с другой - эмиттер и база вторых транзисторов, Источник входного сигнала связан с эмиттером первого транзистора ключевой схемы записи, коллектор которого подключен через диод к входному конденсатору и через резистор - к коллектору второго транзистора, эмиттер которого соединен с шиной нулевого потенциала, имеющий общую точку с коллектором первого транзистора ключевой схемы стирания. Эмиттер первого транзистора связан через резистор с коллектором второго транзистора, эмиттер которого подключен к источнику положительного напряжения.Предложенное устройство отличается тем, что в нем каждая из схем считывания содер. жит вторую пару гальванически развязанных транзисторных ключей, присоединенных через диоды ко вторым конденсаторам входной це ли операционного усилителя и выходу схемь записи, встречно и последовательно с трднзп сторными ключамп, которой включено по до полнительному транзисторному ключу, а рдз рядные ключевые схемы содержат по три па ры встречно и последовательно включенных транзисторных ключей. Одни из коллекторов транзисторов каждой пз пар объединены, а коллекторы трех других транзисторов присоединены соответственно и заземленной щп.не, суммирующей точке и выходу операцион ного усилителя.Такое выполнение устройства позволилоповысить точность прп запоминании знакоп- ременных напряжений.На чертеже изображена принципиальная 20 схема устройства.Устройство содержит операционный усилитель 1, в обратную связь которого вклочен конденсатор 2 и разрядная ключевая схема 3,Ко входу усилителя 1 попарно подсоедп иены запоминающие конденсаторы 4, и вторые зажимы каждой пары подклочены к ключевым схемам 6 записи и стирания.Каждая из ключевых схем 6 имеет три входа: аналоговый вход 6 и два управляющих З 0 входа 7 и 8, причем вход 6 служит для пода40 45 5 О 55 60 чи запоминаемого знакопеременного аналогового напряжения + Уь вход 7 - для подачи сигнала запоминания, вход 8 - для подачи сигнала считывания. Кроме того, каждый переключатель содержит схему запоминания 9 и схему считывания 10.Схема запоминания 9 снабжена двумя парами встречно включенных транзисторов 11 - 14.Коллектор транзистора 11 подключен к входу б, а коллектор транзистора 12 - к аноду входного диода 15, к катоду входного диска 1 б и через резистор 17 к коллектору транзистора 13. Коллектор транзистора 14 соединен с шиной нулевого потенциала.Схема считывания 10 снабжена четырьмя гальванически развязанными транзисторами 18 - 21. Эмиттер транзистора 18 заземлен, а его коллектор через резистор 22 подключен к эмиттеру транзистора 19 и через диод 23 - к запоминающему конденсатору 4. Коллектор транзистора 19 подключен к источнику отрицательного напряжения - Е.Коллектор транзистора 20 подсоединен к шине нулевого потенциала, а его эмиттер че,рез резистор 24 - к коллектору транзистора 21 и через диод 25 - ко второму запоминающему конденсатору 4. Эмиттер транзистора 21 подключен к источнику положительного напряжения +Е.Схема разряда 2 б ключевой схемы 3 снабжена тремя парами встречно включенных гальванически развязанных транзисторов 27 - 32. Коллекторы транзисторов 23 - 31 объединены, коллектор транзистора 27 подключен ко входу усилителя 1, коллектор транзистора 30 подсоединен к шине нулевого потенциала, а коллектор транзистора 32 - к выходу усилителя 1.Устройство работает следующим образом, При подаче сигнала на вход 7 схемы запоминания 9 открываются транзисторы 11 и 12 и закрываются транзисторы 13 и 14, Положительное напряжение, поданное на вход б через диод 15, заряжает конденсатор 4, на котором и происходит запоминание, и одновременно запирает диод 1 б. Если подаваемое напряжение отрицательного знака, то через диод 1 б заряжается другой конденсатор 4 и запирается диод 15. В обоих случаях конденсаторы 4 отключены от других цепей, так как диод 23 заперт отрицательным напряжением - Е, которое подается через открытый транзистор 19 схемы считывания 10 (аналогично, положительное напряжение +Е через открытый транзистор 21 запирает диод 25). При снятии сигнала управления со входа 7 схемы запоминания 9 транзисторы 11 и 12 запираются, а транзисторы 13 и 14 открываются, вследствие чего анод диода 15 и катод дио 5 10 15 20 25 30 35 да 1 б оказываются подключенными к шине нулевого потенциала и один из конденсаторов 4 в зависимости от знака запоминаемого напряжения +У, остается заряженным, так как диоды 23 и 25 оказываются запертыми, благодаря напряжению, подобранному таким образом, что ) - Е)+Уь и )+Е)+Ух Во время записи конденсатор 2 обратной связи шунтирован открытыми транзисторами 27, 28 и 31, 32.При считывании на вход 33 схемы 3 подается управляющий сигнал, запирающий транзисторы 27, 28 и 31, 32 и отпирающий транзисторы 29, 30. Вследствие этого конденсатор 2 обратной связи расшунтируется, так как транзисторы 27, 28 подсоединены ко входу, а транзисторы 31, 32, подсоединенные к выходу усилителя 1 через транзисторы 29, 30, подключаются к шине нулевого потенциала, Сигнал считывания, подаваемый на вход 8, переключает схему считывания 1 О, благодаря чему конденсаторы 4 подключаются к шине нулевого потенциала через диод 25 и транзистор 20 и через диод 23 и транзистор 18 соответственно.Таким образом, в зависимости от знака запоминаемого напряжения .+ У, разряжается один из конденсаторов 4. Разрядный ток заряжает конденсатор 2 и на выходе считывается инвертированное значение запомненного напряжения. Перед считыванием напряжения, запомненного следующим элементом запоминания, на элемент схемы разряда 2 б подают сигнал стирания для разрядки конденсатора 2, после чего вновь подают сигнал считывания на вход 8 следующего элемента и т. д. Предмет изобретенияАналоговое запоминающее устройство по авт. св.258384, отличсиощееся тем, что, с целью повышения точности при запоминании знакопеременных напряжений, в нем какдая из схем считывания содержит вторую пару гальвапически развязанных транзисторных ключей, присоединенных через диоды ко вторым конденсаторам входной цепи операционного усилителя и выходу схемы записи, встречно и последовательно с транзисторными ключами которой включено по дополнительному транзисторному ключу, а разрядные ключевые схемы содержат по три пары встречно и последовательно включенных транзисторных ключей, причем одни из коллекторов транзисторов каждой из пар объединены, а коллекторы трех других транзисторов присоединены соответственно к заземленной шине, к суммирующей точке и к выходу операционного усилителя.290284 5 ставитель А. А. Маслов В. Семанова Корректор Л. А. Царькова Редакто пография, пр, Сапунова,зд.145 Заказ 287/1 О Тираж 473 НИИПИ Комитета по делам изобретений и открытий при С Москва, Ж, Раушская наб., д. 4/5Подписнос те Министров СССР
СмотретьЗаявка
1358779
МПК / Метки
МПК: G06G 7/04
Метки: 290284
Опубликовано: 01.01.1971
Код ссылки
<a href="https://patents.su/3-290284-290284.html" target="_blank" rel="follow" title="База патентов СССР">290284</a>
Предыдущий патент: Магнитный в1ёмённой модулятор _: “гкд
Следующий патент: Устройство для вычисления интеграла свертки
Случайный патент: Устройство для измерения толщины электропроводных изделий