Арифметическое устройство для цифровой вычислительной машины

Номер патента: 266362

Автор: Хмельник

ZIP архив

Текст

66362 Союз Советских Социалистических РеспубликАВТОРСКОМ Зависимо т авт, свидетельства-аявлено 06,1.1969 ( 1300736/18-2 л. 42 птз) 7/3 нием заявки-присоеди Приоритет Опубликов МПК С 061 7 Комитет по делаи зобретеиий и открытийДК 681.325.5(0 но 17.111,1970, Бюллетень1 ри Совете Мииист СССРДата опубликования описания 6.Ч 11.19.вторзобретения Хмел ьн Заявите ЕТИЧЕСКОЕ УСТРОЙСТВО ДЛЯ ЦИФРОВОЙ ВЬ 1 ЧИСЛИТЕЛЬНОЙ МАШИНЬ ывает тре- педующий азз агг ахз аа 2 атз оаогаогао- 0,1 =0,1 Предлагаемое устройство относится к области вычислительной техники и предназначено для применения в цифровых вычислительных машинах, оперирующих с кодами действительных чисел.Известны арифметические устройства, содержащие регистры слагаемых, регистры суммы и сумматоры,Предлагаемое арифметическое устройство отличается от известных тем, что в нем выход сумматора г-го разряда 1-й линейки треугольной матрицы сумматоров соединен с первым входом переноса сумм атор а (г+1) -го р аз ряда 1-й линейки и со вторым входом переноса сумматораа (+1) -го разряда 1 - 1) -й линейки.Такое выполнение устройства позволяет выполнять операции над кодами функций, благодаря чему упрощается программирование, улучшается использование запоминающих устройств и повышается быстродействие вычислительной машины, использующей предлагаемое арифметическое устройство при вычислениях с функциями.На чертеже представлена схема описываемого устройства.На чертеже каждый сумматср 00, 01, 11, 02, 22, 03, 13, 23, ЗЗ и т. д, имеет по два входа 1 и 2, соед;гненных с выходами одноименных разрядов регистров слагаезтых; выход 3, соединенный со входом одноименного разряда регистра суммы; входы 4 и 5 сигналов переноса ггз предыдущих разрядов и выход б сигналов переноса цз даиого разряда, При этом выход б каждого сумматора соединяется со входами 4 и 5 сумматоров старших разрядов таким сбразом, что выход одного сумматора связывается со входами двух различных сумматоров. Исключение составляют сумм атор 00, который не имеет входов сигналов переноса, и сумматоры 01, 02, 03 и т. д., которые имеют только олин вход 4 сигналов переноса.Арифметическое устройство складугольные коды функции, имеющие с,вид: а од, р ее(а,(О, ал)О, а+=а,+1, а.+а,+а; - целое число или ноль;Я - целое псложительнэе числметр;й - номер столбца кода (язвя - номер строки кода (тВ частности, существуют троичные коды функций, в которых а( - 1, О, 1), и четверичные коды функций, в которых ая( - 1, О, 1, 2) или а- 2, - 1 01.Вес т к-го разряда является функцией 511,= У(1 - У) Умножение функции Р(х) на ф,д соответствует перенумерации разрядов кода ТкР(х),т, е, тк соответствует сдвигу этого кода. Таким образом,0 00 0 0 а1 +1О О а , а где где а;,л,т,йТК(Л): О 0 0 0 0 Ращ, д - аоот а, +1 - аог а,+1 1,+1 - а и т,д. Основное свойство треугольных кодов, используемое в алгоригме сложения, заключается в том, чтоЯ 1 т,й - 11 т,1+1 + т+1 1+1 ф откуда следует 0 х 0 1 Я,О=Оа Я 0 =01.Таким образом, при сложении треугольных кодов функций в каждом разряде могут возникать переносы одинаковой величины в два старших разряда. В целом слохкение описывается состношением://атй+," т,й+ 1 1 " у - ат,А "т,йь3 разряды слагаемых кодов, поступающие на входы 1 и 2 схем выработки переноса; л- перенос из предыдущегоразряда, поступающий на вход 4;л" д - перенос из предыдущегоразряда, поступающий на вход б;о, - разряд суммарного кода,появляющийся на выходе 3;л,а - геренос из данного разряда, возникающий на выходе б.Аналогично производится вычитание треугольных кодов. Все остальные операциискодами функций на арифметическом устройстве сводятся к операциям сдвига и сложения, поэтому оно (кроме сумматоров) содержит лишь извест 1 ые узлы (сдвигатели, регистры, управляющие схемы и т. д.) и синтезируется обычными методами.Цифровая вычислительная машина, содержащая предлагаемое арифметическое устройство, хранит в запоминающем устройстве коды функций и коды ооычных команд, По коду команды коды функций выбираются пз запоминающего устройства, преобразуются на описанном арифметическое устройство и вновь записываются в запоминающее устройство. Таким образом, цифровая вь 1 числительная машина оперируег непосредственно с функциями в целом.Предмет изобретенияАрифметическое устройство для цифровой 35 вычислительной машины, содержащее регистры слагаемых, регистры суммы и сумматоры, сглича 1 оцееся чем, что, с целью выполнения операций над кодами функций, в нем выход сумматора 1-го разряда 1-ой линейки треуголь пой матрицы сумматоров соединен с первымвходом переноса сумм атор а (1+1) -го разряда 1-ой линейки и со вторым входом переноса сумматора (1+1)-го разряда (1 - 1)-ой линейки.Заказ 1709/18 Тираж 480 Подписное ЦНИИПИ Комитета по делам изобретсний и открытий при Совете Министров СССР Москва, Ж, Раушская наб., д. 4/5 Типографии, пр, Сапунова, 2

Смотреть

Заявка

1300736

С. И. Хмельник

МПК / Метки

МПК: G06F 7/38

Метки: арифметическое, вычислительной, цифровой

Опубликовано: 01.01.1970

Код ссылки

<a href="https://patents.su/3-266362-arifmeticheskoe-ustrojjstvo-dlya-cifrovojj-vychislitelnojj-mashiny.html" target="_blank" rel="follow" title="База патентов СССР">Арифметическое устройство для цифровой вычислительной машины</a>

Похожие патенты