Дешифратор
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Текст
. СОЮЗ СОВЕТСКИХСОЦИАЛИСТИЧЕСНИХРЕСПУБЛИН 9 у И 1 03 М 7/22 щ л НИЕ ИЗОБРЕТЕНИЯ ВТОРСКОМУ СВИДЕТЕЛЬСТВУ относится к вычис е. Его использован ыстродействующих в тем, реализуемых в х схем, позволяет ектронной В,Н.Д.Родион енко повысить быстродействие и уменьшить потребляемую мощность. Дешифратор содержит источники 2 тока, адресные формирователи 3 и адресные инверторы 1, выполненные на ЗСЛ-ключе 6 и эмиттерных повторителях 7, Введение дифференцирующих элементов 4 и эмит терных повторителей 5 обеспечивает соответствующее изменение токов источников 2 тока в момент смены вход ого кода и малое статическое значе.0186.А. етел М 7 ство С 22, 02 кий А, альные Орликов е интег е нзисторных е р н н даря чему произ ерезаряд паралюченных к выхо ов 1. 1 ил. 00 ОСУДАРСТВЕННЫЙ НОМИТЕТ ССС О ДЕЛАМ ИЗОБРЕТЕНИЙ 1 ОТКРЫ(46) 23.0388. Бюл. 9 11 (71) Московский институт техники(72) С.М.Балашо К.В.Краснов, Ю. и А.В,Сквира (53) 681325.53 (56) Авторское У 1336251, кл.Валиев К.А Полупроводников амяти на биполярных тр труктурах. - М.: Совет 979, с. 222, рис. 7.15(54) ДЕШИФРАТОР (5) Изобретени лительной техни при построении числительных си виде интегральн ие этих токов, благ водится эффективный зитных емкостей, под дам адресных инвертоИзобретение относится к вычисли,тельной технике и может быть использовано при построении быстродействующих вычислительных систем. реализуемых в интегральном исполнении,Цель изобретения - повышение быст"родействия и уменьшение потребпяемоймощности.На чертеже приведена схема деши, фратора с примером выполнения отдельных узлов.Дешифратор содержит И адресных ин ,верторов 1 (по чиспу входов), 2 И источников 2 тока, 2 адресных формирователей. 3, 2 М дифференцирующих элемен"тов 4 и 2 И эмиттерных повторителей 5,при этом каждый адресный инвертор 1выполнены на ЭСЛ-ключе 6 и двух эмиттерных повторителях 7, входы 8 и выходы 9,Источник 2 тока представляет собой, транзистор 10, эмиттер которого черезрезистор 11 подключен к источнику 12питания, база и коллектор транзисто25ра 10 являются соответственно входоми выходом источника 2 тока.ЭСЛ-ключ 6 выполнен на транзисторах 13 и 14, эмиттеры которых объединены и подключены к выходу источника 3015 тока, в качестве которого можетбыть использован узел, аналогичныйисточнику 2 тока, Коллекторы транзисторов 13 и 14 через резисторы 16 и 17подключены к шине нулевого потенциала и являются соответственно инверсным и прямым выходами ЭСЛ-ключа 6.База транзистора 13 является входомЭСЛ-ключа 6, а также входом адресногоинвертора 1 и соответствующим входом 408 дешифратора, база транзистора 14соединена с первым источником 18 опорного напряжения.Эмиттерный повторитель 5 выполненна транзисторе 19 и источнике 20 тока, аналогичном источнику 2.Дифференцирующий элемент 4 состоит из соединенных последовательноконденсатора 21, резистора 22 и второго источника 23 опорного напряжения сАдресный формирователь 3 реализует функцию И либо ИЛИ-НБ и может быть выполнен так же, как и в известном устройстве, Входы адресных формирователей 3 соединены с выходами адресных инверторов 1 в соответствии с таб лицей истинности для И-разрядного дешифратора. Дешифратор работает слечукан и образом,Нри смене адреса (кода на нходах 8)происходит изменение состояния ЭСНключа 6, адресного инвертора 1,1.,Фронты сигналов с выходов ЭСЛ-ключа6.х выделяются дифференцирующими элементами 4,(2-1) и 4.(2). Лри этомпотенциал на входе одного из эмиттерных повторителей 5.(2.-1) и 5,(2.)повышается, а у другого понижается,За счет этого выходной ток одного изисточников 2.(2-1) и 2(2) токаувеличивается, а у другого уменьшается. Величины и длительности изменениявыходных токов этих источников 2 тока зависят от величин элементов 11.21 и 22, а величина статического тока коллектора транзистора 10 зависитот величин элементов 11 и 23.Источники 2 тока подключены такимобразом, что там, где на выходе ад-,ресного инвертора 1 напряжение уменьшается и паразитную емкость необходимо разрядить, увеличивается ток коллектора транзистора 10, обеспечиваябыстрый разряд паразитной емкости.На другом выходе адресного инвертора 1 потенциал возрастает, и зарядемкости осуществляется выходным токомэмиттерного повторителя 7, равнымсумме токов заряжаемой емкости и со-ответствующего источника 2 тока.Ток источника 2 тока, подключенногок данному выходу адресного инвертора 1; в этот момент времени уменьшается, уменьшая суммарное значениетока через эмиттерный повторитель 7.Увеличение или уменьшение токовисточников 2 токав момент смены адреса и малое статическое значениеэтого тока позволяет эффективно перезаряжать паразитные емкости, подключенные к выходам адресных инверторов 1, и соответственно повыситьбыстродействие дешифратора и уменьшить потребляемую мощность,Формула изобретенияиДешифратор, содержащий 2 адресных формирователей (И - разрядность входного кода), 2 И источников тока и И адресных инверторов, каждый из которых выполнен на двух эмиттерных повторителях и ЭСЛ-ключе, вход которого является входом соответствующего адресного инвертора, инверсный и пряЗаказ 1351/55 Тираж 928 Подписное ВНИИПИ Государственного комитета СССР по делам изобретений и открытий 113035, Москва, Ж, Раушская наб., д. 4/511 роизводственно-полиграфическое предприятие, г.Ужгород, ул.Проектная, 4 входами соответственно первого и второго эмиттерных повторителей, выходыпервого и второго эмиттерных повторителей 1-го адресного инвертора объединены с выходами соответственно(2 х)-го и (2-1)-го источников токаи подключены к соответствующим входамсоответствующих адресных формирователей, выходы которых являются одноименными выходами дешифратора, входыадресных инверторов являются одно"именными входами дешифратора, о тл и ч а ю щ и й с я тем, что, с целью повьйения быстродействия и уменьшения потребляемой мощности, в 5дешифратор введены 2 М дифференцирующих элементов и 2 И эмиттерных повторителей, входы (21-1)-го и (2)-го дифферечцирующих элементов подключены соответственно к инверсному и пря мому выходам ЭСЛ-ключа -го адресногоинвертора, выход каждого дифференцирующего элемента через одноименный эмиттерный повторитель подключен к входу одноименного источника тока.
СмотретьЗаявка
4135285, 14.10.1986
МОСКОВСКИЙ ИНСТИТУТ ЭЛЕКТРОННОЙ ТЕХНИКИ
БАЛАШОВ СЕРГЕЙ МИХАЙЛОВИЧ, ДЯТЧЕНКО ВЛАДИМИР НИКОЛАЕВИЧ, КРАСНОВ КОНСТАНТИН ВАЛЕНТИНОВИЧ, РОДИОНОВ ЮРИЙ ПЕТРОВИЧ, СКВИРА АНАТОЛИЙ ВАСИЛЬЕВИЧ
МПК / Метки
МПК: H03M 7/22
Метки: дешифратор
Опубликовано: 23.03.1988
Код ссылки
<a href="https://patents.su/3-1383507-deshifrator.html" target="_blank" rel="follow" title="База патентов СССР">Дешифратор</a>
Предыдущий патент: Преобразователь позиционного кода в вычет по модулю
Следующий патент: Преобразователь последовательного кода в параллельный
Случайный патент: Способ подготовки траншейного источника сейсмических волн