Устройство обработки информации
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Номер патента: 1363238
Авторы: Генкин, Марьяновский
Текст
ОЮЗ СОВЕТСКОЦИАЛИСТИЧЕРЕСПУБЛИК ИХ д 1 6323 19) 4 С 06 Р 15/20 БРЕТЕНИЯ"; )."ЬСТВУ ЕЛ 4-24 некие, в статистическ рах, в цифровых сетях ных. Цель изобретения их мультиплек передачи дан- повышение ройства обра ввода и выв формации вБюл. Р 4яновский и088.8)Е.М. Секциры. Минск,Генки киров анны еНаука и техых системаммируемых984, с. 68. выходы последо ьный. С аэтой ание цифро микропрог е ронойо и связ(54) УСТРОЙСТВО ОБРАБОТКИ ИНФОРМАЦИИ(57) Изобретение относится к вычислительной технике и технике связи иможет быть использовано для синхронизации и разуплотнения в каналахсвязи, использующих временное уплотениой4,и два шинных ьтиплексор ов 2аннь ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССРПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТИЙ ОПИСАНИЕ К А 8 ТОРСКОМ,Ф СВ(21) 4111521 (22) 7,06.8 (46) 30,12.8 (72) М.Л.Мар (53) 621,325 (56) Злотник микропроцесс ника, 1984.Проектиро на комплекта БИС. М.:Ради производительности уст ботки информации путем да последовательной ин процессор через входы носа без преобразовани тельного кода в паралл целью в устройство, со цессор 3, первый блок памяти, мультиплексор переноса, блок 2 синх блок 11 микропрограммн введены два блока 8, 9 памяти, два реверсивнь 1 операти 1 О входно ронизации ого управ оператив х счетчик ателя 6,Изобретение относится к вычислительной технике и технике связи и может быть использовано для синхронизации и разуплотнения в каналах связи,использующих временное уплотнение,в статистических мультиплексорах, вцифровых сетях передачи данных и т.д.Цель изобретения - повышение про,изводительности устройства обработкиинформации путем реализации последовательного ввода и вывода информациив процессор,На чертеже приведена структурнаясхема предлагаемого устройства, 15Устройство состоит из первого блока 1 оперативной памяти, мультиплексора 2 данных, процессора 3, первого4 и второго 5 реверсивных счетчиков,шинных формирователей 6 и 7, второгоблока 8 оперативной памяти, третьегоблока 9 оперативной памяти, мультиплексора 10 входного переноса, блока11 микропрограммного управления иблока 12 синхронизации. 25Устройство работает следующим образом.Входной сигнал поступает на вход0 блока 9. Каждый бит входного сигнала сопровождается импульсом тактовой синхронизации Тс, поступающимна вход блока 11 и вызывающим преры вание основной программы и переходк программе записи бита в блок 9.Процессор 3 начинает обработку инфор- З 5мации после того, как в блоке 9 накопится достаточное количество бщг.Информация вводится в процессор 3 через мультиплексор 10 по входу переноса. Одновременно эта же микрокоманда 40разрешает считывание бита из блока 9,инкремент (декремент) счетчика 5, вкоторый предварительно заносится изпроцессора 3 начальный адрес обрабатываемого массива. Обработанная информация с выхода переноса процессора 3 переписывается по мере надобности в блок 8. Адресация блока 1 осуществляется с выхода счетчика 4 подуправлением процессора 3. Ввод информации из блока 8 для дальнейшей обработки также осуществляется черезмультиплексор 1 О, одновременно разрешающий считывание бита из блока 8 иинкремент (декремент) счетчика 4.Блок 1 служит для хранения констант,необходимых для обработки информации,и используется как резидентное ОЗУпроцессора, если регистров общего назначения процессора недостаточнодля обработки, Адресация блока 1 осуществляется с шины адреса, из процессора при использовании счетчика 5,подключенного к шине данных черезшинный формирователь 7, и с блока 11.Данные в блок 1 заносятся с шины данных и из процессора 3 с использованием в качестве регистра данных счетчика 4 через шинный формирователь 6.Данные в процессор 3 по ходу 0 заносятся через мультиплексор 2 с шиныданных, с выходов блока 1 и счетчика5 через шинный формирователь 7. Вмикрокоманде, кроме обычных полей,предусмотрены поля, управляющие работой счетчиков 4 и 5 (инкремент, декремент, разрешение параллельной записи числа), В блоке 12 синхронизацииформируются тактовые сигналы для работы всех функциональных узлов устройства. Формула изобретенияУстройство обработки информации, содержащее процессор, первый блок оперативной памяти, мультиплексор входного переноса, блок синхронизации и блок микропрограммного управления, выходы которого подключены к управляющим входам первого блока оперативной памяти, процессора и мультиплексора входного переноса, первь 1 й и второй информационные входы которого подключены к входам логических нуля и единицы устройства соответственно, о т л и ч а ю щ е е с я тем, что, с целью повьппения производительности путем реализации последовательного ввода и вывода информации в процессор, в него введены два блока оперативной памяти, два реверсивных счетчика, два шинных формирователя и мультиплексор данных, при этом выходы второго и третьего блоков оперативной памяти подключены к третьему и четвертому информационным входам мультиплексора входного переноса, выход которого подключен к входу переноса процессора, выход данных которого подключен к информационным входам первого и второго реверсивных счетчиков, выходы которых подключены к информационным входам первого и второго шинных формирователей соответственно, выходы которых подключены к входам - выходам адреса и данных устройства, выходы первого и1363238 Составитель Е.СоколовТехред М.Дидык Корректор А.Обручар Редактор А.Маковская Тираж 671 ПодписноеВНИИПИ Государственного комитета СССРпо делам изобретений и открытий113035, Москва, Ж, Раушская наб., д. 4/5 Заказ 6364/42 Производственно-полиграфическое предприятие, г. Ужгород, ул. Проектная, 4 второго реверсивных счетчиков подключены к адресным входам второго итретьего блоков оперативной памятисоответственно, информационные входыкоторых подключены к выходу переносапроцессора и к последовательному информационному входу устройства соответственно, информационный вход процессора подключен к выходу мультиплексора данных, информационныевходыкоторого подключены к входам -выходам адреса и данных устройстваи выходу первого блока оперативнойпамяти, информационный и адресныйвходы которого подключены к входам -выходам данных и адреса устройства,выходы блока микропрограммного управления соединены с входами - выходами адреса устройства, вход запроса прерывания блока микропрограммного управления является входом тактовых сигналов устройства, управляюЩие входы блока микрограммного управления и выходы блока. синхронизации подключены к управляющим и тактовым входам с второго по третий блоков оперативной памяти, мультиплексора данных, перво-.го и второго реверсивных счетчиков и первого и второго шинных формиро-вателей соответственно, тактовые вхо ды первого блока оперативной памяти,мультиплексора входного переноса и процессора подключены к соответствующим выходам блока синхронизации.
СмотретьЗаявка
4111521, 17.06.1986
ПРЕДПРИЯТИЕ ПЯ А-1680
МАРЬЯНОВСКИЙ МАРК ЛЬВОВИЧ, ГЕНКИН МИХАИЛ АРОНОВИЧ
МПК / Метки
МПК: G08C 15/06
Метки: информации
Опубликовано: 30.12.1987
Код ссылки
<a href="https://patents.su/3-1363238-ustrojjstvo-obrabotki-informacii.html" target="_blank" rel="follow" title="База патентов СССР">Устройство обработки информации</a>
Предыдущий патент: Устройство для исследования графов
Следующий патент: Устройство для генерирования перестановок и сочетаний
Случайный патент: 339654