Динамическое запоминающее устройство с автономным контролем
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Текст
СОЮЗ СОВЕТСКИХСОЦИАЛИСТИЧЕСНИХРЕСПУБЛИК 1 С 1 ОПИСАНИЕ ИЗОБРЕТЕНИ ЛЬСТВУ А ВТОРСНОМУ СВИ гСУДАРСТВЕККЫЙ КОМИТЕТ СССР ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТИ(54) ДИНАМИЧЕСКОЕ ЗАПОМИНАЮЩЕЕ УСТРОИСТВО С АВТОНОМНЫМ КОНТРОЛЕМ(57) Изобретение относитсяк области.вычислительной техники и может бытьиспользовано при создании оперативныхзапоминающих устройств в интегральномисполнении. Целью изобретения является повышение надежности устройства засчет обеспечения воэможности автоматического поиска и замены неисправныхэлементов накопителя средствами внутреннего тестирования, Устройство со,держит накопитель 1, блок ассоциативной памяти 2, мультиплексоры 3,4,5,6,блок синхронизации 7, счетчики 8,9,триггер 10, блок кодирования 1 1, элемент И 12, блок коррекции 13, дешифратор 14, блок декодирования 15, элементИЛИ 16, таймер 17, Достоинством устройства является автоматический поиск изамена неисправных элементов накопителя при подключении питания к устройству. Это позволяет подключать к потребителю только те устройства, в которых нет деффектных элементов памяти. 1 ил.Изобретение относится к вычислительной технике, а именно к полупроводниковым запоминающим устройствам,и может быть использовано при изготовлении последних в интегральном исполнении.Целью изобретения является повышение надежности работы запоминающегоустройства.На чертеже показана блок-схема 10устройства.Устройство содержит накопитель 1,блок 2 ассоциативной памяти, первый3, второй 4, третий 5 и четвертый 6мультиплексоры, блок 7 синхронизации, 15основной счетчик 8, дополнительныйсчетчик 9, триггер-защелку 10, блок11 кодирования, элемент И 12, блок13 коррекции, дешифратор 14, блок 15декодирования, элемент ИЛИ 16, таймер 2017, управляющий выход 18, вход 19 выборки кристалла, вход 20 режима, адресные входы 21, информационные входы22 и информационные выходы 23,25Устройство работает следующим образом,При подключении питания к устройству основной и дополнительный счетчики 8 и 9 устанавливаются в нулевыесостояния, а триггер-защелка 10 - в30состояние " 1" (цепи начальной установки не показаны). Нахождение триггера-защелки 10 в состоянии " 1" ука-,зывает на работу запоминающего устройства с коррекцией ошибок в режиме 35самотестирования, при котором цроисходит проверка работоспособности элементов памяти накопителя 1 тестом"Последовательные запись/считываниеиОи 111 и 40С второго выхода дополнительногосчетчика 9.через третий мультиплексор5 на входы информационных разрядовнакопителя 1 поступают тестовые комбинации сигналов 000 или 111. 45Если для блока 11 кодирования выбратьматрицу формирования контрольных раз-,рядов такую, что каждый контрольныйразряд будет равен сумме по модулю 2,например, нечетного числа информаци" 50онных разрядов, то при указанных те"стовых комбинациях информационныхразрядов для контрольных разрядовтакже будет иметь место перебор значений "0" и "1". 55В режиме, самотестирования основной счетчик 8 обеспечивает последовательный перебор слов накопителя 1, а дополнительный счетчик 9 - смену режимов записи и считывания и задание тестовой комбинации, Если в ходе самотестирования обнаружена ошибка (предполагается, что она вызвана дефектным элементом памяти накопителя 1), т,е. на выходах блока 15 декодирования присутствует ненулевая комбинация сигналов, текущий адрес слова запоминается в признаковой части блока 2 ассоциативной памяти. Занесение адресов дефектных элементов памяти вблок 2 ассоциативной памяти разрешается сигналом с элемента И 12 только в режиме самстестирования. В режиме внешних обращений совпадение внешнего адреса 21 и адреса, хранимого в признаковой части блока 2 ассоциативной памяти, инициирует запись (в режиме внешней записи) или считывание (в режиме внешнего считывания) из числовой части блока 2 ассоциативной памяти соответствующих информационных и контрольных разрядов, Управляющий выход блока 2 ассоциативной памяти используется для регистрации переполнения признаковой части; в этом случае запоминающее устройство признается негодным.Цикл самотестирования завершается послепроверки всех элементов памяти накопителя 1, При этом сигнал с выхода дополнительного счетчика 9 перебрасывает триггер-защелку 10 в состоякие О., которое переключает мультиплексоры .3, 5 и б на пропуск сигналов с внешних входов устройства.Формула изобретенияДинамическое запоминающее устройство с автономным контролем, содержащее накопитель, адресные и управляющие входы которого подключены соответственно к выходам первого мультиплексора и блока синхронизации, а входы контрольных разрядов соединены с выходамн блока кодирования, таймер, выход которого подключен к входу основного счетчика, выходы которого соединены с входами первой группы первого мультиплексора, входы второй группы которого являются адресными входами устройства, дешифратор, входы которого подключены к выходам блока декодирования, а выходы соединены с входами первой группы блока коррекции, выходы которого являются инфор1290418 Составитель С.СушкоТехред Л.Олейник Корректор А,Обручар Редактор К.Волощук Заказ 7910/52 Тираж 611 Подписное ВНИИПИ Государственного комитета СССР по делам изобретений и открытий 113035, Москва, Ж, Раушская наб., д. 4/5Производственно-полиграфическое предприятие, г. Ужгород, ул. Проектная, 4 мационными выходами, а первый входблока синхронизации - входом выборкикристалла устройства, о т л и ч а ю -щ е е с я тем, что, с целью повышения надежности устройства, в неговведены блок ассоциативной памяти,второй, третий и четвертый мультиплексоры, дополнительный счетчик, триггер, элемент ИЛИ и элемент И, причемвходы элемента ИЛИ подключены к выходам блока декодирования., а выход соединен с первым входом элемента И,второй вход которого подключен куправляющим входам первого, третьегои четвертого мультиплексоров и к выходу триггера, вход которого соединенс третьим выходом дополнительногосчетчика, первый и второй выходы которого подключены соответственно кпервому информационному входу четвертого мультиплексора и к входам первой,группы третьего мультиплексора, авходы соединены соответственно с выходом таймера и одним из выходов основного счетчика, второй информационный вход четвертого мультиплексора является входом режима устройства, авыход подключен к второму входу блокасинхронизации, выходы третьего мультиплексора соединены с входами информационных разрядов накопителя и свходами блока кодирования, а входывторой группы являются информацоннымивходами устройства, информационныевходы первой, второй и третьей группблока ассоциативной памяти подключенысоответственно к выходам первого итретьего мультиплексоров и блока кодирования, управляющий вход соединен свыходом элемента И, первый управляющий выход является управляющим выходом устройства, а второй управляющийвыход и информационные выходы блокаассоциативной памяти подключены соответственно к управляющему и к информационным входам первой группы второго мультиплексора, информационные входы второй группы которого соединеныс выходами накопителя, а выходы йодключены к входам блока кодирования ик входам второй группы блока коррекции.
СмотретьЗаявка
3754981, 18.06.1984
МОСКОВСКИЙ ИНЖЕНЕРНО-ФИЗИЧЕСКИЙ ИНСТИТУТ
БЕРЕЗИН АНДРЕЙ СЕРГЕЕВИЧ, ОНИЩЕНКО ЕВГЕНИЙ МИХАЙЛОВИЧ, СУШКО СЕРГЕЙ ВСЕВОЛОДОВИЧ
МПК / Метки
МПК: G11C 11/00
Метки: автономным, динамическое, запоминающее, контролем
Опубликовано: 15.02.1987
Код ссылки
<a href="https://patents.su/3-1290418-dinamicheskoe-zapominayushhee-ustrojjstvo-s-avtonomnym-kontrolem.html" target="_blank" rel="follow" title="База патентов СССР">Динамическое запоминающее устройство с автономным контролем</a>
Предыдущий патент: Система электропитания электронно-вычислительной машины, включающей в себя процессор и узлы оперативной и долговременной памяти
Следующий патент: Запоминающее устройство с коррекцией ошибок
Случайный патент: Штамп для многопереходного деформирования