Параллельный накапливающий сумматор
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Текст
) 4 С 06 Р 7 50 ОПИСАНИЕ ИЗОБРЕТЕН Вайс) ъ" аак ЕВЬСТВУ ТОРСКОМУ СВ КАПЛИ В А 0 Щ осится ехнике я пост йств и овному ретени альных ци можения является авт. св. является озможносОУДАРСТВЕННЫЙ КОМИТЕТ СССРО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТИИ(57) Изобретение отвой вычислительнойбыть использовано дларифметических устрдополнительным к осУ 581470. Целью изорасширение функцион тей устройства, заключающееся в возможности выполнения операции вычитания. Поставленная цель достигается тем, что в каждый разряд сумматора дополнительно введен второй элемент И, инверсный вход которого подключен к входу данного разряда числа, а выход - к третьему входу элемента ИЛИ данного разряда, кроме того, в сумматор также введены второй, третий элементы задержки и шина управления вычитанием, которая соединена с пря" мыми входами всех вторых элементов И четных.разрядов непосредственно, а нечетных разрядов - через второй элемент задержки, выход которого под ключен также к второму входу элемента ИЛИ младшего разряда. 1 ил.5 О 15 20 25 30 40 45 50 55 Изобретение относится к цифровойвычислительной технике, может бытьиспользовано для построения арифметических устройств и является усовершенствованием изобретения по авт,сн.У 581470.Цель изобретения - расширениефункциональных воэможностей устройства, заключающееся в нозможности выполнения операции вычитания.На чертеже представлена функциональная схема параллельного накапливающего сумматора,Параллельный накапливающий сумматор содержит триггеры 1 со счетнымвходом, элементы ИЛИ 2, элементы И 3и 4 нечетных и четных разрядов, элемент 5 задержки, шину 6 управления(сложением), входы 7 и 8 разрядовчисла, элементы И 9 и 1 О нечетных ичетных разрядов, элементы 11 и 12задержки, шину 13 управления вычитанием. Входы 7, служащие для ввода нечетных разрядов числа, подключены квходам элементов И 3 и инверснымвходам элементов И 9, Входы 8, служащие для ввода четных разрядов числа, подключены к входам элементовИ 4 и инверсным входам элементовИ 10. Другие входы элементов И 3 нечетных разрядов соединены с выходомэлемента 5 задержки, вход которогои другие входы элементов И 4 четныхразрядов подключены к шине 6. Выходыэлементов И 3 и 4 соединены с первы- зми входами элементов ИЛИ 2 в соответствующем разряде сумматора, вторыевходы которых соединены с выходамиэлементов И 9 и 10, а третий входэлемента ИЛИ 2 каждого разряда соединен с единичным выходом триггера 1предыдущего разряда сумматора, Пина13 соединена с прямыми входами элементов И 1 О непосредственно, элементов И 9. - через элемент задержки 11,а с третьим входом элемента ИЛИ 2младшего разряда - через элементы 11и 12 задержки. Выход элемента ИЛИ 2соединен с входом триггера 1,Сумматор работает следующим образом.При подаче сигнала на шину 6 сумматор производит сложение числа, записанного в триггерах 1 сумматора, ичисла, поступающего на входы 7 и 8сумматора. Сложение производится аналогично основному изобретению. При выполнении вычитания сигнал подается на шину 13, Вычитание производится по принципу сложения числа, находящегося в триггерах 1 сумматора, с допопнительным кодом числа, поступающего на входы 7 и 8 сумматора. По тактовому сигналу, поступившему на шину 3, четные разряды числа, поступшзшего на нходы 7 и 8, поступают н обратном коде с выходов элементов И 10 через элементы ИЛИ 2 на счетные входы триггеров 1 четных разрядов, где суммируются с кодом находящегося в них числа. Далее по этому же тактовому сигналу, задержанному в элементе 11 задержки на время переходных процессов, нечетные разряды числа, поступившего на входы 7 и 8, поступают в обратном коде с выходон элементов И 9 через элементы ИЛИ 2 на счетные нходы триггеров 1 нечетных разрядов, где суммируются с кодом находящегося н них числа. Далее этот же тактовый сигнал через элемент 12 задержки и элемент ИЛИ 2 поступает на счетный вход триггера 1 младшего разряда, т.е, к младшему разряду числа, находящегося н триггерах 1, прибавляется "1". Таким образом при поступлении сигнала на шину 13 из числа, находящегося в триггерах 1, вычитается число, поступающее на входы 7 и 8. Формула изобретения Параллельный накаплин ающий сумматор по ант.св. Ф 581470, о т л и - ч а ю щ и й с я тем, что, с целью расширения функциональных возможностей сумматора, заключающегося н возможности выполнения операции вычитания, каждый разряд сумматора содержит дополнительно второй элемент И, инверсный вход которого подключен к входу данного разряда числа, а выход - к третьему входу элемента ИЛИ данного разряда, кроме того, сумматор дополнительно содержит второй, третий элементы задержки и шину управления вычитанием, которая соеди-, нена с прямыми:входами нсех нторых элементов И четных разрядов непосредстненно, а нечетных разрядов - через второй элемент:задержки, выход которого подключен также к второму входу элемента ИЛИ младшего разряда через третий элемент задержки.1242934 ставитель А.Клюехред Н.Бонкало актор Е.Па орректор М.По Заказ 3705/47 Тираж 671 ПоНИИПИ Государственного комитета СССРпо делам изобретений и открытий13035, Москва, Ж, Раушская наб.,писное 4/ роизводстве лиграфическое предприятие, г. Ужгород, ул. Проектная, 4
СмотретьЗаявка
3792240, 21.09.1984
ВОЙСКОВАЯ ЧАСТЬ 25840
КРЫЛОВ НИКОЛАЙ ИВАНОВИЧ, ШУБИНА НАТАЛЬЯ НИКОЛАЕВНА
МПК / Метки
МПК: G06F 7/50
Метки: накапливающий, параллельный, сумматор
Опубликовано: 07.07.1986
Код ссылки
<a href="https://patents.su/3-1242934-parallelnyjj-nakaplivayushhijj-summator.html" target="_blank" rel="follow" title="База патентов СССР">Параллельный накапливающий сумматор</a>
Предыдущий патент: Устройство для сравнения двоичных чисел
Следующий патент: Устройство для деления
Случайный патент: Устройство для регистрации дыхания у животного