Аналого-цифровой логарифмический преобразователь
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Номер патента: 1236511
Автор: Черепов
Текст
СОЮЗ СОЕЕТСНИХСОЦИАЛИСТИЧЕСНИРЕСГ 1 У БЛИН 1 А 1 19) 111) 151)С 06 С 7/ ГОСУДАРСТВЕННЫЙ НОМИТЕТ СССРПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТИИ/. ЗОБРЕТЕНИ ИСА АВТОРСКО ВИДЕТЕЛЬСТВУ(56) Авторское свидетельство СССУ 1103250, кл. С 06 С 7/24, 1983Авторское свидетельство СССРВ 754441, кл. С 06 С 7/24, 1978,тел 54) АНАЛОГО-ЦИФРОВОЙ ЛОГАРИФМИЧЕСКИЙ РЕОБРАЗОВАТЕЛЬ57) Изобретение относится к измериельной и вычислительнойожет быть использованоионных измерительных мзобретенияповышениеАналого-цифровой логарифбразователь содержит схриггер, элемент И, гене технике и в информаашинах. Цель точности. мический преему сравнени ратор такточастоты, сче еобразова вых импульсов, делительчик, два цифроаналоговых я (ЦАП), регистр, блок индикации и сумматор. В исходном состоянии через открытый элемент И тактовые импульсы поступают на счетный вход счетчика, информация с его младших разрядов поступает на первый ЦАП, а со старших разрядов - через дешифратор на второй ПАП. Первый и второй ЦАП подключены последовательно, а их выходы подключены к входам сумматора. На выходе последнего формируется напряжение, представляющее кусочно линейную аппроксимацию экспоненциальной функции и поступающее на один из входов схемы сравнения, при равенстве которого с входным напряжением триг- эс гер сбрасывается и элемент И перестает пропускать на вход счетчика тактовые импульсы. Коды с первого и вто- (ффеф рого ЦАП заносятся в регистр, с которого поступают на блок индикации.Изобретение относится к измерительной и вычислительной технике и может быть использовано н информа" ционных измерительных системах.Целью изобретения является повышение точности преобразования.На чертеже представлена функцио нальная схема аналого-цифрового логарифмического преобразователя.Аналого-цифроной логарифмический преобразователь содержит схему 1 сравнения, триггер 2, элемент И 3, генератор тактовых импульсов (ГТИ) 4, делитехгь 5 частоты, счетчик 6, дешифратор 7, первый перемножающий цифроаналоговый преобразователь (ЦАП) 8, второй перемножающий цифроаналоговый преобразователь 9, регистр 10, блок 11 индикации, сумматор 12,Преобразователь работает следующим образом.В исходном состоянии счетчик 6 обнулен. Триггер 2 установлен в состоянии логической единицы, элемент И 3 открьгт и пропускает тактовые импульсы с ГТИ 4, которые поступают на счетный вход счетчика 6. Информащгя с его младших разрядов поступает на первый перемножающий ЦАП 8, а со старших разрядов через дешифратор 7 " на второй ЦАП 9. На аналоговый вход ЦАП 9 подано опорное напряжение У . Выходы обоих ЦАП 8 и 9 поступа" юпют на входы сумматора 12, На выходе сумматора 12 образуется напряжение, которое представляет кусочно-линейную аппроксимацию экспоненциальной функции. Это напряжение поступает на второй вход схемы 1 сравнения и при равенстне входного сигнала с напряжением на выходе сумматора 12 триггер 2 сбрасывается в "О". На его выходе устанавливается логический "О" и элемент И 3 перестает пропускать счетные импульсы на вход счетчика 6. В то же время информация, находящаяся на цифровых входах ЦАП 9 н старших Разрядах ЦАП 8, заносится в регистр 1 О, с которого поступает на блок 11 цифровой индикации. По окончании каждого заданаемого цикла преобразования, определяемого делителем 5 частоты, сигнал с делителя 5 устанавливает триггер в состояние логической "1", и цикл преобразования повторяется.Кусочно-линейная аппроксимацияэкспоненциальной функции образуется35 45 50 55 10 15 20 25 30 генерируется) на ныходе сумматора 12 следующим образом.В начальный момент, когда счетчик 6 обнулен, дешифратор 7 включает младший значащий разряд ЦАП 9, а на аналоговый нход ЦАП 8 подается управляющее напряжение, имеющее значение 11 вщг 2 1 ч , 11 ою ггде а - множитель равный весу возбужденного -го выхода дешифратора.До ггоступления первой единиць 1 нстаршие разряды счетчика 6 нарастание напряжения на выходе ЦАП 8 происходит по линейному закону.Первая единица н старших разрядахсчетчика 6 возбуждает выход дешифратора 7, имеющий вдвое больший нес1 ц , по сравнению с весом младшеговыхода дешифратора р ,За счет перемножения значения напряжеиия ЦАП 9 и кода младших разрядон счетчика 6 вдвое возрастают несовые значения младших разрядон счетчика 6, поэтому дальнейшее нарастаниезначения напряжения на выходе ЦАП 8,а следовательно, и на выходе аналогового сумматора 12 будет протекатьвдвое быстрее. Аналогично при возбуждении каждого последующего выхода дешифратора скорость роста напряжения на выходе аналогового сумматора 12 будет удваивать ся по сравнению с предыдущим состоянием дешифратора. формула изобретения Аналого цифровой логарифмический преобразователь, содержащий схему сравнения, генератор тактовых импульсов, элемент И и счетчик, причем вход преобразователя соединен с первым входом схемы сравнения, выход генератора тактовых импульсон соединен с первым входом элемента И, выход которого соединен со счетным входом счетчика, о т л и ч а ю щ и й с я тем, что, с целью повышения точности преобразования, в него введены триггер, делитель частоты, дешифратор, два перемножающих цифроаналоговых преобразователя, сумматор, регистр и блок индикации, причем выход схемы сравнения соединен с входом установ. ки в ноль триггера, вход установки в3 123651 г 4единицу которого соединен с выходом первого перемножающего цифроаналоговоделителя частоты, а нулевой выход го преобразователя и к первому входу соединен с вторым входом элемента Ы сумматора, аналоговый вход второго и входом управления записью регистра, перемножающего цифроаналогового превход делителя частоты соединен собразователя соединен с шиной опорно- выходом генератора тактовых импуль- го напряжения, выход первого перемно сов, выходы младших разрядов счетчи- жающего цифроаналогового преобразовака соединены с разрядными входами теля соединен с вторым входом сумма- первого перемножающего цифроаналого- тора, выход которого соединен с втового преобразователя, а выходы стар О рым входом схемы сравнения, информаших разрядов счетчика через дешиф- ционные входы младших разрядов регистратор - с разрядными входами второго ра соединены с выходами младших разперемножающего цифроаналогового пре- рядов счетчика, информационные входы образователя, выход второго перемно старших разрядов регистра с выхожающего цифроаналогового преобразова дами дешифратора, а выходы регистрателя подключен к аналоговому входу с входами блока индикации. Составитель Н. Фирсовтор П. Коссей Техред Г,Гербер Корректо амборска аказ ЗЪ 93/5 Тираж б 71 ВНИИПИ Государственн по делам изобрет 3035, Москва, Ж 35, Подписноеого комитета ССий и открытийаушская наб., д афическое предприятие,город, ул. Проектная роизводственн
СмотретьЗаявка
3739554, 10.05.1984
ПРЕДПРИЯТИЕ ПЯ А-1298
ЧЕРЕПОВ ВИКТОР ФИЛИППОВИЧ
МПК / Метки
МПК: G06G 7/24
Метки: аналого-цифровой, логарифмический
Опубликовано: 07.06.1986
Код ссылки
<a href="https://patents.su/3-1236511-analogo-cifrovojj-logarifmicheskijj-preobrazovatel.html" target="_blank" rel="follow" title="База патентов СССР">Аналого-цифровой логарифмический преобразователь</a>
Предыдущий патент: Устройство для преобразования координат
Следующий патент: Время-импульсный функциональный преобразователь
Случайный патент: Интегрирующее устройство