Постоянное запоминающее устройство

Номер патента: 639019

Автор: Страбыкин

ZIP архив

Текст

Союз Соввтскн Сфцналнстнчвски РвсаублмкО П И С А Н И Е (11)639019ИЗОБРЕТЕ Н ИЯ К АВТОРСКОМУ СВИДИТВДЬСГВУ Дополнительное н а свил-ву % 49476 г 1) М, Кл. б 11 С 17/О) Приоритет Гевуааретвювй еапат Ввзвтв Мнннстрев щр в аеяак нэвбретанн н етнрв тнй(43) Опубликовано 25.12.78 рвллетень % (4) Дата опубликования описания 28.12. 2) Автор изобретения й. А. Страбыкин Ленинградский ордена Ленина электротехнический институт им. В. И Ульянова (Ленина)(7) Заявитель ТОЯННОЕ ЗАПОМИНАР 1 ЦЕЕ УСТРОИСТВО ной технике к раздел нх устройств.Запоминающие устройства в настоящее время используются не только для хранения и логической обрабожи информации, но н суммирования чисел.По основному авт.св. % 494768 известью постоянное запоминающее устройство (ПЗУ), содержащее блоки памяти, выходы которых соединены с входами вы- та ходного регистра, два адресных входас выходами двух адресно-числовых регистров, остальные адресные входы - с выходами регистра адреса, а выходы двух разрядов регистра адреса - с управляющими входами адресно-числовых регистровНедостаткомявляется невозмо известного устройства жность выполнения в зо етение относится к вычислитель нем операции суммирования.Целью изобретения является расширфункциональных возможностей за счетвыполнения операции суммирования,Это достигается тем, что выходывыходного регистра подключены к соответствуюшим входам элемента ИЛИ, первого адресно-числового регистра и входам второго адресно-числового регистра,кроме первого.На чертеже изображена структурнаясхема ПЗУ.ПЗУ содержит первый адресно числовой регистр 1, второй адресно-числовойрегистр 2, регистр 3 адреса, блоки памяти 4, выходной регистр 5, элементИЛИ 6.Устройство работает в трех режимах:считывание числа, выполнение логическойоперации, выполнение операции суммирования.Считывание числа из ПЗУ:- адрес числа подается на регистр 3 адреса и с помошью управляющих входов выходы адресно-числовых регистров 1,2 е принимают значения соответствующихразрядов регистра 3 адреса ( "О" или"1), остальная часть адреса поступает6 Э 9 О 19 непосредственно с регистра адреса на адресные входы блоков памяти 4;- производится считывание числа в ; выходной регистр 5.Выполнение логической операции; 5- на регистр адреса подается код логической операции, представляющий собой адрес соответствующей таблицы, при этом два первых разряда адреса не используются; на адресно-числовых регистрах 10 устанавливаются числа, над которыми необходимо выполнить логическую опера-производится считьпиние результата на выходной регистр. 15Выполнение операции суммирования:- на адресно-числовых регистрах находятся числа, подлежащие суммированию, на регистре адреса устанавливается адрес таблицы логической операции сумма по 20 модулю два, при этом два первых разряда адреса не используются;- производится считывание частичной суммы 5 на выходной регистр. (В разрядных сечениях устройства над одноимен ными разрядами чисел Х и У выполняется логическая операция;д Х О+ У);- на регистре адреса устанавливается адрес таблицы логической операции А 4 Э, где А "содержимое первого, а В - со держимое второго адресно-числового регистра р частичная суммас выходного регистра передается на адресно-числовойрегистр (1) В- производится считывание слова пере носов Р на выходной регистр (в разрядных сечениях устройства над одноименными разрядами. чисел исполняется логичоская операция: Р = 547, ио 5 й=(х е ч)4=(хй ч х 4%)4(= хй,то есть Р = ХУ); при этом, если навыходе схемы ИЛИ устанавливается сигнал "1" (слово переносов не равно нулю),то слово переносов с выходного регистра передается на второй адресно-числовой регистр (со сдвигом на один разрядвлево) и снова выполняется пункт 1, если на выходе элемента ИЛИ сигнал 0(слово переносов равно нулю), то находящаяся на первом адресно-числовом регистре частичная сумма является результатом суммирования,Таким образом, в предлагаемом ПЗУ,наряду с хранением и логической обработкой информации, возможно выполнение операции суммирования чисел.ПЗУ может быть включено в составинформационно-логической или управляющейсистемы в качестве специализированногоблока, предназначенного для храненияинформации, выполнения логических операций, выполнения операций суммирования.Формула изобретенияПостоянное запоминающее устройствопо авт.св. % 494768, о т л и ч а ющ е е с я тем, что, с целью расширения функциональных возможностей устройства за счет выполнения операции суммирования, выходы регистра подключены ксоответствующим входам элемента ИЛИ,первого адресно-числового регистра, входам второго адресно-числового регистра,кроме первого. БНИИПИ Заказ 7 29 0/4 О Тираж 67 5 Подписное

Смотреть

Заявка

2435329, 29.12.1976

ЛЕНИНГРАДСКИЙ ОРДЕНА ЛЕНИНА ЭЛЕКТРОТЕХНИЧЕСКИЙ ИНСТИТУТ ИМ. В. И. УЛЬЯНОВА

СТРАБЫКИН ДМИТРИЙ АЛЕКСЕЕВИЧ

МПК / Метки

МПК: G11C 17/00

Метки: запоминающее, постоянное

Опубликовано: 25.12.1978

Код ссылки

<a href="https://patents.su/2-639019-postoyannoe-zapominayushhee-ustrojjstvo.html" target="_blank" rel="follow" title="База патентов СССР">Постоянное запоминающее устройство</a>

Похожие патенты