Устройство контроля последовательно соединенных тиристоров

Номер патента: 480152

Авторы: Некрасов, Романов

ZIP архив

Текст

480152 ОПИСАНИЕ ИЗОБРЕТЕНИЯ Союз Советских Социалистических Республик.10.72 (21) 1841631/24-7 присоедине 23) Приори ем заявки -т -Государственныи комнте Совета Министров ССС(088,8) 05,08.75. БюллетеньОпубликова по делам изобретении и открытий та опубликования описания 05.04.76(72) Авторы изобретени Некрасов и Б, В. Романов 71) Заявитель РОЙСТВО КОНТРОЛЯ ПОСЛЕДОВАТЕЛЬН СОЕДИНЕННЫХ ТИРИСТОРОВ 54 ао ) ааааа + 1 разбзад ) 1 разб где 1 длительнос схемы одно время заде ки 7;максимальный ни включения ть выходи вибратора ржки схе ого и 10; мыпульс держре аз ри ос пооров азб Прульсднови соблюдении указанны апряжения, поступаю атора 10 на запрещаю ий имвыхода од схе усло иий Изобретение относится к устройствам контроля последовательно соединенных тиристоров, содержащих импульсные трансформаторы, первичные обмотки которых включеныпараллельно контролируемым вентилям, а 5вторичные подключены через схему ИЛИк индикатору.В предлагаемом устройстве с целью повышения надежности в импульсные трансформаторы введены дополнительные вторичные 1 Ообмотки, которые через одновибраторы подключены к одному из входов схем Запрет,вторые входы которых через элемент выдержки времени подсоединены к выходу схемыИЛИ, причем выходы схем Запрет соединены с индикатором.Принципиальная схема устройства приведена на чертеже,Параллельно каждому из последовательносоединенных тиристоров 1 подключена пепочка, состоящая из конденсаторов 2 и первичной обмотки 3 импульсного трансформатора4, Концы всех вторичных обмоток 5 импульсных трансформаторов соединены со входамисхемы ИЛИ б, выход которой подключен 25ко входу схемы задержки 7.,Выход схемызадержки 7 подключен ко входам схем Запрет 8, запрещающий вход которой соединец с концом вторичной обмотки 9 черезодновибратор 10.30 Если все тиристоры 1 исправны, то при приложении к ним прямой полуволны напряжения, заряд конденсаторов 2 происходит до момента открытия тиристоров. В момент открытия тиристоров 1 на обмотках всех импульсных трансформаторов 4 возникают импульсы напряжения. Поскольку тиристоры 1 включаются неодновременно, то существует разброс по времени между импульсами, возникающими на обмотках трансформаторов 4, соответствующим разным тиристорам 1, Импульсы, возникающие на обмотках 9, осуществляют запуск одновибраторов 10, Длительность импульса на выходе одновибратора должна быть такой, чтобы выполнялись следующие условия:мы Запрет 8 перекрывает по времени импульсы, поступающие с обмоток 5 импульсных трансформаторов 4 через схему ИЛИ б и схему задержки 7 на другой вход схемы Залрет 8. В этом случае схема Запрет 8 не пропускает импульсов напряжения в устройстве индикации.В случае пробоя тиристоров 1 не происходит заряда конденсаторов 2, соответствующих поврежденным тиристорам 1, так как конденсаторы оказываются зашунтированными пробитыми тиристорами 1, В случае жс обрыва в цепи управления тиристоров не возможным оказывается разряд конденсаторов 2 через поврежденные тиристоры 1, В обоих случаях на обмотках 9 импульсных трансформаторов 4, соответствующих поврежценному тиристору 1, импульсы напряжения отсутствуют. Следовательно, отсутствует импульс напряжения на выходе одновибратора 10 и на запрещающем входе схемы Запрет 8, соответствующей поврежденному тиристору 1. В этом случае схема Запрет 8 пропустит импульсы, поступающие на ее другой вход через схему ИЛИ б и схему задержки 7 с обмоток 5 импульсных трансформаторов 7, соответствующих неповрежденным тиристо рам 1, сигнализируя об их неисправности.Предмет изобретенияУстройство контроля последовательно соединенных тиристоров, содержащее импульсные трансформаторы, первичные обмотки которых включены параллельно контролируемым вентилям, а вторичные подключены через схему ИЛИ к индикатору, отличаю и(ееся тем, что, с целью повышения надежности, в указанные импульсные трансформаторы введены дополнительные вторичные обмотки, которые через одновибраторы подклю.чены к одному из входов схем Запрет, вто. 0 рые входы которых через элемент выдержкивремени подсоединены к выходу схемы ИЛИ, причем выходы схем Запрет соединены с индикатором.

Смотреть

Заявка

1841631, 31.10.1972

ПРЕДПРИЯТИЕ ПЯ Г-4172

НЕКРАСОВ ЮРИЙ МИХАЙЛОВИЧ, РОМАНОВ БОРИС ВАСИЛЬЕВИЧ

МПК / Метки

МПК: H02H 7/10

Метки: последовательно, соединенных, тиристоров

Опубликовано: 05.08.1975

Код ссылки

<a href="https://patents.su/2-480152-ustrojjstvo-kontrolya-posledovatelno-soedinennykh-tiristorov.html" target="_blank" rel="follow" title="База патентов СССР">Устройство контроля последовательно соединенных тиристоров</a>

Похожие патенты