Устройство для моделирования квазиотрицательного сопротивления
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Текст
ОП ИСАНИЕИЗОЬЕЕтЕНИЯ К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ Союз Советских Социалистицеских Республик) Заявлено 28.05. с присоединени М, Кл. 606 д 7 осударственнын намнтетСовета Мнннатраа СССРпа делам изобретенийн открытий(32) ПриоритетОпубликовано 06.11,74 Бюллетень4 53) УДК 681, 333(088. 81 Дата опубликован описания 22.07.7 Авторызобретения Ю, И. Дзибалов и А ьян Казахский о 1) Заявитель рудового Красного Знамент им. С. М. Кировадарственныи универа 4 УСРОСТВО ДЛЯ МОДЕ.ИРОВА 1 И КНАЗИОТРИ 1 АЕЛЬОГО СО 1 РОТ 13 ЛЕНЯ бпа созтся Изобретение отно ия арифметически х вычиспитепьных эпементов аналогомашин, требующих ю усповиям моделирования решаемых задач применения резисторов с огрицатепьной провопимостьк.звестпо устройство дпя попучения квазиотрицагепьного сопротивпения, содержащее рг.зистор, депитепь напряжения, состоящий из двух равных по вепичине сопротив пения редзисторов, конденсатор, включенный между входной точкой устройсгва и средней точкой депитепя, и педрекпючаюгпий заноминаюшпй усипитепь, подкпюченный к общей точке депитепя и резистора. 5Однако эпектрическая схема т акот о устройства спожна, что связано с предобразо+ вопием напряжения управпяюшего сигнала, бьптродейсзвие и усгойчивость ограничены, чг связано с конечным значением часто оы преобразования.Цепью изобретения является повышениенадежности быстродействия и устойчивостиустройства при резких изменениях величины входного напряжения.25 Эга цель достигается включением депп тепя в нагрузочную цепь усилителя мощности, собранного по бапансрой схеме, служащего дпя получения регупируемо о напряжения питания необходимой полярнои и управпяемого чередз оптоэпектронный пр-. образоватепь напряжением, снимаемым с балансного усипитепя, вход которого пд-. кпючен к входной точке устройства и си иней точке делителя.На чертеже приведена функциопг 1 пьпая схема предложенного устройсва.Устройство состоит из резисторного эпемента 1 с согтротивпениемти дели 1 пя 2, состоящего из двух равных по вепичи не сопротивлений резисторов, соединениек поспедоватепьно и подключенных свободными концами к входам 3 и 4 устроисчна, бапапсного усилителя 5, вход которьчо подкпючен к средней точке депгггепя 2 и . входу 3 устройства, оптоэлектронного пр - образоватепя б, состоящего из двух сне . товых диодов и двух фотодиодов, пдкпь" 1чеиных к выходу усипитепя 5 и входу у и . пигепя мощности 7.449351 имохина оставнтел тор Л.Утехина екред Е,Подурущина 1 оррекР Л,Брахнииа ад 1 ф ф,Щ Зака раж 624 1 однис Ц 1 И 1111 осу дарственного коняге но делан изобретений Москва, 113035, Рауша Совета Мннистрон открытийская наб 4 11 редрнятне сПагентъ, Москва, Г.59, Бережковская наб., 2 3Нагрузочнаа цепь усилителя мощности 7 подключена к входной клемме устройства и обшей точке элемента 1 и делителя 2 и образует замкнутую цепь регулирования напряжения на делителе 2 Ядв нагрузочной цепи усилителя мощности 7 сигналом рассогласования, снимаемым со средней точки делителя 2 и входа 3 устройства и определяемым величиной и полярностью входного напряжения.4 е При подключении напряжения на входы 3 4 устройства напряжение И, сравни- Эвхвается с напряжением иа половине делите-. ля 2, разностный сигнал мгновенно усили-. вается, автоматически изменяя напряжение Е иа выходе усилителя мощности до такой величины и полярности, при которых разиостный сигнал на входе балансного усилителя поддерживается достаточно малым. Пренебрегая разностиым сигналом, справедливо записать рЯл, а это является условием для получения квазиотрицательного сопротивления на входах 3, 4 устройства:х,Ь где ,-величина резистора 1.Предмет изобретения Устройство для моделирования квазиотрицательного сопротивления, содержащее резисторный элемент вход которого соединен с первым входом делителя напряжения, входы которого подключены ко входам устройства, о т л и ч а ю щ е е с я тем, что с целью упрощения устройства и повышения надежности его работы, оно содержит балансиый усилитель, первый вход которого подключен к выходу делителя напряжения, второй к выходу резисторного элементати последовательно соединенные оптоэлектронный преобразователь и усилитель мощности, выходы которого подключены соответственно ко второму входу делителя напряжения и ко входу резисторного элемента.
СмотретьЗаявка
1921607, 28.05.1973
КАЗАХСКИЙ ОРДЕНА ТРУДОВОГО КРАСНОГО ЗНАМЕНИ ГОСУДАРСТВЕННЫЙ УНИВЕРСИТЕТ ИМ. С. М. КИРОВА
ДЗИБАЛОВ ЮРИЙ ИВАНОВИЧ, ЛУКЬЯНОВ АЛЕКСЕЙ ТИМОФЕЕВИЧ
МПК / Метки
МПК: G06G 7/48
Метки: квазиотрицательного, моделирования, сопротивления
Опубликовано: 05.11.1974
Код ссылки
<a href="https://patents.su/2-449351-ustrojjstvo-dlya-modelirovaniya-kvaziotricatelnogo-soprotivleniya.html" target="_blank" rel="follow" title="База патентов СССР">Устройство для моделирования квазиотрицательного сопротивления</a>
Предыдущий патент: Устройство для решения дифференциальных уравнений в частных производных
Следующий патент: Устройство для моделирования прогиба корпуса турбины
Случайный патент: Способ получения политиоиндиго