Номер патента: 408462

ZIP архив

Текст

Союз Советских Социалистических РеспубликЗаявлено 26,И 1.1971 ( 1683881/18-24с присоединением заявкиГосударственный комитет Совета Министров СССР по делам иэооретений и открытийПриоритетОпубликовано 10,Х 11.1973. Бюлл Дата опубликования описания 1 ДК 681.3-19(088.8) тень ЛЪ 47.17.1974 Авторыизобретения овик и 1 О. Н. Бормак аявител МАЖОРИТАРНЫЙ ЭЛЕМЕНТ Н, Петров, В. И, Татьянин Изобретение относится к автоматике и может быть использовано при построении надежных устройств автоматического управления, осуществляющих логическую обработку информации. 5В известных схемах мажоритарных элементов входные ячейки могут быть выполнены, например, на многоэмиттерных транзисторах. Сигналы, поданные на эмиттеры транзисторов входных ячеек, снимаются с их коллекторов 10 на базы транзисторов цепей, осуществляющих логические операции ИЛИ и далее на выходной усилитель.Однако известные мажоритарные элементы имеют недостаточную надежность. 15Ввиду высокой концентрации примесей в эмиттерном переходе, напряжение пробоя перехода эмиттер - база в лучшем случае не превышает 7 - 8 в. При увеличении температуры это напряжение еще более снижается. 20Таким образом, при подаче на вход многоэмиттерных транзисторов высокого уровня напряжения, соответствующего логической единице, которое в общем случае колеблется около 3 в, возникают условия, при которых 25 эмиттерный переход может быть пробит. Такие условия возникают, например, при сочетании логических уровней на входных ячейках макоритарного элемента, когда на одну входную клемму подается логический О, а 30 на другую - соседнюю - логическая 1, при этом из-за пробоя эмиттерного перехода информация о поступившей логической 1 теряется.Целью изобретения является повышение надежности мажоритарного элемента.Для этого он содержит по числу входов входные ячейки на двух транзисторах, коллекторы которых объединены и подключены к соответствующему входу ячейки ИЛИ, а базы через резисторы соединены с источником питания, а эмиттеры соединены с эмиттера ми транзисторов соседних по кольцу ячеек,Изобретение пояснено чертежом,На чертеже приведена принципиальная электрическая схема элемента. Мажоритарный элемент содержит входные ячейки 1, 2, 3, каждая из которых выполнена на двух транзисторах 4, 5, б, 7, 8, 9. Все транзисторы 4, 5 б, 7, 8, 9 через резисторы 10, 11, 12, 13, 14, 15 подключены к одному из полюсов источника питания. Коллекторы транзисторов 4, 5, б, 7, 8, 9 соединены между собой и с базой одного из транзисторов 1 б, 17, 18, осуществляющих логическую операцию ИЛИ и включенных между собой параллельно. Кроме того, эти транзисторы 1 б, 1, 18 электрически связаны с выходным усилителем 19,408462 Предмет изобретения Составитель В. Комаров едактор А. Зиньковский Техред А, Камышникова Корректоры: Л, Корогод и А. Николаев,аказ 855/5 0 ЦНИИПИ Г истрИзд,1114 осударственногопо делам пзобр Москва, Ж,Тираж 78комитета Совета Минений и открытийРаушская наб., д. 4/5 Подписиов СССР ография, пр, Сапунова, 2 выполненным, в данном случае, по схеме эмиттерного повторителя,Входные ячейки 1, 2, 3 связаны между собой так, что эмиттер транзистора 4 входной ячейки 1 соединен с эмиттером транзистора 9 соседней по кольцу входной ячейки 3 и со входной клеммой 20, эмиттер транзистора 8 - с эмиттером транзистора 7 и со входной клеммой 21, эмиттер транзистора 6 - с эмиттером транзистора 5 и со входной клеммой 22,При действии на всех входных клеммах 20, 21, 22 сигналов, соответствующих логическому О, потенциалы на базах транзисторов 16, 17, 18 будут низкими и, следовательно, сами транзисторы 16, 17, 18 будут заперты. Сигнал на выходе после выходного усилителя 19 соответствует логической 1. Рассмотренный случай обычный, когда на все входы поступает одинаковый сигнал,Допустим, что по каким-либо причинам на одном из входов, например, на входной клемме 20, действует сигнал, соответствующий логическому О, а на остальных входных клеммах 21, 22 действуют сигналы, соответствующие логической 1, В этом случае транзисторы 4 и 9 во входных ячейках 1 и 3 будут открыты и потенциалы на базах транзисторов 16, 18 будут низкими, следовательно, транзисторы 16, 18 будут заперты. Но на транзисторах 6 и 7 во входной ячейке 2 действуют сигналы, соответствующие истинной информации (логическая 1), т. е. транзисторы 6 и 7 заперты, потенциал на базе транзистора 17 вы.сок и сам транзистор 17 открыт. Следователь но, на выходе мажоритарного элемента будетлогический О, т, е. информация о логической единице на входе, несмотря на утерю информации на одном из входов, на выходе мажоритарного элемента восстановлена.10 Выполнение предложенного техническогорешения описанным образом позволяет устранить вероятность межэлектродного пробоя или повысить надежность мажоритарного элемента, при этом отказ одного из трех вход ных блоков не влияет на правильность выходного сигнала,20 Мажоритарный элемент, содержащий ячейку ИЛИ, выполненную на транзисторах и соединенную с выходным усилителем, о т л ич а ю щ и й с я тем, что, с целью повышения надежности элемента, он содержит по числу 25 входов входные ячейки на двух транзисторах,коллекторы которых объединены и подключены к соответствующему входу ячейки ИЛИ, базы через резисторы соединены с источником питанияа эмиттеры соединены с эмиттера- ЗО ми транзисторов соседних по кольцу ячеек.

Смотреть

Заявка

1683881

МПК / Метки

МПК: H03K 19/23

Метки: мажоритарный, элемент

Опубликовано: 01.01.1973

Код ссылки

<a href="https://patents.su/2-408462-mazhoritarnyjj-ehlement.html" target="_blank" rel="follow" title="База патентов СССР">Мажоритарный элемент</a>

Похожие патенты