Реверсивный двоичный счетчик

Номер патента: 354586

Авторы: Вычислительной, Иститут

ZIP архив

Текст

О П И С А Н И Е 354586ИЗОБРЕТЕН ИЯК АВТОРСКОМУ СВИДЕТЕЛЬСТВУ Союз Советских Социалистических РеспубликН 03 с 23.36 исоединен нем вкиомитет по аелам риоритетпубликовано 09.Х.1972, Бюллетень30 изооретений и открытипри Совете МинистровСССР ДК 621.374,32(088,8 ликования описания 9.Х. ата Авторы зобретения. Загурский Ю урцель явытель ГЪститут электроники и вычислительной ники АН Латвийской ССР ВЕРСИВНЪЙ ДВОИЧНЫЙ СЧЕТЧИК Изобретение относится к области импульсной техвики, а именинно к реверсивным двоичным счетчикам, и может быть использовано в быстродействующих счепно-решающих устройствах, дискретных оистемах автоматики (например, в следящих).Известен реверсивный двоичный счетчик, содержащий в каждом разряде триггер со счетным входом на основе туннельных диодов и,шину, управления реверсом.Цель изобретения - повышение быстродействия.Это достигается тем, что в каждом разряде счетчика к шине управления реверсо 1 м и потенциалыному выходу триггера подключены резисторы. Они соединены,с последовательно включенными туннельным и импульсным диодами, причем катод последнего - с входом триггера, а анод - с базой транзистора, к эмиттеру которопо подключены второй туннельный диод и транзистор о бр ат ной Ьвязи.На чертеже показана принципиальная схема одного разряда реверсивного счетчика.Она содержит быстродействующий, счетный триггер 1, импульаный 2 и туннельный 8 диоды, шину 4 управления реверсом, резисторы б и б, транзистор 7 выходного усилительного каокада, туннельный диод 8, образующий с транзистором 7 релаксатор, транзистор 9 обратной связи, служащий для формирования спада выходного импульса.В режиме сложения по шине 4 управле ния реверсом подается нулевой управляющий потенциал и протекающий через диоды 2 и 8 ток определяется только потенциалом на выходе триггера и величиной резистора 5, В этом случае величина тока вы- О бирается близкой к пиковому току ту 1 н 1 нельного диода 8 (рабочая точка на первой восходящей ветви вольт-амперной характеристики диода) при единичном состоянии триггера 1 и примерно равной нулю, при ну левом его положении. Входной импульс положительнон подярности меняет на противоположное состояние триггера 1 и одновременно переключает ток диода 2,в базу транзистора 7. Очевидно, что при предшествую щем единичном состоянии триггера переключаемый ток отнооительно велик и вызывает срабатывание диода 8, а прои нулевом предшествующем,положении он мал и диод не срабатывает. Таким образом, яа выхо де 10 образуется импульс переноса, соответствующий смене состояния триггера с единичного в нулевое. Импульс переноса усидели за счет усилительных свойств релаксатора и нормиро 1 ван по, форме благода- ЗО ря транзистору 9 обратной связи,354386 Предмет изобретения Составитель Н. Герасимова Техред Т, КурилкоРедактор И. Грузова Корректор Т, Китаева Заказ 3680/15 Изд.1489 Тираж 406 Подписное ЦНИИПИ Комитета по делам изобретений п открытий при Совете Министров СССР Москва, Ж, Раушская наб., д. 4/5,В режиме вычитания,по шине 4 управления реверсом подается управляющий потенциал, постоянный в течение всего цикла вычитания. Если триггер 1 находится,в нулевом состоянии, то под воздействием управ ляющего потенциала по шине управления реверсом,ток через диоды 2 и 8 близок к пиковому току диода 8. Если триггер занимает единичное,положенне, то рабочая точка диода 3 переходит,в область тока мини мума его вольт-амперной характеристики. Соответственно при воздействии сипналов по счетному входу 11 в базу транзистора 7 переключается относительно большой ток прои смене положениз триггера с нулевого 15 на единичное и малый ток при смене состояпня с единичнопо на нулевое. Образующиеся при этосом на, выходе 10 импульсы переноса соответствуют режиму вычитания.Быстродейспвие межкаскадной схемы. ве лико и практически не ограничи 1 вает быстродействие известяых счетных триггеров на оонове туннельных диодов и транзисторов. Задержка импульса переноса межкаскадной схемой составляет единицы наносекунд, что обусловлено высокими частотными свойствами релаксационного усилителя. При этосом достигается сравнительно высокое отношение сигнал/помеха на выходе за счет дискриминационных свойств диода 8. Реверсивный двоичный счетчик, содержа.- щий в каждом разряде триггер со счетным входом,на основе туннельных диодов и шину управления реверсом, отличающийся тем, что, с целью по 1 вышения быстродействияь в каждоы разряде счетчика к шине управления реверсом и потенциальному выходу триггера подключены резисторы, соединенные с последовательно включенными туннелыным и импульоным диодами, причем катод лоследнето соедияен с входом триггера, а аиод - с базой транзистора, к эмиттеру которого подключены второй туннельный диод и транзистор обравной связки,

Смотреть

Заявка

1630722

иститут электроники, вычислительной техники Латвийской ССР

МПК / Метки

МПК: H03K 23/80

Метки: двоичный, реверсивный, счетчик

Опубликовано: 01.01.1972

Код ссылки

<a href="https://patents.su/2-354586-reversivnyjj-dvoichnyjj-schetchik.html" target="_blank" rel="follow" title="База патентов СССР">Реверсивный двоичный счетчик</a>

Похожие патенты