Адаптивный дельта-модулятор
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Текст
СОЮЗ СОВЕТСНИХСОЦИАЛИСТИЧЕСНИХРЕСПУБЛИН 347 М 3/02 51) СССРРЫТИЙ ОПИСАНИЕ ИЗОБРЕТК АВТОРСКОМУ СВИДЕТЕЛЬСТВУ ОДУЛЯ- перк входо коомпа о разрядвыходно переина ГОСУДАРСТВЕННЫЙ НОМИТ ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И(56) Авторское свидетельство СССРУ 400996, кл. Н 03 К 13/22,06,03.74.Авторское свидетельство СССРУ 936424, кл . Н 03 К 3/22,3.10.80(прототип),4) (57) АДАПТИВНЬЫ ДЕЛЬТА ТОР, содержащий компаратор,вый вход которого подключенной шине, регистр сдвига, вх дторого соединен с выходом кратора, тактовый вход подключетактовой шине,.выход первогрегистра сдвига соединен сшиной и первым входом основногмножителя, выход которого чере тегратор подключен к второму входу компаратора, о т л и ч а ю щ и йс я тем, что, с целью повышения точности передачи путем увеличения отношения сигнал-шум, в него введены сумматор и 1 коррелятор, каждый из которых содержит соединенные последовательно перемножитель и накопитель, первые входы перемножителей всех корреляторов подключены к выходу первого разряда регистра сдвига, второй вход перемножителя каждого коррелятора соединен с выходом соответствующего разряда регистра сдвига, начиная с второго,вьщоды накопителей всех корреляторов под- Б ключены к входам сумматора, выход которого соединен с вторым входом основного перемножителя, при этом число разрядов регистра сдвига сос- тавляетИ +1, где Й =3 5,7,Изобретение относится к вычислительной технике и может быть ис.пользовано при построении систем передачи речевых сигналов по дискретным каналам связи, 5Цель изобретения - повышение точности передачи путем увеличения отношения сигнал-шум.На чертеже приведена блок-схема адаптивного дельта-модулятора, 10К первому и второму входам компаратора 1 подключены входная шина 2 и выход интегратора 3, квходу которого подключен выход основного перемножителя 4, Выход компаратора 15 1 соединен с входом регистра 5 сдвига, тактовый вход которого соединен с тактовой шиной 6, а выход первого разряда подключен к первому входу основного перемножителя 4, к 20 выходной шине 7 и к первым входам корреляторов 8, вторые входы которых соединены с выходами соответствующих разрядов регистра 5 сдвига, начиная с второго, Каждый кор релятор 8 содержит соединенные последовательно перемножитель 9, входы которого подключены к входам коррелятора, и накопитель 10, Выходы накопителей 1 О всех корреляторов 8 З 0 соединены с входами сумматора 11, выход которого подключен к второму входу основного перемножителя 4, Число корреляторов 8 равно Н, число разрядов регистра 5 сдвига равно Н +1, где 1=3,5,7,Устройство работает следующим образом,Входной сигнал с шины 2 поступает на первый вход компаратора 1, на Ювторой вход которого поступает сигнал с выхода интегратора 3. С выходакомпаратора 1 сигнал поступает напервый вход регистра 5 сдвига, первый разряд которого выполняет .роль 45амплитудного двухуровневого квантователя, С частотой, задаваемой им- .пульсами, приходящими на тактовыйвход регистра 5 сдвига с тактовойшины 6, на выходе первого разряда 50регистра 5 сдвига в момент времени1 формируется последовательностьдвоичных символов ;, принимающихзначения +1 или -1 в зависимости отзнака сигнала на выходе компаратора1 и поступающих на выходную шину 7,первый вход основного перемножителя4 и первые входы перемножителей 9 корреляторов 8, формируемые на выходах 2,38 +1-го разрядов регист-.ра 5 сдвига в момент времени А двоичные символы Ъ;тф1 Ф; - И подаются на вторые входы соответствующих перемножителей 9 корреляторов 8. Перемножители 9 перемножают двоичные символы Ъ; ,с двоичными символами, 11,1 соответственно. Выходные сигналы пере- множителей 9 поступают на входы накопителей 10. на выходах которых формируются отсчеты корреляционной функции сигнала на выходе первого разряда регистра сдвига в момент времени Ф; по формулегдеИ=1,2, М, - количество тактовых интервалов Тмежду двоичнымисимволами 1; и 3М- интервал усреднения,10 10равный М=25 10Й =3,5,7Отсчеты корреляционной функции свыходов накопителей 10 поступают навходы сумматора 11, на выходе которого формируется сигнал суммы отсчетовкорреляционной функции выходногоф:Нсигнала дельта-модулятора Х Р;1,р),в с 1который подается на второй вход основного перемножителя 4, в результате чего амплитуда импульсов, приходящих на первый вход основного перемножителя 4, изменяется таким образом, чтобы сумма отсчетов корреляционной функции выходного сигналадельта-модулятора стремилась к нулю,ш-йТогда при Е К (ц) =0 отношениеИ:1сигнал-шум для декодированного сигнала будет максимальным.Таким образом, введение корреляторов и сумматора обеспечивает увеличейие Ьтношения сигнал-шум на выходе адаптивного дельта-модулятора,благодаря чему повышается точностьпередачи сообщения,
СмотретьЗаявка
3661784, 11.10.1983
ПРЕДПРИЯТИЕ ПЯ А-3650
АКИНФИЕВ НИКОЛАЙ НИКОЛАЕВИЧ, ЮДИН АНАТОЛИЙ АЛЕКСАНДРОВИЧ
МПК / Метки
МПК: H03M 3/02
Метки: адаптивный, дельта-модулятор
Опубликовано: 23.06.1985
Код ссылки
<a href="https://patents.su/2-1163477-adaptivnyjj-delta-modulyator.html" target="_blank" rel="follow" title="База патентов СССР">Адаптивный дельта-модулятор</a>
Предыдущий патент: Система связи с дельта-модуляцией
Следующий патент: Преобразователь двоичного кода в биимпульсный
Случайный патент: Способ изготовления проволоки из спеченных материалов на основе вольфрама