Устройство для контроля импульсных последовательностей

Номер патента: 1338034

Авторы: Гладков, Евсеев, Овсянников, Ойкин

Есть еще 9 страниц.

Смотреть все страницы или скачать ZIP архив

Текст

.В.ГладССС980.ССР1982 М ОСУДАРСТВЕННЫЙ КОМИТЕТ СССРО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТИЙ К АВТОРСЙОМУ СВИДЕТЕЛЬСТ(56) Авторское свидетельствУ 930609, кл. Н 03 К 5/19,Авторское свидетельствоф 1064447, кл, Н 03 К 5/19,(54) УСТРОЙСТ ПУЛЬСНЫХ ПОС (57) Изобретевано в устроработки и перизобретенияныл воэможнособеспечения ка также контр вательностейдом и повьппен ВО ДЛЯ КОНТРОЛЯ ИМЛЕДОВАТЕЛЬНОСТЕЙние может быть испольэойствах для контроля, обедачи информации. Цельрасширение функциональтей, достигается путем онтроля пачек импульсов, оля импульсных последос неравномерным периоие помехоустойчивости.,80133803 Устройство выполнено на логическихэлементах и микросхемах и позволяетосуществить контроль импульсных последовательностей при наличии неравномерности периода следования импульсов при нестабильности частоты. Этообеспечивается тем, что сигнал разрешения формируется каждый раз черезвремя Т - Т от момента поступленияпредыдущего входного импульса и снимается с приходом очередного входного импульса или в момент времениТ + 2 в случае пропадания импульсовконтролируемой последовательностипри формировании импульса замены,восстанавливающего входную последовательность. Величины Т -и Т +Тявляются соответственно минимальнои максимально возможными значениямипериода следования импульсов контролируемой последовательности за счетнестабильности частоты. 8 ил.пает через элемент ИЛИ 32 на вход формирователя 23 импульсон сброса, на выходе которого Формируется импульс сброса, устанавливающий все5 счетчики и триггеры устройства н исходное состояние, после чего устройство готово к приему и контролю следующей импульсной последовательности (см. диаграмму Х 5, М 6, И 4, Б 30, Б 12, 10 013, 014, 023 на Фиг.7).Таким образом, при поступлении на вход контролируемой серии, состоящей из Х импульсов, на выходной шине устройства формируется серия, состоящая 5 также из И импульсов, равных по длительности входным, и сдвинутая относительно нходной ца один период следования импульсов. Устройство реагирует на импульсы контролируемой пос ледовательности, выделяя на выходе 46 блока 2 сицхрснизадии один тактовый импульс (с инверсного выхода генератора 1) по каждому входному импульсу последовательности, Выделение 25 тактового импульса на выходе 46 блока 2 осуществляется при условии наличия сигнала разрешения на нходе 44 блока, который Формируется каждый раз к моменту поступления входного 30 импульса и снимается по окончании (по заднему фронту) тактового импульса с выхода 46 блока 2, Поэтому при появлении импульсон помех в интервалах между импульсами контролируемой последовательности устройство реагировать ца их появление не будет,В исходном состоянии перед поступлением на шицу 35 первого импульса контролируемой последовательности П сигнал разрешения поступает на вход 44 блока 2 с выхода 60 блока 3 и снимается после прохождения первоготактового импульса с выхода 46 блока 2По окончании первого входного импульса сигнал разрешения поступает с выхода 61 блока 3 ц снимается после прохождения (по заднему Фронту) второго тактового импульса на выходе 46 блока 2. В дальнейшем сигналы разрешения подаются с прямого выходатриггера 12, переключаемого в единичное состояние при обнулеции счетчиков 5 или 6, Одновременно с формированием сигнала разрешения перекпючается в едицичцое состояние триггер 13, подготангц.вая элемент И 19 кпропускацию ца выход входного импульса контролируемой последовательности,Снимается сигнал разрешения по окончании тактового импульса на выходе 46 блока 2, когда триггер 12 возвра-, щается в нулевое состояние. Поэтому на импульсы помех, появляющиеся на шине 35 в интервалах между контролируемыми импульсами (начиная со второго периода контролируемой последонательности), устройство реагировать не будет. Импульсы помех не будут проходить на выход устройства.При пропадании импульса в контролируемой последовательности устройство восстанавливает на выходе потерян ный импульс путем формирования импульса замены.Рассмотрим работу устройства при пропадании, например, М-го импульса в контролируемой последовательности.Из диаграммы на фиг.8 видно, что с поступлением на шину 35 (М)-го импульса последовательности на выходе 46 блока 2 появляется (И)-й тактовый импульс, переключаются в нулевое состояние триггер 47 блока 3, триггер 12, устанавливается в исходное состояние счетчик 4, начинают работать в режиме вычитания счетчик 5 и н режиме сложения счетчик 6, Входной (И)-й импульс контролируемой последовательности проходит на выход элемента И 19 и на шину 36 устройства, По окончании входного импульса импульс с выхода формирователя 33 возвращает триггер 13 в нулевое состояние. По истечении времени Т-т (минимально возможное значение контролируемого периода) от момента прихода (М)- го входного импульса обнуляется счетчик 5, выходной импульс которого поступает через элемент ИЛИ 30 на второй вход триггера 12 и переключает его в единичное состояние. При этом подается сигнал разрешения на вход 44 блока 2, прекращается поступление тактовых импульсов на входы счетчиков 5 и 6, переключается н единичное состояние триггер 13, открывая по второму входу элемент И 19, открывается эле- мент И .16 и тактовые импульсы с его выхода начинают поступать на вход счетчика 4. При отсутствии входного импульса по истечении времени, равного интервалу, в пределах которого может изменяться период следования контролируемых импульсов, переполня 13380341 92045 ется счетчик 4, вяходно импульс которого переключает в единичное состояние (на диаграмме фнг.8 пропавший входной импульс показан пунктиром).5 Высокий потенциал прямого выхода триггера 14 поступает на вход 92 блока 9 и открывает по третьему входу элемент И 87, поступает через элемент И 15 на вход элемента ИЛИ 24, а с его выхода - на вход 41 блока 2 и на первый вход элемента И 19,выходной сигнал которого поступае г на выходную шину 36, формируя передний фронт импульса замещения и восстанав ливая тем самым импульсную последовательность. Сигнал с прямого выхода триггера 14 поступает также на вход 82 блока 8 и открывает элемент И 74, после чего тактовые импульсы (с инверсного выхода генератора 1) начинают поступать через элемент И 74 на вход вычитания счетчика 7, который формирует длительность импульса замещения, 25Одновременно, при поступлении сигнала на вход 41 блока 2 на его выходе 46 п 2 является И-й тактовый импульс, который переключает в единичное состояние триггер 47 блока 3, ЗО сигнал с прямого выхода которого поступает на первый вход элемента И 87 блока 9. Импульс с выхода 46 блока 2 поступает также через элемент ИЛИ 26 на вход блока 9, открывает элемент И 87, после чего с выходом шифратора 85 в счетчик 5 заносится число 1, соответствующее интервалуВыходной импульс элемента ИЛИ 26 устанавливает счетчик 4 в исходное состояние, переключает в нулевое состояние триггер 12, после чего тактовые импульсы поступают на вход сложения счетчика 5 и вход вычитания счетчика 6.При обнулении счетчика 7 импульс с его выхода переключает в единичное состояние триггер 11, при этом закрываются элементы И 15, ИЛИ 24, И ,9, на шине 36 формируется задний фронт импульса замещения.Формируемый на выходе формирователя 33 импульс поступает через элемент ИЛИ 29 на вторые входы триггеров 13 и 14 и возвращает их (по заднему фронту) в нулевое состояние.После переключения триггера 11 в единичное, а триггера 13 в нулевое состояние открывается элемент И 99 блока 10, выходной сигнал которого поступает на управляющий вход дешифратора 94. Поэтому в момент времени, когда количество тактовых импульсов, подсчитываемых счетчиком 6, достигает величины п 1, на выходе дешифратора 94 (выход 101 блока 10) появляется положительный сигнал, который, пройдя через элемент ИЛИ 30, переключает в единичное состояние триггер 12.При этом прекращается поступление тактовых импульсов на входы счетчиков 5 и 6, появляется сигнал разрешения на входе 44 блока 2, переключается в единичное состояние триггер 13, после чего открывается по второму входу элемент И 19 и закрывается элемент И 99 блока 10.Открывается элемент И 16 и начинает подсчет тактовых импульсов счетчик 4.С появлением на шине 35 (И+1)-го импульса контролируемой последовательности последний проходит через элементы ИЛИ 24, И 19 на выходную шину 36 устройства. На выходе 46 блока 2 появляется (1+1)-й тактовый импульс, переключающий триггер 47 блока 3 в нулевое состояние. Импульс с выхода 46 блока 2 открывает элемент И 21, выходной сигнал которого осуществляет сброс счетчика 6. Импульс с выхода 46 блока 2 устанавливает также счетчик 4 в исходное состояние, возвращает в нулевое состояние триггер 12, после чего снимается разрешение с входа 44 блока 2, начинают поступать тактовые импульсы на вход вычитания счетчика 5 и вход сложения счетчика 6. При появлении сигнала на выходе элемента И 19 открывается элемент И 73 блока 8 и тактовые импульсы с его выхода начинают поступать через элемент ИЛИ 75 на выход 83 блока и на вход сложения счетчика 7, По окончании (И+1)-говходного импульса закрывается эле мент И 19 и прекращается поступление тактовых импульсов на вход сложения счетчика 7, на выходе формирователя 33 формируется импульс, который открывает элемент И 20 и с его выхода проходит через элемент ИЛИ 25 на первый вход триггера 11. Выходной импульс формирователя 33 поступает также через элемент ИЛИ 29 на второй вход триггера 13. По окончании выход 22211338034ты. 50 55 ного импульса формирователя 33 триггеры 11 и 3 снова переключаются н нулевое состояние и т.д.Таким образом при пропадании импульса н контролируемой последовательности (начиная с 3-го нходного импульса) устройство восстанавливает на выходе потерянный импульс путемформирования импульса замещения. Импульс на прямом выходе триггера 14сигнализирует о пропадании импульсаво входной последовательности,Устройство позволяет осуществлятьконтроль импульсных последовательностей при наличии неравномерности периода следования импульсов за счет нестабильности частоты. Это обеспечивается тем, что сигнал разрешения(на прямом выходе триггера 12) формируется каждый раз через нремя Т - 7от момента поступления 9 предыдущеговходного импульса и снимается с приходом очередного входного импульсаили в момент времени Т +Т в случаепропадания импульса контролируемойпоследовательности при формированииимпульса замены, восстанавливающеговходную последовательность. ВеличиныТ - Г и Т +являются соотнетственно минимально и максимально возможными значениями периода следования импульсов контролируемой последовательности за счет нестабильности частоФормула и з обретения Устройство для контроля импульсных последовательностей, содержащее генератор тактоных импульсов, счетчик импульсов, первый, второй и третий триггеры, первый и второй формирователи импульсов, первый, второй, третий и четвертый элементы И, первый, второй и третий элементы ИЛИ, входную шину, подключенную к первому входу первого элемента ИЛИ, второй вход которого соединен с выходом йервого элемента И, перный вход которого подключен к инверсному выходу первого триггера, первый вход которого через второй элемент ИЛИ соединен с выходом первого формирователя импульсов и с первым входом третьего элемента ИЛИ, выход которого соединен с установочным входом счетчика, прямой выход второго триггера соединен с первыми входами второго и тре 5 10 15 20 5 30 35 40 45 тьего элементов И, о т л и ч а ю -щ е е с я тем, что, с целью расширения функциональных возможностей иповышения помехоустойчиности, н неговведены блок синхронизации, блок управления, первый второй и третий реверсивные счетчики импульсон, блоккоммутации, блок шифраторов, блок дешифраторов, третий формирователь импульсов, четвертый триггер, пятый,шестой, седьмой и восьмой элементы И,четвертый, пятый, шестой, седьмой,восьмой и девятый элементы ИЛИ, приэтом выход перного элемента ИЛИ подключен к первым входам блока синхронизации, блока управления, к первомувходу четвертого элемента И и к первому входу пятого элемента И, второйвход которого соединен с прямым выходом третьего триггера, выход четвертого элемента И соединен с первымвходом четвертого элемента ИЛИ, спервым входом блока дешифраторон и спервым входом блока коммутации, второй вход которого соединен с прямымвыходом генератора тактовых импульсов, с вторыми входами блока синхронизации и блока управления, с вторымвходом второго элемента И, выход которого подключен к входу счетчикаимпульсов, выход которого подключенк первому входу четвертого триггера,инверсный выход которого соединен спервым входом шестого элемента И, выход которого соединен с вторым входом второго элемента ИЛИ, инверсныйвыход генератора тактовых импульсовсоединен с третьими входами блокакоммутаЦии и блока синхронизации,четвертый вход которого соединен свыходом пятого элемента ИЛИ, первыйвход которого подключен к первому выходу блока управления, второй выходкоторого подключен к вторым входампятого элемента ИЛИ и четвертого элемента И, третий и четвертый выходыблока управления подключены соответственно к входам сложения и вычитания первого реверсивного счетчика,пятый и шестой выходы блока упранления подключены соответственно к нходам сложения и вычитания второго реверсивного счетчика, седьмой и восьмой выходы блока управления подключены соответственно к первому ивторому входам блока шифраторов, кпервым входам восьмого и седьмогоэлементов И и к второму и третьемувходам блока дешифраторов, выход блока синхронизации подключен к третьемувходу блока управления и к второмувходу третьего элемента ИЛИ, выходкоторого подключец к первому входувторого триггера, к третьему входублока шифраторов, к вторым входамседьмого и восьмого элементов И, кпятому входу блока синхронизации и к 10четвертому входу блока управления,пятый вход которого соединен с вторымнходом шестого элемента И и с инверсным выходом второго триггера, прямойвыход которого соединен с четвертым 1 Бвходом блока дешифраторов, с третьимвходом пятого элемента ИЛИ и с вторым входом четвертого элемента ИЛИ,выход которого соединен с первым входом третьего триггера, второй вход 20которого соединен с выходом шестогоэлемента ИЛИ, с вторым входом четвертого триггера и с четвертым входомблока коммутации, пятый вход которогоподключен к прямому выходу первого 25триггера, к второму входу третьегоэлемента И, к третьим входам седьмого и восьмого элементов И и к пятому входу блока дешифраторов, шестойвход которого подключен к инверсному 30выходу третьего триггера, прямой выход которого соединен с третьим входом шестого элемента И, четвертыйвход которого подключен к выходу второго формирователя импульсов и к первому входу шестого элемента ИЛИ, второй вход которого соединен с вторымвходом первого триггера и с выходомтретьего реверсивного счетчика импульсов, входы сложения и вычитания 40которого подключены соответственнок первому и второму выходам блокакоммутации, шестой вход которого соединен с выходом пятого элемента И, снходом второго формирователя импульсов и с выходной шиной устройства,седьмой вход блока коммутации соединен с прямым выходом четвертого триггера, с вторым входом первого элемента И, с третьим входом третьего элемента И, с четвертым входом блокашифраторон, первые поразрядные выходы которого подсоединены к входаммладших разрядов первого реверсивного счетчика, поразрядные выходы которого соединены соответственно с первой группой входов блока дешифраторов, вторые поразрядные выходы блокашифраторов подсоединены к входаммладших разрядов второго реверсивного счетчика, поразрядные выходы которого соединены соответственно с второй группой входов блока дешифраторов, выходы первого и второго реверсивных счетчиков подключены соответственно к первому и второму входамседьмого элемента ИЛИ, третий и четвертый входы которого подключены соответственно к первому и второмувыходам блока дешифраторов, выходседьмого элемента ИЛИ соединен с вторым входом второго триггера, приэтом выход первого формирователя импульсов соединен с первыми входамисброса первого и второго реверсивныхсчетчиков, с шестым входом блока управления, с входом сброса третьегореверсивного счетчика, с третьим входом шестого элемента ИЛИ и с седьмымвходом блока дешифраторов, третийвыход которого соединен с входомтретьего Формирователя импульсов, выход которого подключен к первомувходу восьмого элемента ИЛИ, второйвход которого соединен с выходомвосьмого элемента И, а выход подключен к второму входу сброса первогореверсивного счетчика, выход седьмого элемента И подключен к второмувходу сброса второго реверсивногосчетчика, вход первого формирователяимпульсов соединен с выходом девятого элемента ИЛИ, один вход которогоподключен к выходу третьего элемента И, адругой вход-к шине сброса устройства.1338034 Р Ухом мгтодш. розр. ЖР Зходом майи. ромр ЖбФиг Р Й 77 гор рюдиюх Ь(хоА 7СУ,У Рл лл 7 рных Уехав ЮбЯг 6ныкин ректор С.Шекмар каэ 4143 5 Тираж 901 сно к и 5 роиэводственно-полиграфическое предприятие, г. Ужгород, ул. Проектн Уизбиг/чг ВНИИПИ Гпо д 113035,сударственноглам иэобретениосква, Ж,Подп митета ССС открытий ская наб.,11) 1 30 В 11 50 55 Изобретение отцссится к илул,с - ной технике и может быт использовано в устройствах дпя контроля, обработки и передачи информации.Цель изобретеция - расширение функциональных возможностей за счет обеспечения контроля пачек импульсов, а также контроля импульсых последовательностей с неравномерным периодом и повышение помехоустойчивости.На фиг.1 представлена фуцкциоцальная схема устройства для контроля импульсных последовательностей; ца Фи".2-6 - Функциональные схемы блока синхронизации, блока управления, блока коммутации, блока шифраторв и блока дешифраторон соответстве; ца фиг. 7,8 - диаграммы, поясцянхшие работу устройства.Устройство содержит геератор 1 тактовых импульсов, блок 2 сицхроизациц, блок 3 управления, счетчик импул. сов, три реверсивнх счетчика 5-7 импульсов, блок 8 коммутации, блок 9 шифраторов, блк 10 дешифраторов, четыре триггера 11-14, восемь элементов И 15-22, фрмиронатель 23 импульсов сброса, девять элементов ИЛИ 2-32, Фрмцроцатель 33 заднего фронта импульса, Формирователь 34 передцег фронта импульса, входнук шину 35, цыхдцую иу 36, шину 37 сброса.Блок 2 сццхрццзаццц сдержт триггер 38, элемецть И 39 и 40, входы 41-45, выход 46.Блок .3 управлеция содержит четыре триггера 47 - 50, пять элементов И 5 в 55, элемент 11 Е 5 Г, входы 57 - 59, выходи 60 и 61, входи б 2-64, цьхди 65-70.Блок 8 комутаисодеркит триг - гер 71 три элемета И 72 - 7, ле - мент ИЛИ 75, входи 76-82, вихоли83 и 84.Блок 9 шифраторов го,ержпт шифраторы 85 и 86, элементы И 87 ц 88, входы 89-92.Блок 10 дешцфраторов содержит дешиФраторы 93 и 9, триггер 95, элементы ИЛИ 96 н 97, элементы И 98 и 99,выходы 100 ц 101, входы 102-108, выход 109.Входная шина 35 псдкгсссса к ервому входу первого лемента И;11 4, второй вход кот 1 с соедиец с цыхсэ - дом первого элемета И 15, первый вход которого дклнчец к ицверсцому выхду ервоо триггера 11, Первыйвхсл триггера 11 соедццец через второй лемецт ИП 3 25 с выходом формирователя имп льсов 23 и с пе вым входом третьего элемента ИЛИ 26, выход которого соедицец с установочным входом счетчика импульсов 4 и с первымвхдом второго триггера 12, прямойвыход которого соедицец с первымивходами второго элемента И 16 и третьего элемента И 17, Выход элементаИ 1 П 1 24 подклнчец к первому входу 41блока " синхронизации, к первому входу 57 блока 3 управления, к первомувходу четвертого элемента И 18 и кперму ходу пятого элемента И 19,второй вход которого соединен с прямым хдсм третьего триггера 13.Вьход делета И 18 соединен с первым входом сетвертоо элемента ИЛИ27, с первым входом 102 блока 10 дешифратора и с первым входом 76 блока8 коммутации, второй вход 77 которого соединен с прямым выходом генератора 1, с вторым вхоом 42 блока 2,с цтрим цхдом 58 бл ка 3 и с вторим входм элемента И 16. Выход элемента И 16 подклнчец к входу счетчика , выход которого подключен к перному вхду четвертого триггера 4,ццвсрсцьп выход которого соединен спервым входом шестого элемента И 20,выход которого соедицен со вторымвходом лемецта ИЛИ 25, Ицверсныйцьхсд генератора 1 тактовых импульсов соедцец с третьим входом 78 блока 8 и с третьим входом 43 блока 2,четвертиц в:;од 4 котрого соединенс ,хслнятого элемента ИЛИ 28, первый вхд кторого подключен к перво. цихсд 60 блок;3, втсэрой выход61 которо.о сдключец к вторым входамэдемепов И:1 И 28 и И 18. Третий и четвертый выходи 65 ц 66 блока 3 управлеия подключены сотнетственно к входам сложения и вычитания первогореверсцвцог счетчика 5. Пятый и шестой выходы 67 и 68 блока 3 подключець соотнетстнеццо к входам сложенияи вычитания втроо реверсивного счетчика 6, а сед;мой и восьмой выходы69,7) - соответствеццо к первому ивторому входам 8990 блока шифраторов9, к первым нхам восьмого и седьмого элементов И 22 и 21 и к второму103 и третьему 104 входам блока дешифраторв 10. Вихог 46 блока 2 синхроциэациц одключец к третьему вхо 3380 ду 59 блока 3 и к второму входу элемента ИЛИ 26, выход которого подключен к третьему входу 91 блока 9, ко вторым входам элементов И 21,22, к5 пятому входу 45 блока 2 и к четвертому входу 62 блока 3, пятый вход 63 которого соединен со вторым входом элемента И 20 и с инверсным выходом триггера 12. Прямой выход триггера 12 соединен с четвертым 105 входом блока дешифраторов 10, с третьим .входом элемента ИЛИ 28 и с вторым входом элемента ИЛИ 27, выход которого соединен с первым входом триггера 13, второй вход которого соединен с выходом шестого элемента ИЛИ 29, с вторым входом триггера 14 и с четвертым входом 79 блока 8 коммутации, пятый вход 80 которого подключен к прямому выхо О ду триггера 11, к второму входу элемента И 17, к третьим входам элементов И 21 и 22 и к пятому входу 106 блока дешифраторов 1 О, шестой вход 107 которого подключен к инверсному 25 выходу триггера 13. Прямой выход триггера 13 соединен с третьим входом элемента И 20, четвертый вход которого подключен к выходу формирователя 33 импульсов и к первому входу эле- зо мента ИЛИ 29, второй вход которого соединен с вторым входом триггера 1 и с выходом третьего реверсивного счетчика 7, входы сложения и вычитания которого подключены соответствен 35 но к первому 83 и второму 84 выходам блока 8 коммутации. Шестой вход 81 блока 8 соединен с выходом элемента И 19, с входом формирователя 33 и с выходной шиной 36 устройства, а седь мой вход 82 - с прямым выходом триггера 14, с вторым входом элемента И 15, с третьим входом элемента И 17 и с четвертым входом 92 блока 9, первые поразрядные выходы которого под б соединены к входам младших разрядов реверсивного счетчика 5. Поразрядные выходы счетчика 5 соединены соответственно с первой группой входов блока дешифраторов 1 О. Вторые поразрядные выходы блока 9 подсоединены к входам мпадших разрядов реверсивного счетчика 6, поразрядные выходы которого соединены соответственно с второй группой входов блока 10. Выходы счетчиков 5 и 6 подключены соответственно к первому и второму входам седьмого элемента ИЛИ 30, третий и четвертый входы которого подключены соответственно к первому и второму выходам 00 и 101 блока 10, Выход элемента ИЛИ 30 соединен с вторым входом триггера 12. Выход формирователя 23 соединен с первыми входами сброса счетчиков 5 и 6, с шестым входом 64 блока 3, с входом сброса счетчика 7, с третьим входом элемента ИЛИ 29 и с седьмым входом 108 дешифраторов 1 О. Третий выход 109 блока 1 О соединен с входом формирователя 34 импульсов, выход которого подключен к первому входу восьмого элемента ИЛИ 31, второй вход которого соединен с выходом элемента И 22, а выход подключен к второму входу сброса счетчика 5. Выход элемента И 21 подключен к второму входу сброса счетчика 6. Вход формирователя 23 соединен с выходом девятого элемента ИЛИ 32, один вход которого подключен к выходу элемента И 17, а другой вход - к шине 37 сброса устройства.В блоке 2 синхронизации первые входы элементов И 39 и 40 соединены с входами 42 и 43 блока соответственно, Вторые входы элементов И 39 и 40 объединены и подключены к входу 41, третьи входы объединены и подключены к входу 44 блока. Выход элемента И 40 подключен к выходу 46 блока, а четвертый вход - к выходу триггера 38, первый вход которого соединен с выходом элемента И 39, а второй вход - с входом 45 блока.В блоке 3 управления вход 58 соединен с первыми входами элементов И 51-53. Вход 59 подключен к счетному входу триггера 47, прямой выход которого соединен с вторым входом элемента И 51, с первым входом триггера 48 и с выходом 69 блока. Инверсный выход триггера 47 соединен с вторым входом элемента И 52, с первым входом элемента И 54 и с выходом 70 блока. Второй вход элемента И 53 соединен с выходом элемента И 51 и с выходом 65 блока. Выход элемента И 52 соединен с выходами 66 и 67 блока, выход элемента И 53 соединен с выходом 68 блока. Третьи входы элементов И 51-53 объединены и подключены к входу 63 блока. Четвертые входы элементов И 52 и 53 объединены и подключены к прямому выходу триггера 49, инверсный выход которого соединен с первым входом элемента И 55. Вторые входы элементов И 54 и 55 объединеныи подключены к прямому выходу триг гера 48, ицверсцый выход которого соединен с выходом 60 блока. Третий входэлемента И 55 подключен через элемент1 Р 56 к входу 57 блока, д ныход - кпервому входу триггера 50, второйвход которого соединен с входом 62блока, а выход - с ныходом 61 блока.Вторые входы триггеров 47-49 объединены и подключены к входу 64 блока.Выход элемента И 53 соедицец с выходом 68 блока.В блоке 8 коммутации вход 76 блока соединен с первым нходом триггера71, вход 77 блокд соединен с перньгмивходами элементов И 72 и 73. Вход 78соединен с первым нходом элемснтд11 74. Вход 79 соединен с вторым нходом триггера 71, выход которого подкпочец к второму входу злемецтд И 72,выход которого соединен с первым входом элемента ИЛИ 75. Второй и третийвходы элемента И 73 соединены соответственно с входами 80 и 8 блока,д. выход элемента И 73 соединен с вторым входом элемецтд И.11 И 75, цы:од которого соединен с выходом 81 блока.Второй вход и выход эчементд Иподключены соответственно к входу 82и выходу 84 блока,В блоке 9 шифраторов входы 89 и90 блока соединены соответственно спервыми входами элементов И 87 и88, вторые входы которых объединеныи подключены к входу 91 блока, третьивходы также объединены и подключенык входу 92 блока. Выход элемента И 87соединен с упрднляющим входом шифратора 85, выходы которого соединенысоотнетстнецно с первыми норд дрянными выходами блока, годкпочаемыльи кмладшим разрядам счетчика импульсов5. Выход элемента И 88 соединен суправляющим входом шифратора 8 с, выходы которого соединены соответственно с вторыми поразрядными выходамиблока, подключаемыми к млддшим рдзрядам счетчика импульсон 6. В блоке 10 дешифрдторов вход 06 соединен с первыми входами элемецтон И 98 и 99, вторые входы которы. объединены и подключены к входу 107 блока. Третьи нходь 1 элементов 11 98 и 99 соединены с входдмц 104 и 103 блока соответственно. Вгпход элемецгд И 98 соединен с первым входом элемента1 ПИ 96, второй вход которого цодклю 1,иц)50 чец к прямому выходу триггера 95,первый вход которого соединен с входом 102 блока, д второй вход - с выходом элемента Ш 1 И 97. Один входэлемента ИЛИ 97 соединен с входом05 блока, другой вход - с входом08 блока. Инверсный выход триггера95 подключен к выходу 09 блока. Выход элемента 1 ПИ 96 подключен к управляющему входу дешифрдтора 93, выход которого подключен к ныходу 100блока, д входы - к первой группенходон блокд, подключаемых к поразрядным выходам счетчика 5. Выход элемента И 99 подключен к управляющему входу дешифрдтора 94, выход которого подключен к выходу 101 блока, а входы - к нтороц группе входон блока, подключаемых к поразрядным выходам счетчикд 6,Устройство работает следующим образом.Б исходном состоянии на шину 37сбросд устройства подается импульссброса, которьпй поступдет на второйвход элемента И.1 И 32, а с его выходд - нд вход формирователя 23 импульсов. При этом нд выходе формирователя 23 импульсов формируется импульссброса, который поступает на первыевходы сброса ренерсинных счетчиков5 и 6 и устанавливает их н нулевоесостояние, цд нход сброса реверсивного счетчика 7, устанавливая его ннулевое состояние, цд вход элементаИ:1 И 29, д с его выхода - ца вторыевходы триггеров 3 и 14, устанавливая их н нулевое состояние, на вход79 блока 8 и соответственно на второй вход триггера 71, который устацднлцгсдется н нулевое состояние. Кроме того, импульс сброса с выхода формирователя 23 поступает на вход 108блока 10 и соответственно на вход элемецтд ИЛИ 97 этого блока, а с его ныхоцд - нд второй вход триггера 95,устанавливая его н нулевое состояние,импульс сброса также поступает на первый вход элемента ИЛИ 26, на вход 64 блока 3 и соответственно на вторые входы триггеров 47-49, устанавливая их в нулевое состояние. С выходаэлемента ИЛИ 26 импульс сброса постуидет на первьпг вход триггера 12, устанавливая его в нулевое состояние,на установочный вход счетчика 4, устанавливая его н исходное состояние,на вход 45 блока 2 и соответственнона второй вход триггера 38, устанавливая его в нулевое состояние, атакже ца вход 62 блока 3 и соответственно на второй вход триггера 50,устанавливая его в нулевое состояние.Импульс сброса с выхода формирователя 23 поступает также через элементИЛИ 25 на первь вход триггера 11,устанавливая его в нулевое состояние. ОПри этом низким потенциалом прямого выхода триггера 11 будут закрытыпо второму входу элемент И 17, потретьим входам элементы И 21 и 22,по первым входам элементы И 98 и 99 Вблока О,по второму входу элементаИ 73 блока 8. Элемент И 73 закрыттакже по третьему входу низкимпотенциалом выхода элемента И 9,Низким потенциалом прямого выхода 20триггера 12 закрыты по первому входуэлементы И 16,17, ИЛИ 27, по третьему входу элемент ИЛИ 28, а по первому входу элемент ИЛИ 97 блока О,Низким потенциалом прямого выходатриггера 13 закрыты по второму входуэлемент И 19, по третьему входу элемент И 20, Низким потенциалом прямого выхода триггера 14 закрыты по вгорым входам элементы И 17 и 15 и элемент И 74 блока 8, по первым входамэлементы И 87 и 88 блока 9, на вторых входах которых низкий потенциалс выхода элемента ИЛИ 26, которыйтакже закрывает по вторым входам эле- Вменты И 21 и 22. Элементы И 39 и 40блока 2 закрыты по вторым входам низким потенциалом выхода элементаИЛИ 24,Элемент И 40 закрыт также по четвертому входу низким потенциалом прямого выхода триггера 38. В блоке 3 элемент И 51 закрыт по второму входу низким потенциалом пря мого выхода триггера 47, элементИ 53 закрыт по второму входу низким выходным потенциалом элемента И 51 и по четвертому входу низким потенциалом прямого выхода триггера 49. Низким выходным потенциалом прямого выхода триггера 48 закрыты по вторым входам элементы И 54 и 5.5. Элемент И 52 закрыт по четвертому входу низким потенциалом прямого выхода триггера 49. По третьим входам элементы И 51-53 открыты высоким потенциалом с входа 63, подключенного к инверсному выходу триггера 12. Рассмотрим работу устройства дляслучая поступлеция на входную шину35 серии импульсов, состоящей, например, иэ трех импульсов, следующих с периодом Т. Высокий потенциал (сигнал разрепеня) с инверсного выхода триггера 48 блока 3 поступает в исходном состоянии на выход 60 блока и на первый вход элемента ИЛИ 28, а с его выхода - на вход 44 блока синхронизации 2 и на третьи входы элементов И 39 и 40 блока 2, подготавливая их к приходу первого импульса контролируемой последовательности.Первый входной положительныц импульсс шины 35 поступает на вход элементаИЛИ 24, а с его выхода - на вход 41блока 2 синхронизации и соответственно на вторые входы элементов И 39 и40, после чего очередной тактовь импульс с прямого выхода генератора 1открывает элемент И 39 и переключает(по переднему фроцту импульса) в единичное состояние триггер 38. Высокий потенциал выхода триггера 38 поступает на четвертый вход элемента И 40,после чего тактовый импульс с инверсного выхода генератора 1 открьваетэлемент И 40 и с его выхода поступает на вход 59 и на счетный вход триггера 47 блока 3 управления и переключает триггера (по переднему фронтуимпульса) в единичное состояние. Импульс с выхода элемента И 40 поступает также через элемент ИЛИ 26 на первый вход триггера 12, на установочный вход счетчика 4, подтверждая ихисходные состояния, на вход 45 блока2 и соответственно на второй входтриггера 38, который переключается внулевое состояние по окончании (позаднему фронту) импульса и закрываетэлемент И 40, а также на вход 62 блока 3 и соответственно на второй входтриггера 50, подтверждая его нулевое состояние. При переключении в единичное состояние триггера 47 высоким потенциалом его прямого выхода открывается элемент И 51 и переключается в единичное состояние триггер 48, приэтом на его прямом выходе появляется высокий потенциал, открывающий по вторым входам элементы И 54 и 55, а на инверсном выходе - низкий потенциал, который закрывает элемент ИЛИ 28,в результатечего снимаетсясигналразрешения с входа 44 блока 2, закрьваются по третьим входам элеметы И 39 и 40, 1338034 10Таким образом, при поступлении на вход первого импульса контролируемой последовательности на ныходе 46 блока 2 синхронизации выделяется один тактовый импульс (с инверсного ныхода генератора 1).При открывании элемента И 51 блока 3 тактовые импульсы, поступающие на его первый вход, начинают проходить на выход 65 блока 3 и поступают на вход сложения реверсивного счетчика 5, который начинает подсчет тактовых импульсов (см. диаграмму 035, У 2/46, И 5 на фиг.7).1По окончании первого импульсаконтролируемой серии импульсов навыходе элемента ИЛИ 24 и на входе 57блока 3 появляется низкий потенциал,а на выходе элемента НЕ 56 - нысокийпотенциал, который открывает элементИ 55, выходной сигнал которого переключает в единичное состояние триггер 50. При этом на выходе триггера50, на выходе 61 блока 3 появляетсявысокий потенциал (сигнал разрешения), который поступает на второйвход элемента И 18 и на второй входэлемента ИЛИ 28, а с его выходаснова на вход 44 разрешения блока 2и на третьи входы элементов И 39,подготавливая их к приходу второгоимпульса контролируемой серии импульсов. К моменту прихода через времяТ второго входного импульсон. К моменту прихода через время Т второговходного импульса счетчик 5 подсчитает количество тактовых импульсов,соответствующее длительности измерительного периода Т,Второй входной импульс с шины 35снова поступает на вход элементаИЛИ 24, а с его выхода - на вход 41блока 2, на первый вход элементаИ 18 и открывает его. Выходной сигнал элемента И 18 поступает на вход76 блока 8, на вход 102 блока 10 ичерез элемент ИЛИ 27 на первый входТриггера 13, переключая его (по переднему фронту) в единичное состояние, При этом высоким потенциаломпрямого выхода триггера 13 открывается по второму входу элемент И 19,после чего входной импульс с выходаэлемента ИЛИ 24 проходит на выходэлемента И 9 и на выходную шину 36устройства (см, диаграмму Б 35, У 13,1319 на фиг.7), 5 1 О 15 20 25 30 35 4) 45 тенциалы, в результате чего снимается сигнал разрешения на входе 44 блока 2 и на третьих входах элементовИ 39 и 40. 50 Таким образом, при поступлении на вход второго импульса контролируемой последовательности на выходе 46 блока 2 снова выделяется один тактовый импульс (с инверсного выхода генератора 1).Состояние триггеров 48 и 49 (единичное), 50 (нулевое) блока 3 сохра 55 Входной импульс с входа 4 блока 2 поступает на вторые входы элементон И 39 и 40, после чего очередной импульс с прямого выхода генератора 1 открывает элемент И 39 и снова переключает н единичное состояние триггер 38, а импульс с инверсного выхода генератора 1 открывает элемент И 40, поступает на выходе 46 блока 2, на вход 59 блока 3, на счетный вход триггера 47 и переключает его в нулевое состояние. При этом закрывается элемент И 51 и прекращается поступление тактовых импульсов на нход сложения счетчика 5, открываются элементы И 52, 54. Сигнал с выхода элемента И 54 переключает триггер 49 в единичное состояние. Низкий потенциал иннерсного выхода триггера 49 закрынает по первому входу элемент И 55, высоким потенциалом прямого выхода триггера 49 открывается по четвертому входу, элемент И 52, после чего импульсы с прямого ныхода генератора 1 начинают поступать через элемент И 52 на выходы 66 и 67 блока 3 и соответственно на вход вычитания реверсивного счетчика 5 и на вход сложения реверсивного счетчика 6 (см. диаграмму Н 35, Б 2/46, Н 47, И 5, 6 на фиг.7).Импульс с выхода 46 блока 2 проходит также через элемент ИЛИ 26 и подтверждает нулевое состояние триггера 12, исходное состояние счетчика 4 и поступает на нход 45 блока 2, где по заднему фронту блока 3 импульса переключается н нулевое состояние триггер 38, и на вход 62 блока 3, где по заднему фронту импульса также переключается в нулевое состояние триггер 50, На выходе триггера 50, на выходе 61 блока 3, на втором входе элемента И 18 и на втором входе элемента ИЛИ 28 появляются низкие по338034 12няется до окончания прохождения контролируемой серии.При поступлении импульса с выхода элемента И 18 на вход 76 блока 8 пе 5 реключается в единичное состояние триггер 71, высокий выходной потенциал которого открывает элемент И 72, после чего тактовые импульсы с прямого выхода генератора 1, поступающие 10 на вход 77 блока 8, начинают проходить через элементы И 72, ИЛИ 75 на выход 83 и на вход сложения реверсивного счетчика 7. Счетчик 7 начинает подсчет импульсов. К моменту оконца ния второго импульса контролируемой серии счетчик 7 подсчитает количество тактовых импульсов, равное К, соответствующее длительности входного импульса. 20По окончании второго входного импульса закрывается элемент И 19 и прекращается импульс на его выходе и на выходной шине 36 устройства.При этом на выходе формирователя 33 25 формируется импульс, который поступает на вход элемента ИЛИ 29, а с его выхода - на вход 79 блока 8 и на второй вход триггера 71, переключая его (по переднему фронту) в нулевое ЗО состояние, после чего закрывается элемент И 72 и прекращается поступление тактовых импульсов на вход сложения счетчика 7 (см. диаграмму 035, 013, М 7, 333, 1319 на фиг.7), Кроме того, выходной импульс элемента ИЛИ 29 поступает на второй вход триггера 14 и подтверждает нулевое состояние триггера и на второй вход триггера 13, который по заднему фронту импуль ,са переключается в нулевое состояние. Импульс с выхода формирователя 33 открывает также элемент И 20 и с его выхода поступает через элемент ИЛИ 25 на первый вход триггера 11, под тверждая его нулевое состояние.Таким образом, с появлением на входной шине 35 второго импульсаконтролируемой последовательности последний проходит на выходе устройства, счетчик 7 начинает подсчет тактовых импульсов (в течение длительности входного импульса), счетчик 6 начинает работать в режиме сложения, а счетчик 5 переключается на режим вычитания тактовых импульсов.Как отмечено вьппе, с приходом второго импульса контролируемой последовательности импульс с выхода элемента И 18 поступает на вход блока 1 И дешифраторов 10. С входа 102 импульс поступает на первый вход триггера 95, переключая его в единичное состояние.При этом высокий потенциал прямоговыхода триггера поступает через элемент ИЛИ 96 на управляющий вход дешифратора 93, входы которого подключены к первой группе входов блока и затем к поразрядным выходам счетчика 5. Поэтому в момент времени, когда количество тактовых импульсов, подсчитываемых счетчиком 5, достигается величины п 1, на выходе дешифратора 93 появится положительный сигнал, который поступает с выхода 100 блока 10 на третий вход элемента ИЛИ 30, а с его выхода - на второй вход триггера 12, переключая его (по переднему фронту) в единичное состояние (см. диаграмму БЗО, 012 на фиг,7), Число п 1 соответствует интервалу временина величину которого может изменяться (в одну или другую сторону от номинального значения) период следования контролируемых импульсов за счет нестабильности частоты.При переключении триггера 12 в единичное состояние низкий потенциал инверсного выхода триггера поступает на вход 63 блока 3, при этом закрывается элемент И 52 и прекращается поступление тактовых импульсов с выходов 66 и 67 блока на входы вычитания и сложения реверсивных счетчиков 5 и 6 соответственно. Высокий потенциал прямого выхода триггера 12 поступает на третий вход элемента ИЛИ 28 и с его выхода сигнал разрешения проходит на вход 44 блока 2 и третьи входы элементов И 39 и 40, подготавливая их к приходу третьего входного импульса. Высокий потенциал прямого выхода триггера 12 поступает также через элемент ИЛИ 27 на первый вход триггера 13 и переключает его в единичное состояние (см, диаграмму И 5, И 6, Б 3 на фиг.7). При переключении триггера 13 в единичное состояние открывается по второму входу выходной элемент И 19, высокий потенциал прямого выхода триггера 12 поступает также на вход 105 блока 10, на вход элемента ИЛИ 97, а с его выхода - на второй вход триггера 95 и переключает его в нулевое состояние. При этом на управляющем входе дешифратора 93 и на его выходе, на выходе 100 блокад 1 5 50 55 1 О и на выходе элемента ИЛИ 30 появляется низкий потенциал,При переключении триггера 95 в нулевое состояние высокий потенциал его инверсного выхода поступает навыход 09 блока 1 О и на вход формирователя 34, на выходе которого формируется (по переднему фроцту) импульс,поступающий через элемент ИЛИ 3 цавторои вход сброса счетчика 5, врезультате чего счетчик 5 устанавливается в нулевое состояние.Таким образом, к моменту появления на шине 35 третьего импульсаконтролируемой серии счетчик 5 будетнаходиться в нулевом состоянии, д всчетчике 6 будет записано число ип 1, соответствующее мицимдльцо воз -можцому значеци)о периода Т - т, Приустановке триггера 12 в едицичцоесостояние высокий потегпгцдл его прямого выхода открыгздет элемент И 16и тактовые импульсы с его выхода начинают поступать цд вход счетчика 4,Время переполнения счетчика 4 с учетом предварительной установки его висходное состояние (цо установочному входу) выбирается рдвцым величине27, т.е. равным интервалу, в пределах которого может изменяться периодследования входных импульсов зд счетнестабильности частоты,С приходом цд шццу 35 третьего(последнего) импульса контролируемойсерии ца выходе 46 блока 2 сицхрониздции появляется тре.ий тактовый импульс(с инверсного выхода генератора)Одновременно входной импульс через элемент И:И 24 поступает на входэлемента И 9 и с его выхода - навыходную шину Зб устройства, Тактовый импульс с выхода 46 блока 2 поступает через элемент ИЛИ 26 цд первый вход триггера 12, который переклюгается по заднему фронту импульсав нулевое сосгояцие и сигналомицверсного выходд открывает по третьим входам элементы И 51-53 блокд 3, Имггульс с выхода элемента ИЛИ 26 поступает также ца установочный вход счетчика 4, возвращая его в исходное состояние, ца вход 62 блока 3, подтверждая нулевое состояние триггера 50, на вход 45 блока 2, где возвращает (по заднему фронту импульса) в исходое состояние триггер 38, Низким потенциалом прямого выхода триггера 12 закрывается элемент И 16 и прекрдща 10 Р 25 30 35 ется прохождение тактовых импульсов ца вход счетчика 4, а также закрывается элемент ИЛИ 28 и снимается сигцдл разрешения с входа 44 блока 2.Одновременно импульс с выхода 46 блока 2 поступает на вход 59 блока 3 и нд счетный вход триггера 47, который переключается в единичное состояние. При этом открывается элемент И 5 и тактовые импульсы (с прямого выхода генератора ) начинают проходить через элемент И 51 на выход 65 и вход сложения счетчика 5 и с выхода элемента И 5 через элемент И 53 - на выход 68 и вход вычитания счетчика б. Начинается работа счетчика 6 в режиме сложения, а счетчика 6 в режиме вычитдция тдкговых импульсов (см, диаграмму 035, 11246, 47, М 5, Иб на фиг.7).По окончании входного импульса закрывается элемецт И 19, прекращается импульс цд выходной шине 36, срабатывает формирователь 33, выходной импульс которого поступает через элемент ИЛИ 29 ца второй вход триггера 13, возвращая его (по заднему фронту) в нулевое состояние, и поступает через элементы И 20, ИЛИ 25 на первый вход триггера 1, подтверждая его нулевое состолцие.Через время Т-после прихода третьего входного импульса счетчик 6, работающий на вычитание, обнуляется и импульс с его выхода через элемент Ш 1 И 30 переключает в единичное состояние триггер 12. Низким потенциалом инверсного выхода триггера 12здкрывдютсц по третьим входам элементы И 51 и 53 и прекращается поступление тактовых импульсов на входы счетчиков 5 и 6, Высоким потенциалом прямого выхода триггера 2 открывается элемент И 6 и цачицает подсчет тактовых импульсов счетчик 4. Одновременно сигнал с прямого выхода триггера 12 поступает через элемент ИЛИ 28 цд вход 44 разрешения блока 2 и чере ) элемент ИЛИ 27 на первый вход триггера 13, который переключается в единичное состояние, открывая второму входу элемент И 19.Через время 2 переполняется счетчик 4, выходной импульс которого переключает в единичное состояние триггер 14. Высокий потенциал прямого выхода триггера 14 поступает на вход 92 блока 9 ц)ифрдторов, открывая потретьим входам элементы И 87 и 88блока, проходит через элемент И 15на второй вход элемента ИЛИ 24, а сего выхода - через элемент И 19 навыходную шину 36, формируя переднийфронт третьего импульса. Одновременно высокий потенциал прямого выходатриггера 14 поступает на вход 82 блока 8 и открывает элемент И 74, после чего тактовые импульсы с инверсного выхода генератора 1, поступайщие на вход 78 блока 8, начинают поступать через элемент И 74 на выход84 и соответственно на вход вычитания счетчика 7 (см. диаграмму БЗО,Н 4, 014; М 7 на фиг.7). После появления высокого потенциала на выходеэлемента ИЛИ 24 и соответственно навходе 41 блока 2 очередной импульс 15 20 с инверсного выхода генератора 1 поступает на выход 46 блока 2, на вход59 блока 3 и переключает в нулевоесостояние триггер 47, после чего высокий потенциал с инверсного выходатриггера поступает на выход 70 блока 3, на вход 90 блока 9, где открывает по первому входу элемент И 88. 25 Одновременно импульс с выхода 46 блока 2 поступает через элемент ИЛИ 26 на вход 91 блока 9, открывает элемент И 88 и с его выхода поступает на управляющий вход дешифратора 86, выходы которого подключены к вторым поразрядным выходам блока и затем к входам младших разрядов счетчика 6. При этом в счетчик 6 записывается число и 1, соответствующее интервалу 30 35 поступает также на установочный вход счетчика 4 и возвращает его в исходное состояние, на вход блока 2 и возвращает триггер 38 в нулевое состояние, на первый вход триггера 12 ивозвращает его по заднему фронту внулевое состояние. При этом высокимпотенциалом инверсного выхода триггера 12, поступающего на вход 63блока 3, открывается элемент И 52,после чего тактовые импульсы (с прямого выхода генератора 1) поступаютчерез элемент И 52 на вход сложениясчетчика 6 и вход вычитания счетчика 5. 45 50 55 После вычитания количества импульсов равного К счетчик 7 обнуляетсяи импульс с его выхода поступает навторой вход триггера 11 и переключавремени(см. диаграмму М 6 на фиг, 7) . Импульс с выхода элемента ИЛИ 26 40 ет его по переднему фронту в единичное состояние. При этом закрывается элемент И 15, прекращается сигнал на втором входе и на выходе элемента ИЛИ 24, закрывается элемент И 19, на выходной шине 36 формируется задний фронт третьего (последнего) импульса. Одновременно срабатывает формирователь 33, выходной сигнал которого поступает на первый вход элемента ИЛИ 29. По окончании (по заднему фронту) импульса на выходе элемента ИЛИ 29 переключаются в нулевое состояние триггера 13, 14 (см. диаграмму К 7, БЗЗ, 013, 1314, 019 на фиг.7).При переключении триггера 3 в нулевое состояние закрывается по второму входу элемент И 19. Высокий потенциал инверсного выхода триггера 13 поступает на вход 107 блока 10 и соответственно на второй вход элемента И 98, на первом и третьем входах которого также высокие потенциалы, поступающие с прямого выхода триггера 1 (вход 106 блока 10) и с выхода 70 блока 3 (вход 104 блока 10),Элемент И 98 открывается и сигнал с его выхода поступает через элемент ИЛИ 96 на управляющий вход дешифратора 93, входы которого подключены к первой группе входов блока и затем - к поразрядным выходам счетчика 5. Поэтому по достижении в счетчике 5, работающем в режиме вычитания, числа п 1 на выходе дешифратора 93 появится сигнал, который поступает на выход 00 блока 10 и на третий вход элемента ИЛИ 30, а с его выхода - на второй вход триггера 12 и переключает его в единичное состояние, при этом прекращается поступление тактовых импульсов на вход сложения счетчика 6 и вход вычитания счетчика 5, открывается элемент И 6 и начинает подсчет тактовых импульсов счетчик 4, переключается в единичное состояние триггер 13. Низкий потенциал инверсного выхода триггера 13 поступает на вход 107 блока 10, закрывается элемент И 98, снимается сигнал на управляющем входе и соответственно на выходе дешифратора 93.При переполнении счетчика 4 устанавливается в единичное состояние триггер 14 и открывает по третьему входу элемент И 17, на других входах которого также высокие потенциалы. Сигнал с выхода элемента И 17 посту

Смотреть

Заявка

4005222, 03.01.1986

ПРЕДПРИЯТИЕ ПЯ М-5156

ЕВСЕЕВ ЕВГЕНИЙ АЛЕКСАНДРОВИЧ, ОЙКИН ВЛАДИМИР АНАТОЛЬЕВИЧ, ГЛАДКОВ ЮРИЙ ВИКТОРОВИЧ, ОВСЯННИКОВ ВСЕВОЛОД СЕРГЕЕВИЧ

МПК / Метки

МПК: H03K 5/19

Метки: импульсных, последовательностей

Опубликовано: 15.09.1987

Код ссылки

<a href="https://patents.su/17-1338034-ustrojjstvo-dlya-kontrolya-impulsnykh-posledovatelnostejj.html" target="_blank" rel="follow" title="База патентов СССР">Устройство для контроля импульсных последовательностей</a>

Похожие патенты