Устройство для контроля дискретных объектов
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Текст
сних ЕСНИХ 6424 О Я 51) . С 06 Р 11/О ОПИСАНИЕ ИЗОБРЕК АВТОРСКОМУ СВИДЕТЕЛЬСТВ НИ 21 ТРОЙСТВЕКТОВ ОНТРОЛЯ ДИСКРЕ юл. 1 в 14 А.А. Павлов, арсалия идетельство СССР 6 Г 11/00, 1969, етельство СССР 6 Р 15/46, 1979,ГОСУДАРСТВЕННЫЙ НОМИТЕТПО ИЗОБРЕТЕНИЯМ И ОТКРЫТИЯМПРИ ГКНТ СССР(54) У Е 1 ЪХ ОБ (57) И тике и быть и нимизир ных то ння те ной апбретение относится к автомаычислительной технике и може польэовано при получении миованного количества контрольек, необходимого для определе ническога состояния дискретаратуры. Цель изобретенияниям иая наб писноекрьгтиям при ГКНТ ССд, 4/51642470 1 О 15 55 повьппение производительности устройства. Устройство содержит блок 1 управления, накопитель 2 выходных эталонов, накопитель 3 входных эталонов,коммутатор 4, блок 5 имитации неисправностей, второй блок 6 сравнения,блоки 7 и 8 памяти, первый блок 9сравнения, блок 10 индикации, блок 11коммутации, Вначале проверяется работа объекта контроля без использования блока 5 имитации неисправностей путем поочередной подачи входныхвоздействий с накопителя 3 на входобъекта контроля, При нормальной работе объекта контроля начинается проверка при задании первой неисправности (номер входного воздействияи номер неисправности устанавливаются соответственно первым и вторым Изобретение относится к автоматике и вычислительной технике и можетбыть использовано при получении минимизированного количества контрольных точек, необходимого для определения технического состояния дискретной аппаратуры,Целью изобретения является повышение производительности устройства,На фиг. 1 приведена Функциональная схема предлагаемого устройства;на .Фиг, 2 - функциональная схемараспределителя импульсов блока управления; на Фиг, 3 - функциональная схема коммутатора; на Фиг, 4 "схема подключения блока имитации не исправностей к объекту контроля;на фиг. 5 - Функциональная схемаблока имитации неисправностей; нафиг. 6 - функциональная схема первого блока сравнения; на фиг. 7 -функциональная схема первого блокапамяти; на Фиг. 8 - Функциональнаясхема блока коммутации; на фиг. 9Функциональная схема второго блокасравнения; на фиг. 10 - функциональная схема блока индикации.Устройство (фиг. 1) .содержитблок 1 управления, накопитель 2 выходных эталонов, накопитель 3входных эталонов, коммутатор 4, блок5 имитации неисправностей, второйблок б сравнения, первый и второйблоки 7 и 8 памяти соответственно,первый блок 9 сравнения, блок 10 25 30 35 40 45 50 распределителями 12 и 13 импульсовблока 1 управления) Выходы объектаконтроля, отличающиеся от эталонныхпри введении первой неисправностиблоком. 5, запоминаются триггерамиблока 7 памяти, Выходы объекта контроля, сигналы на которых отличаютсяот эталонных при введении блоком 5второй неисправности, запоминаютсятриггерами блока 7 памяти, и т,д.После введения всех неисправностейблоком 5 начинается минимизация числа контрольных точек, необходимыхдля определения неисправностей, Осуществляется это с помощью блока 11коммутации и коммутатора 4, которыеобнуляют "лишние" триггеры блока7 памяти. 1 з,п. Ф-лы, 10 ил1 табл,индикации, блок 11 коммутации, распределители 12 и 13 импульсов блока 1 управления, переключатели 14 и 15 сброса и пуска соответственно блока 1 управления, группы 16-21 элементов И блока 1 управления, элементы НЕ 22-25 блока 1 управления, элементы 26-28 задержки блока 1 управления, элементы И 29-36 блока 1 управления, элементы ИЛИ 37-40 блока 1 управления, триггеры 4 1-45 блока 1 управления, генератор 46 тактовых импульсов блока 1 управления, объект 47 контроля (не входит в состав устройства), установочные входы 48 и 49 первого распределителя 12 им- пульсов, второй установочный вход 50, тактовый вход 51, группу 52 инФормационных выходов, выход 53 переполнения и первый установочный вход 54 второго распределителя 13 импульсов, тактовый вход 55, группу 56 информационных выходов и выход 57 переполнения,первого распределителя 12 импульсов, информационный выход 58 устройства для подключения к входу объекта 47 контроля, информационный вход-выход 59 устройства для подключения к входу-выходу объекта 47 контроля, адресный вход 60 блока 5 имитации неисправностей, информационные входы 61 и 62 второго блока 6 сравнения, тактовый вход 63 второго блока 6 сравне ния, группу 64. выходов несравненияи обобщенный выход 65 несравнениявторого блока 6 сравнения, группу66 информационных входов и адресныйвход 67 первого блока 7 памяти, второй вход 68 считывания первого блока 7 памяти, первый информационныйвход 69 коммутатора 4, первый вход70 считывания первого блока 7 памяти, установочный вход 71 блока 11коммутации, установочный вход 72первого блока 7 памяти, второй информационный вход 73 блока 11 коммутации, информационный выход 74 блока11 коммутации, информационный выход75 первого блока 7 памяти, инАормационный выход 76 столбцов первогоблока 7 памяти, информационные входы77 и 78 первого блока 9 сравнения,тактовый вход 79 и выход 80 первогоблока 9 сравнения, тактовый вход81 блока 11 коммутации, второй и пер"вый информационные входы 82 и 83 блок10 индикации, входы 84 и 85 признакадефекта и конца работы блока 10 индикации соответственно, установочныйвход 86 и тактовый вход 87 блока10 индикации соответственно, адресный вход 88 блока 11 коммутации, первый инАормационный вход 89 и установочный вход 90 блока 11 коммутации соответственно. Первый распределитель 12 импульсов (фиг. 2) содержит триггеры 91 - 93 и элементы И 94-97.Коммутатор 4 (Фиг 3) содержит элемент 98 задержки, элементы И 99- 101, элементы ИЛИ 102-104 и элементы И 105-107.Блок 5 имитации неисправностей (Аиг. 4) содержит группу узлов 108 имитации неисправностей. Объект 47 контроля содержит группу элементов 109.Блок 5 имитации неисправностей (фиг. 5) содержит элементы И 110 и 111, элементы НЕ 112 и 113 и элемент ИЛИ 114.Второй блок 6 сравнения (Аиг, 6) содержит элемент ИЛИ 115, группу 116 элементов И и группу 117 сумматоров по модулю два.Первый блок 7 памяти (Фиг, 7) содержит элементы ИЛИ 118-123, элементы 124-141 и триггеры 142-150.Блок 11 коммутации (фиг,8) содержит элементы ИЛИ 151-155, элемент НЕ 156, элемент 157 задержки, триггеры 158-162 и элементы И 163-177.642470 6Первый блок 9 сравнения (фиг. 9)содержит сумматоры 178-180 по модулю два, элемент ИЛИ 181, элемент НЕ182 и элемент И 183,Блок 10 индикации (Фиг, 10) содержит элементы И 184-187, элементыИЛИ 188-191, триггеры 192-197 и элементы 198-203 индикацииПолучение минимизированного количества контрольных точек происходитследующим образом.Пусть в контролируемом объектеимеется одиннадцать контрольныхточек, с которых может сниматьсяконтролируемая информация,В контролируемом объекте возможнынеисправности И 1-И, В результатеподачи на контролируемый объект20 совокупности допустимых входных воздействий первая неисправность И,будет фиксироваться, т,е, выходйаяа Аункция будет отличаться от эталонного значения на 2, 3, 8, 10 контроль 25 ных точках. Неисправность будет фиксироваться на 1, 4, 6, 8, 10 контрольных точках, По полученным результатам построим матрицу неисправностей (см. таблицу), столбцы которой30 соответствуют номерам неисправностей,а строки - номерам контрольных точек, Если и-я неисправность Аиксируется в 1.-й контрольной точке, то напересечении п - го стОлбца и 1.-йстроки ставится единица, в против 35ном случае - нуль.Проведя суммирование единиц вкаждой строке, определим, какое количество неисправностей Фиксирует40 каждая контРольная точка,Для контролируемого объекта,в котором возможно возникновение такой неисправности И , которая фиксируется только одной контрольной45 точкой, последняя всегда входит вминимизированное количество контрольных точек, Для данного примеравторая контрольная точка Фиксируетнеисправность И которая не выявляется ни ОднОЙ другой кое 1 ТРОльнойточкой. Номер этой контрольной точки запоминается, а столбцы матрицы,неисправностей, соответствующие номерам неисправностей, Аиксируемыхюна данной контрольной точке, обну 55,ляются, т,е, обнуляются столбцы4 ф 5 7После этого происходит второесуммирование единиц в каждой строкеи определяется контрольная точка,на которой Фиксируется максимальноеколичество неисправностей, в данномслучае выбираем первую контрольную5точку, и вновь проводится обнулениестолбцов таблицы в соответствиис информацией принадлежащей контрольной точке, т,е обнуляютс.я столбцы И 2, М, И 6, Ив, На этом процессобнуления матрицы неисправностей за-.канчиваетоя. В результате получаетсяминимизировянное количество контроль"ных точек, включающее 1 и 2 контрольные точки, Анализируя выходные эначения сигналов на полученных контрольных точках, можно определить техническое состояния контролируемого объекта, Если процесс обнуления матрицынеисправностей начинать с номераконтрольной точки, Фиксируюцей максимальное количество неисправностей(для данного примера 6-я контрольнаяточка), то получим минимизированнуюсовокупность контрольных точек, нключающую 6, 2, 1 контрольные точки.Поэтому получение минимизированнойсовокупности контрольных точек является более эффективным, если обнуление матрицы неисправностей начинать 30с контрольной точки, фиксирующей такую М неисправность, которая проявляется только на данной контрольнойточке.Устройство работает следующим образом.Перед началом работы нажатием переключателя 14 сброса выдается сигнал,устанавливающий в нулевое состояниевсе триггеры устройства, при этом 4 Оэтот сигнал через элементы ИЛИ 38и 39 поступает на входы 48 и 49 первого распределителя 12 импульсов, навходы 50 и 54 второго распределителя13 импульсов и переводит его триггеры 45н нулевое состояние, Одновременноэтот сигнал устанавливает элементыблока 7 памяти и блока 10 индикациив нулевое состояние,При переводе переключателя 15.пус" 50ка в положение "Включено" открываетсяэлемент И 29 и с его выхода снимается сигнал, подготавливающий элементИ 31 к открытию, С приходом импульсаот генератора 46 импульсов на выходе55элемента И 31 появится сигнал, который поступает на вход 55 первого распределителя 12 (Фиг, 2). Этот сигналпереводит триггер 91 в единичное состояние С выхода 56 распределителя 12 сигнал поступает на группу 19элементов И, на второй вход которойподается единичный сигнал с выходаэлемента НЕ 22, Выходные сигналыс выходов группы 19 элементов И обеспечивают одновременное считываниеинформации, соответствуютей первомувходному воздействию, с накопителя3 входных эталонов и с накопителя 2выходных эталонов,При этом блоком 6 сравнения производится сравнение выходных воздействий, поступающих от контролируемогообъекта 47 с эталонными выходнымивоздействиями, поступающими от блока2.Аналогичным образом устройствоработает при поступлении на входпервого распределителя 12 импульсовочередного импульса от генератора 46,В этот период работы устройствапроверяется исправность контролируемого объекта 47, поэтому задание не.исправности контролируемому объекту47 блоком 5 имитации неисправностейне проводится,В случае несовпадения сравниваемой информации на выходе 65 блока 6сравнения появляется сигнал, которыйоткрывает элемент И 35 и тем самымпереводит триггер 45 в единичное состояние, Выходной сигнал триггера 45поступает на вход 84 блока 10 индикации, В блоке 10 загорается транспарант, сигнализирующий о наличиидефекта в объекте 47, Одновременноэтот сигнал проходя через элементИЛИ 36 и элемент НЕ 23, закрываетэлементы И 29 и 31,запрещая прохождение импульсов с генератора 46 нараспределитель 12 импульсов,Если контролируемьй объект 47исправен, то при поступлении и-гоимпульса переводится в единичное состояние и-й триггер Распределителя 12импульсов, обеспечивающий заданиеконтролируемому объекту 47 последнего и-го входного воздействия с блока3 и соответствующего выходного сиг. -нала с блока 2.Через время задержки б , определляемое элементом 26, сигнал снимаемыйс выхода 57 распределителя 12 импульсов, переводит триггер 44 н единичноесостояние, что приводит к закрытиюэлемента И 36, Одновременно этотсигнал через элемент ИЛИ 39 устанав 164247020 ливает распределитель 12 импульсов в нулевое состояние, Одновременно он поступает на вход 51 распределителя 13 импульсов и переводит первый триггер в единичное состояние В этом случае сигнал, снимаемый с выхода 52 распределителя импульсов через группу 16 элементов И поступает на блок 5 имитации неисправностей, Этот блок по этой команде обеспечивает ввод первой неисправности в контролируемый объект 47, Этот же сигнал, поступая на адресный вход 67 (фиг, 7) блока 7 памяти, подготавливает к открытию элементы 129, 130 и 131. ,Тем самым создаются условия для перевода в единичное состояние группы триггеров 142, 143 и 144 номера которых соответствуют номерам контрольных точек контролируемого объекта 47, на которых будет фиксироваться первая неисправность.При поступлении импульса на вход распределителя 12 импульсов от гене ратора 46 последний обеспечивает считывание входных и выходных воздействий с блоков 2 и 3, Блоком 6 сравнения производится сравнение информации, снимаемой с контрольных точек конт ролируемого объекта 47 с информацией, снимаемой с блока 2, При этом в случае несовпадения значения, снимаемого с -й контрольной точки со значением, поступающим с блока 2, появляется единичный сигнал на соответствующем разряде выхода 64 (фиг, 6), Этот сигнал поступает на вход 66 первого блока 7 памяти и переводит в единичное состояние те триггеры (из группы 40 триггеров 142-144), номера которых соответствуют номерам контрольных точек, на которых появляется введенная неисправность, После подачи вс-х входных воздействий при введенной 45 первой неисправности сигнал, снимаемый с выхода элемента 26 задержки, поступает на распределитель 13 импульсов, который обеспечивает задание контролируемому объекту 47 второй неисправности, Этот же сигнал, поступая на вход 67 блока 7 памяти, подготавливает к открытию элементы И 135, 136 и 137. Далее устройство работает аналогичным образом.55Таким образом, в первом блоке 7 памяти будет записана матрица неисправностей контролируемого объекта 47, в котором номера триггеров 142144 соответствуют номерам контрольныхточек.При задании К-ой неисправностипереводится в единичное состояниеК-й триггер распределителя 13 импульсовПри этом в единичном состояниибудут находиться те триггеры, номера которых соответствуют номерам контрольных точек, на которых фиксируется первая неисправность, т,е, состояния рассматриваемых триггеров обеспечивают реализацию первого столбца.матрицы неисправностей,Аналогичным образом состояниятриггеров 145-147 определяют второйстолбец матрицы неисправностейи т,д,Если -я неисправность фиксируется одной контрольной точкой, то этаконтрольная точка всегда входит в минимизированную совокупность контрольных точек.Определение таких контрольныхточек в устройстве осуществляетсяследующим образом,После того как распределитель 12импульсов обеспечит задание всех входных и выходных воздействий при введении К-ой неисправности, сигнал, снимаемый с распределителя 12 импульсов,через элемент 26 задержки поступает,на первый вход элемента И 32, на еговторой вход поступает сигнал с выхода53 распределителя 13 импульсов (свыхода К-го триггера) Сигнал, снимаемый с выхода элемента И 32, переводит триггер 4 1 в единичное состояние, Его выходной сигнал через открытый элемент И 34 подготавливает коткрытию шестую группу 21 и вторуюгруппу 17 элементов И к открытиюЭтот же сигнал через элемент ИЛИ 40и элемент НЕ 22 закрывает первую группу 16 и четвертую группу 19 элементовИ. Этим же сигналом, поступающим навход 81 блока 11 коммутации, подготавливается к открытию элементИ 175 (фиг. 8), Одновременно сигналс выхода элемента И 32 через элементИЛИ 38 поступает на вход 50 распределителя 13 импульсов и устанавливает его триггеры в нулевое состояние.Первый триггер 91 остался в единичном состоянии, при этом его сигнал поступает на вход группы 17 элементов И, Ее выходные сигналы посту 1642470 1235 лают на вход 88 блока 11 коммутации,подготавливая элементы И 163, 164,165 к открытию. Как только от генератора 46 поступит импульс на входраспределителя 12 импульсов, то пере 5водится в единичное состояние триггер 91. Его выходной сигнал черезшестую группу 21 элементов И поступает на вход 89 блока 11 коммутации,подготавливая его элементы к открытию (фиг, 8) или открывает их. Еслина второй вход с входа 89 элементаИ 163 поступает единичный сигнал(триггер 142 находится В единичном 15состоянии, причем его номер соответствует номеру первой контрольнойточки, которая в данном случае фиксирует первую неисправность, то ончерез элемент ИЛИ 151 переводиттриггер 158 в единичное состояние,Этот же сигнал через элемент ИЛИ 155переводит триггер 162 в единичноесостояние.С приходом очередного импульса 25на вход первого распределителя 12импульсов, подготавливается к открытию элемент И 164, к второмувходу которого подключен выход триггера 143 (соответствующему номеру 30второй контрольной точки) и т.д.Если окажется что первая неисправность фиксируется только на одной контрольной точке, например на1-й, то в блоке 11 коммутации окажется в единичном состоянии толькотриггер 158, При этом с переводомтриггера 93 (фиг, 2) в единичноесостояние на входе 90 блока 11коммутации появится единичный сигнал. Элемент И 175 открывается иего выходной сигнал через открытыйэлемент И 176 подготавливает к открытию элементы И 172, 173, 174,Однако в данном случае откроется только элемент И 172, номер которогосоответствует номеру первой контроль"ной точки, Сигнал с выхода элементаИ 172 поступает на блок .10, где фиксируется первая контрольная точка,и на вход 70 первого блока .7 памяти(на вход элемента ИЛИ 120). Это обеспечивает считывание информации стриггеров 142, 145, 148, характеризующей первую контрольную точку.55Единичные сигналы с выходов триггеров 142, 145, 148 через соответствующие элементы ИЛИ 123, 124, 125поступают на вход 69 коммутатора 4 и открывают соответствующие элементыИ 99, 100, 101, Ихвыходные сигналыпоступают на входы элементов ИЛИ102-.104, выходы которых устанавливают соответствующие триггеры блока 7памяти в нулевое состояние, т,е.происходит обнуление информации всоответствии с информацией, соответствующей первой контрольной точке,Если окажется, что первая неисправность фиксируется более, чем наодной контрольной точке, то в этомслучае переводится в единичное состояние триггер 161 блока 11 коммутации, Его выходной сигнал закрываетэлемент И 176, что обеспечивает запрещение считывания информации сблока 11 коммутации. В этом случае,с приходом сигнала на вход 90 черезвремя задержки ь , определяемоеэлементом задержки 157, триггерыблока 11 коммутации устанавливаютсяв нулевое состояние, После проведения анализа состояний контрольныхточек при введенной первой неисправности переводится в единичное состояние триггер 92 распределителя 13импульсов, Его выходной сигнал через вторую группу 17 элементов И подготавливает к открытию элементыИ 166, 167, 168 блока 11 коммутации(фиг, 8). Далее устройство работаетаналогичным образом. После того,как будет закончено определениеконтрольных точек, обязательно входящих в минимизированную совокупность контрольных точек, начинается работа устройства по определениюконтрольных точек, несущих максимальиое количество информации.В этом случае с переводом триггеров 93 распределителей 12 и 13 вединичное состояние открывается элемент И 32 и его выходной сигналпереводит в единичное состояние триггер 42. Его выходной сигнал открывает элемент И 37 (элемент И 34 закрыт). Выходной, сигнал элемента И 37подготавливает к открытию третьюгруппу 18 и пятую группу 20 элементов И,Элемент И 30 остается в закрытомсостоянии, так как сигнал, поступающий с выхода элемента И 32 на егопервый вход, не совпадает по временис сигналом, снимаемым с выхода триггера 42 (к моменту его поступлениязакрывается элемент И 32), 341642470В этот период работы сигнал, снимаемый с выхода триггера 91 распределителя 13 импульсов, через третьюгруппу 18 элементов И обеспечивает5считывание информации с второго блока 8 памяти, Эта информация соответствует первому и-разрядному числу,содержащему максимальное количествоединиц. 10При поступлении импульсов на входраспределителя 12 импульсов на еговыходе начинают формироваться импульсы, которые поступают на входгруппы 20 элементов И, На их выходах появляются сигналы, которые поступают на вход 68 первого блока 7памяти и обеспечивают поочередноесчитывание информации, характеризующей каждую контрольную точку (триггеры 142, 145, 148 - первую триггеры143, 146, 149 - вторую и т.д,). Информация, считываемая с первого 7и второго 8 блоков памяти, сравнивается в блоке 9 сравнения, 25Если информация, считываемая спервого блока 7 памяти совпадает синформацией, считываемой с второгоблока 8 памяти, то сигнал, снимаемый с выхода 80, поступает на входкоммутатора 4 и через время О, определяемое элементом 98 задержки, подготавливает к открытию элементыИ 99-101. При этом информация сблока 8 памяти поступает на вход 6935кбммутатора 4, Сигналы, соответствующие логическим единицам, открываютэлементы И 99-101 и через элементыИЛИ 102-104 устанавливают в нулевоесостояние те триггеры первого блока7 памяти, номера которых соответствуют единичным разрядам информации,поступающей от блока 8 памяти,Одновременно сигнал, снимаеьйс выхода блока 9 сравнения, поступает на блок .О индикации и подготавливает к открытию элементы И 184187, При этом открывается лишь тотэлемент И, номер которого соответствует номеру анализируемой контрольной точки,После того, как будет считана вся информация с первого блокапамяти, распределитель 13 импульсов обеспечивает считывание с второго блока 8 памяти п-разрядного числа, содержащего на единицу меньше, Далее устройство работает аналогичным образом. После того, как с второго блока 8 памяти будет считано последнее и- разрядное число, содержащее одну единицу, и проведено сравнение с информацией, поступающей с первого блока 7 памяти, на выходе элемента И 30 появляется сигнал, который переводит триггер 43 в единичное состояние. Его сигнал, через элемент И 35 и элемент НЕ 23 закрывает элемент И 29, тем самым прекращается подача импульсов от генератора 46 на распределитель 12 импульсов, Одновременно этот сигнал поступает на блок 10 инликации и обеспечивает высвечивание транспаранта "Конец работы",Получение минимизированной совокупности контрольных точек позволяет повысить надежность проектируемой системы, так как в этом случае сокращается количество элементов аппаратуры контроля, подключаемых к контрольным точкам объекта диагностирования для проверки значений выходных сигналов его блоков.Формула изобретения1, Устройство для контроля дискретных объектов, содержащее блок управления, первьпй блок памяти, первый блок сравнения и блок индикации, ,причем выход несравнения первого ,блока сравнения соединен с тактовым входом блока индикации. о т л и ч а ю щ е е с я тем, что, с целью повышения производительности устройства, в него введены второй блок памяти, второй блок сравнения, блок коммутациц, блок имитации неисправностей, накопитель входных эталонов, накопитель выходных эталонов, коммутатор, причем первый выход блока управления соединен с установочным входом блока индикациии, второй и третий выходы блока управления соединены с входами признаков дефекта и конца работы блока индикации соответственно, четвертьп выход блока управления соединен с адресными входами накопителей входных и выходных эталонов, информационный выход накопителя входных эталонов является, информационным выходом устройства для подключения к входам объекта контроля, вхоц-выход блока имитации неисправностей является информацион,ным входом-выходом устройства дляподключения к входу-выходу объектаконтроля, пятый выход блока управления соединен с адресными входамипервого блока памяти и блока имитациинеисправностей, инАормационные выходыблока имитации неисправностей и накопителя выходных эталонов соединенысоответственно с первым и вторым информационными входами второго блокасравнения, выход несравнения которогосоединен с входом логического условияблока управления, группа выходовнесравнения второго блока сравнениясоединена с группой инФормационных 15входов первого блока памяти, установочный вход которого соединен с выходом коммутатора, шестой и седьмойвыходы блока управления и информационный выход первого блока памяти 20соединены соответственно с адресными первым и вторым информационнымивходами блока коммутации, инйормационный выход которого соединен спервым инФормационным входом блока 25индикации и первым входом считывания первого блока памяти, восьмойвыход блока управления соединен садресным входом второго блока памяти,информационный выход которого соединен с вторым входом считывания первого блока памяти и первым инйормационным входом первого блока сравнения, девятый выход блока управления соединен с вторым инФормационным входом первого блока сравненияи первым информационным входом коммутатора, информационный выход столбцов первого блока памяти соединен свторыми информационными входами первого блока сравнения и коммутатора,десятый и одиннадцатый выходы блокауправления соединены с установочнымвходом блока коммутации и тактовымивходами блоков сравнения соответственно, первый выход блока управленияи выход несравнения первого блокасравнения соединены с первым и вторым управляющими входами коммутатора соответственно, инФормационныйвыход блока коммутации соединен стретьим информационным входом коммутатора,2. Устройство по п, 1, о т л ич а ю щ е е с я тем, что блок уп 55равления содержит генератор тактовыхимпульсов, переключатели сброса ипуска, пять триггеров, три элементазадержки, четыре элемента НЕ, восемь элементов И, четыре элемента ИЛИ,два распределителя импульсов и шестьгрупп элементов И, причем установочные входы всех триггеров блока и первый выход блока через переключательсброса. подключены к шине единичногопотенциала устройства, выход генератора тактовых импульсов соединен свходом первого элемента задержки ипервым входом первого элемента И,выход которого соединен с тактовымвходом первого распределителя импульсов, выход переполнения которогочерез второй элемент задержки соединен с тактовым входом второго распределителя импульсов, единичным выходомпервого триггера и первым входомвторого элемента И, прямой выход первого триггера через первый элементНЕ соединен с первым входом третьегоэлемента И, выход которого соединенс единичным входом второго триггера,прямой выход которого соединен с первым входом первого элемента ИЛИ иподключен к второму выходу блока,выход первого элемента ИЛИ через второй элемент НЕ соединен с первым входом четвертого элемента И, выход которого соединен с вторым входом первого элемента И, второй вход четвертого элемента И через переключательпуска соединен с шиной единичногопотенциала устройства, выход второгоэлемента И соединен с единичным входом третьего триггера, первым входомвторого элемента ИЛИ и первыми входами пятого и шестого элементов И,выходы которых соединены с единичнымивходами четвертого и пятого триггеров соответственно, прямой выходтретьего триггера соединен с вторымвходом пятого элемента И и первымивходами седьмого и восьмого элементов И, прямой выход четвертого триггера соединен с входом третьего элемента задержки, вторым входом восьмого элемента И и входом третьегоэлемента НЕ, выход которого соединенс вторым входом седьмого элемента И,выход третьего элемента задержкисоединен с вторым входом шестогоэлемента И, прямой выход пятого триггера соединен с вторым входом первого элемента ИЛИ, выход седьмогоэлемента И соединен с первыми входами элементов И первой и второй группи первым входом третьего элементаИЛИ, выход восьмого элемента И сое17 16424 Неисправность контрольных точек Контроль1 1 П р и м е ч а н и е. Контрольные точки 1 и 2 необходимы для контроля техническогосостояния объекта контроля. динен с первыми входами элементовИ третьей и четвертой групп и вторымвходом третьего элемента ИЛИ, выходкоторого через четвертый элемент НЕсоединен с первьпж входами элементовИ пятой и шестой групп, группа информационных выходов первого распределителя импульсов соединена с вторымивходами соответствующих элементов И 10первой, третьей и пятой групп, группа информационных выходов второгораспределителя импульсов соединенас вторыми входами соответствующихэлементов И второй, четвертой и шестой групп, выход первого элементазадержки соединен с первым входомчетвертого элемента ИЛИ, выход которого соединен с первым и вторым установочными входами первого распределителя импульсов, второй вход второго и четвертого элементов ИЛИ и пер 70 18вый установочный вход второго распределителя импульсов соединены через переключатель сброса с шиной единичного потенциала устройства, выходпереполнения второго распределителяимпульсов соединен с вторым входомвторого элемента И, выход второгоэлемента ИЛИ соединен с вторым установочным входом второго распределителя импульсов, выход пятого триггераявляется третьим выходом блока, выходы элементов И пятой, шестой, второй,первой, четвертой и третьей групп образуют четвертый, пятый, шестой,седьмой, восьмой и девятый выходыблока соответственно, выходы второгои первого элементов задержки образуют соответственно десятый и одиннадцатый выходы блока, второй вход третьего элемента И является входом логического условия блока,
СмотретьЗаявка
4425610, 09.03.1988
СЕРПУХОВСКОЕ ВЫСШЕЕ ВОЕННОЕ КОМАНДНО-ИНЖЕНЕРНОЕ УЧИЛИЩЕ ИМ. ЛЕНИНСКОГО КОМСОМОЛА, ИНСТИТУТ ПРИКЛАДНОЙ МАТЕМАТИКИ ИМ. И. Н. ВЕКУА
НОВИКОВ НИКОЛАЙ НИКОЛАЕВИЧ, ПАВЛОВ АЛЕКСАНДР АЛЕКСЕЕВИЧ, РУХАЯ ХИМУРИ МИХАЙЛОВИЧ, ДАРСАЛИЯ ВАЛЕРИЙ ШОТАЕВИЧ
МПК / Метки
МПК: G06F 11/00
Метки: дискретных, объектов
Опубликовано: 15.04.1991
Код ссылки
<a href="https://patents.su/13-1642470-ustrojjstvo-dlya-kontrolya-diskretnykh-obektov.html" target="_blank" rel="follow" title="База патентов СССР">Устройство для контроля дискретных объектов</a>
Предыдущий патент: Устройство для сложения и вычитания с самоконтролем
Следующий патент: Устройство для контроля цифровых блоков
Случайный патент: Устройство для ориентации деталей