Устройство управления блоком памяти
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Текст
Изобретение относится к вычислительной технике и может быть исполь 35 зовано при построении систем памятидля ЭВГ 1.Целью изобретения является расширение области применения за счетисключения зависимости параметроввыходных сигналов от тактовой частоты. 10На фиг. 1 представлена Функциональная схема устройства; на Фиг. 2временные диаграммы работы устройства,Устройство содержит первый триггер 1, гервый элемент 2 задержки,первый 3 и второй 4 одновибраторы,второй элемент 5 задержки, первый 6й второй 7 элементы И, второй триггер8, третий элемент 9 задержки, третийтриггер 10, четвертый элемент 11 заДержки, вход 12 запуска, выходыпризнаков конца цикла выборки 13,конца цикла обращения 14, готовности 15. 25Устройство работает следующимобразом,Принимают, что второй триггер навыходе устройства Формирует признакокончания цикла выборки, третий триггер признак окончания цикла обращения, а первый триггер - признак готовности блока памяти.По сигналу запуска триггер 1 пееключается в единичное состояние,(фиг, 2 в). На нулевом выходе триггера 1 появляется сигнал низкого уровня (фиг. 2 г), означающий, что блокпамяти занят. Положительный уровеньсигнала с единичного выхода триггера 1 поступает на первые входы одновибраторов 3 и 4, являющиеся входами запуска, Положительным фронтомсигнала с триггера 1 одновибраторызапускаются. При этом, на инверсных 45выходах одновибраторов 3 и 4 устанавливаются сигналы низкого уровня(фиг. 2 ж,з). Длительность импульса,сформированного на прямом выходепервого одновибратора З,выбираетсяравной длительности циклавыборки.50Длительность импульса на прямом выходе второго одновибратора 4 выбирается равной длительности циклаобращения.Положительный уровень с инверсного выхода одновибратора 3 поступаетна вход триггера 8 и на первый входэлемента И 6, На второй вход элемента И б поступа т через элемент 5 задержки сигнал с единичного выхода триггера 1. Это необходимо для того, чтобы исключить ложное срабатывание элемента И 6 в момент переходного процесса в одновибраторе 3 (фиг,2 е),Таким образом, после окончания по ложительногоимпульса одновибратора 3 на входах 1 и 2 элемента 6 совпадают положительные сигналы (фиг,2 е, ж) и на С-вход триггера 8 поступает сигнал, передним фронтом которого триггер 8 устанавливается в единичное состояние (фиг, 2 и), На инверсном выходе триггера 8 появляется отрицательный уровень сигнала (фиг. 2 к), который через элемент 9 задержки поступает на вход сброса триггера 8 и устанавливает его в нулевое состояние. При этом на единичном выходе триггера 8 (фиг 2 и) формируется сигнал окончания цикла выборки, длительность которого определяется элементом 9 задержки.Аналогичным образом, с помощьюодновибратора 4,формируется сигнална единичном выходе триггера 10 (фиг. 2 л,н). Отрицательный сигнал снулевого выхода триггера 10 поступа"ет через третью линию 11 задержкина вход сброса триггера 1 и устанавливает его в нулевое состояние. В результате на выходе устройства появляется сигнал высокого уровня -признак готовности к очередному циклу работы (фиг. 2 г).Таким образом, введение двух одновибраторов, двух элементов И ичетырех элементов задержки с соответствующими связями позволяет исключить зависимость временной диаграммы работы устройства от частоты по" ступления тактирующих импульсов и повысить быстродействие ЭВМ путем увеличения частоты следования тактиРующих импульсов.Формула изобретенияУстройство управления блоком памяти, содержащее триггеры с первого по третий, причем информационный вход первого триггера является входом запуска устройства, прямые выходы второго и третьего триггеров являются соответственно выходами признака конца цикла выборки и признака конца цикла обращения устройства, инц Составитель И.Андреевктор А.Шандор Техред Л.Сердюкова Корректор А.Обручар Подписно Тираж 48 Заказ 28 по изобретениям и открытиям при ГКНТ СССР-35, Раушская наб., д. 4/5 ВНИИПИ Государственного комит 13035, Москвроизводственно-издательский комбинат "Патент", г.ужгород, ул. Гагарина,10 5 54 версный выход первого триггера является выходом признака готовности устройства, о т л и ч а ю щ е е с я тем, что, с целью расширения области применения за счет исключения зависимости параметров выходных сигналов от тактовой частоты, в него введены два одновибратора, два элемента И и элементы задержки с первого по четвертый, причем вход синхронизации первого триггера через первый элемент задержки соединен с входом запуска устройства, прямой выход первого триггера соединен с входами первого и второго одновибраторов и 1670 6через второй элемент задержки спервыми входами первого и второгоэлементов И, вторые входы которыхсоединены соответственно с выходамипервого и второго одновибраторов,выходы первого и второго элементовИ соединены соответственно с входами синхронизации второго и третьеготриггеров, инверсные выходы которыхчерез соответственно третий и четвертый элементы задержки соединены свходами сброса соответственно второго и третьего триггеров, вход сброса первого триггера соединен с входомсброса третьего триггера,
СмотретьЗаявка
4267669, 24.06.1987
ПРЕДПРИЯТИЕ ПЯ А-3697
ТЕРЕХОВ ЮРИЙ ВИТАЛЬЕВИЧ, ТКАЧ БОРИС ИВАНОВИЧ
МПК / Метки
Опубликовано: 07.02.1990
Код ссылки
<a href="https://patents.su/3-1541670-ustrojjstvo-upravleniya-blokom-pamyati.html" target="_blank" rel="follow" title="База патентов СССР">Устройство управления блоком памяти</a>
Предыдущий патент: Программатор
Следующий патент: Устройство для выборки информации
Случайный патент: Регулятор приемистости газотурбинной установки