Устройство для приема сигналов относительной фазовой телеграфии

Номер патента: 1138954

Автор: Шадрин

ZIP архив

Текст

СОЮЗ СОВЕТСКИХСОЦИАЛИСТИЧЕСКИХРЕСПУБЛИН цН 04 1. 27 22 лОПИС ЗОБРЕТЕНИЯ ЕЛЬСТВУ АВТОРСНОМЪ С гна афин с вязь",во СССР 1979(54)(57) 1. УСТРОЙСТВО ДЛЯ ПРИЕМАСИП 1 АЛОВ ОТНОСИТЕЛЬНОЙ ФАЗОВОЙ ТЕЛЕГРАФИИ, содержащее последовательносоединеннше когерентный детектор,регенератор и кодопреобразователь,другой вход которого соединен свыходом блока вьделения тактовойчастоты, один вход которого соединенс другим выходом когерентного детектора, другой вход которого и другойвход блока вьделения тактовой частоты объединеныи являются входомустройства, а также блок сравненияи блок управления, причем, выход кодопреобразователя является первымвыходом устройства, о т л .и ч а ющ е е с я тем, что, с целью повышения помехоустойчивости, в него введены блок вьделения синхросигнала,блок задержки и блок коррекции ошибочных символов, причем выход блокавьделения тактовой частоты соединенс первым входом блока сравнения,другим входом регенератора, первымвходом блока коррекции ошибочныхсимволов и входом блока задержки,выход которого соединен с вторым ОСУДАРСТВЕННЫЙ КОМИТЕПО ДЕЛАМ ИЗОБРЕТЕНИЙ И О(56) 1. Назаров В,И. Приеотносительной фазовой телвращающейся фазой.-"Элект1964, У 11, с. 9.2. Авторское свУ 915276, кл, Н 04(прототип). входом блока коррекции ошибочных символов и первыми входами блока вьделения синхросигнала и блока управления, вторые входы которых соединены соответственно с .выходами кодопреобразователя и блока вьделения синхросигнала, четыре выхода блока управления соединены соответственно с третьим, четвертым и пятым входами блока коррекции ошибочных символов и вторым входом блока сравнения, два выхода которого соединены соответственно с шестым и седьмым входами блока коррекции ошибочных символов, восьмой входф которого соединен с выходом кодо- ф преобразователя, третий вход блока сравнения соединен с выходом когерентного детектора, при этом блок коррекции ошибочных символов состоит из последовательно соединенных перво го триггера памяти, первого суммато- . ра по модулю два, первого мультиплексора, первого триггера коррекции, второго триггера коррекции, второго сумматора по модулю два, первого и второго элементов И и элемента ИЛИ, выход которого соединен с другим входом первого триггера 1 соррекции, и первым входом третьего григгера коррекции, выход которого соединен с одними входами третьего сумматора по модулю два и четвертого триггера коррекции, выход перво- фв го триггера памяти соединен с другим входом третьего сумматора по модулю два, выход которого соединен с первым входом второго мультиплексора, второй вход которого соединен с выходом второго триггера коррекции, выход второго мультиплексора соединен с втоэымЕсли же принимаемый сигнал двоичных данных не содержит избыточных одиночных синхросимволов заданной частоты следования, то двоичная информация снимается как и в любом другом из-5 вестном устройстве для приема сигналов ОФТ с выхода кодопреобразователя 4 Вых ). Таким образом, в предлагаемом устройстве повьпдена помехоустойчивость.1138954 1входом третьего триггера коррекции, выход второго триггера памяти соединен с другим входом первого элемента И, выход которого соединен с третьим входом второго мультиплексора и вторым входом первого мультиплексора, выход первого триггера коррекции соединен с другим входом первого сумматора по модулю два, причем второй вход второго элемента И является первым входом блока коррекции ошибочных символов, вторым входом которого являются объединенные вторые входы второго и четвертого триггеров коррекции и элемента ИЛИ, третий вход первого элемента И является третьим входом блока коррекции ошибочных символов, четвертым входом которого является другой вход второго сумматора по модулю два, объединенные первые входы первого и второго триггеров памяти являются пятым входом блока коррекции ошибочных с 4 мволов, шестым, седьмым и восьмым входами которого являются соответственно вторые входы второго и первого триггеров памяти и третий вход первого мультиплексора, выход четвертого триггера коррекции является вторым выходом устройства. Изобретение относится к электросвязи и может использоваться для приема двоичных данных методом относительной фазовой телеграфии.Известно устройство для приема сигналов с относительной фазовой модуляцией, содержащее последовательно соединенные формирователь опорного когерентного напряжения, фазовый манипулятор, фазовый детектор, 10 другой вход которого соединен с входом формирователя опорного когерентного напряжения, регенератор и кодопреобразовательй другие входы регенератора и кодопреобразователя 15 соединены с выходом блока вьделения тактовой частоты 11 .Однако такое устройство характеризуется недостаточной надежностью,Наиболее близким к предлагаемому является устройство для приема сиг 2. Устройство по,п. 1, о т л ич а ю щ е е с я тем, что блок сравнения состоит из блока дискретизации, выход которого соединен с первым входом аналого-цифрового преобразователя, выход которого соедчнен с первыми входами блока памяти и элемента сравнения, второй вход которого соединен с выходом блока памяти, причем выходы элемента сравнения являются выходами блока сравнения, третьим входом которого является первый вход блока дискретизации, второй вход которого объединен с вторым входом аналого-цифрового преобразователя и является первым входом блока сравнения, вторым входом .которого является второй вход блока памяти. 3. Устройство по п. 1, о т л.и ч а ю щ е е с я тем, что блок управления состоит из последовательно соединенных счетчика управления и формирователя импульсных последовательностей, выходы которого являются входами блока управления, первым и вторым входами которого являются первый и второй входы счетчика управления. налов отйосительной фазовой телеграфии, содержащее последовательно соединенные когерентный детектор, регенератор и кодопреобразовательй другой вход которого соединен с выходом блока вьделения тактовой частоты, один вход которого соединен с другим выходом когерентного детектора, другой вход которого и другой вход блока вьделення тактовой частоты объединены и являются входом устройства, а также блок сравнения и блок управления, причем выход кодопреобразователя является первым выходомустройства 2 . Однако известное устройство обладает недостаточной помехоустойчивостью.Цель изобретения - повышение помехоустойчивости.третьего сумматора по модулю два, выход которого соединен с первым входом второго мультиплексора, второй вход которого соединен с выходом второго триггера коррекции, выход второго мультиплексора соединен с вторым входом третьего триггера коррекции, выход второго триггера памяти соединен с другим входом первого элемента И, выход которого соединен с третьим входом второго мультиплексора и вторым входом первого мультиплексора, выход первого триггера коррекции соединен с другим входом первого сумматора по модулю два, причем второй вход второго элемента И является первым входом блока коррекции ошибочных символов, вторым входом которого являются объединенные вторые входы второго и четвертого триггеров коррекции и элемента ИЛИ, третий вход первого элемента И является третьим входом блока коррекции ошибочных символов, четвертым входом которого является другой вход второго сумматора по модулю два, объединенные первые входы первого и второго триггеров памяти являются пятым входом блока коррекции ошибочных символов, шестым, седьмым и восьмым входами которого являются соответственно вторые входы второго и первого триггеров памяти и третий вход первого мультиплексора, выход четвертого триггера коррекции является вторым выходом устройства.Причем блок сравнения состоит из блока дискретизации, выход которого соединен с первым входом аналогоцифрового преобразователя, выход которого соединен с первыми входами блока памяти и элемента сравнения, второй вход которого соединен с выходом блока памяти, причем выходы элемента сравнения являются. выходами блока сравнения, третьим входом которого является первый вход блока дискретизации, второй вход которого объединен с вторым входом аналогоцифрового преобразователя и является первым входом блока сравнения, вторым входом которого является второй вход блока памяти. 30 Кроме того, блок управления состоит из последовательно соединенных счетчика управления и формирователя импульсных последовательностей, выходы которого являются выходами 3 138954Указанная цель достигается тем,что в устройство для приема сигналов,относительной фазовой телеграфии,содержащее последовательно соединенные когерентный детектор, регенератор и кодопреобразователь, другойвход которого соединен с выходомблока выделения тактовой частоты,один вход которого соединен с другимвыходом когерентного детектора, другой вход которого и другой вход блокавыделения тактовой частоты объединены и являются входом устройства, атакже блок сравнения и блок управления, причем выход кодопреобразователя5является первым выходом устройства,введены блок выделения синхросигнала,блок задержки и блок коррекции ошибочных символов, причем выход блокавыделения тактовой частоты соединен20с первым входом блока сравнения,другим входом регенератора, первымвходом блока коррекции ошибочныхсимволов и входом блока задержки,выход которого соединен с вторымвходом блока коррекции ошибочныхсимволов и первыми входами блока выделения синхросигнала и блока управления, вторые входы которых соединены соответственно с выходами кодопреобразователя и блока выделениясинхросигнала, четыре выхода блокауправления соединены соответственнос третьим, четвертым и пятым входамиблока коррекции ошибочных символови вторым входом блока сравнения, 35два выхода которого соединены соответственно с шестым и седьмым входами блока коррекции ошибочных символоввосьмой вход которого соединен свыходом кодопреобразователя, третий 40вход блока сравнения соединен с выходом когерентного детектора, приэтом блок коррекции ошибочных символов из последовательно соединенныхпервого триггера памяти, первого 45сумматора по модулю два, первогомультиплексора, первого триггеракоррекции, второго триггера коррекции,второго сумматора по модулю два, первого и второго элементов И и элемента ИЛИ, выход которого соединен с другим входом первого триггера коррекции и первым входом третьего триггера коррекции, выход которого соединен с одними входами третьего сумматора по модулю два и четвертого триггера коррекции, выход первого триггера памяти соединен с другим входом25 блока управления, первым и вторым входами которого являются первый и второй входы счетчика управления.На фиг. 1 изображена структурнаяэлектрическая схема предлагаемого 5 устройства; на фиг. 2 - временные диаграммы, поясняющие работу устройства.Устройство для приема сигналов относительной фазовой телеграфии О содержит когерентный детектор 1, блок 2 сравнения, регенератор 3, кодопреобразователь 4, блок 5 выделения тактовой частоты, блок б управления, блок 7 коррекции ошибочных 15 символов, состоящий из второго 8 и первого 9 триггеров памяти, второго сумматора 10 по модулю два, первого элемента И 11, второго элемента И12, первого мультиплексора 13, второ го мультиплексора 14, первого триггера 15 коррекции, первого сумматора16 по модулю два, второго триггера 17 коррекции, третьего триггера 18 коррекции, четвертого триггера 19 коррекции, третьего сумматора 20 по модулю два и элемента ИЛИ 21, блок 22 выделения синхросигнала, блок 23 задержки. Блок 2 сравнения состоит из блока 24 дискретизации, аналого. цифрового преобразователя 25,элемента 26 сравнения и блока 27 памяти. Блок б управления состоит из счетчика 28 управления и Фо рмиров ателя 29 импуль сных последовательностей.Устройство работает следующим образом.Модулированный методом относительной Фазовой телеграфии 10 ФТ)сигнал данныхс разностью фаз между соседними посылками 0 или 180 содержащих40 одиночные синхросимволы заданной частоты следования, поступает на когерентный детектор 1 и блок 5 выцеления тактовой частоты, В когерентном детекторе 1 производится квазикоге 45/ рентное детектирование входного сигнала, т. е, операция перемножения входного сигнала на сформированное опорное когерентное напряжение с последующей фильтрацией результата перемножения фильтром нижних частот. Опорное когерентное напряжение в когерентном детекторе 1 может быть сформировано из входного сигнала любым известным методом, 55Таким образом, когерентный детектор 1 может состоять иэ Формирователя когерентного напряжения и фазового детектора, представляющего собойпоследовательно соединенные переМножитель и фильтр нижних частот. Когерентное опорное напряжение подаетсяна вход блока 5 выделения тактовойчастоты.Продетектированный сигнал с первого выхода когерентного детектора 1,представляющий собой видеосигналс нулевым средним уровнем(так какположительные и отрицательные посылки симметричны относительно нулевогоуровня при отсутствии напряжения помех на входе когерентного детектора1), поступает на вход регенератора3 и на третий вход блока 2 сравнения.В регенераторе 3 производится регистрация символов в отсчетные момснтывремени, задаваемые, блоком 5 выделения тактовой частоты, т.е. если вмомент прихода тактового импульсавыходное напряжение когерентногодетектора 1 положительное, то регенератором 3 регистрируется единичныйсимвол, если же в этот момент напряжение когерентного детектора 1 отрицательное, то регистрируется нулевойсимвол,Блок 5 выделения тактовой частоты Формирует узкие тактовые импульсы, соответствующие во времени наименее искаженной части продетектированных посылок(обычно середине посылок), Конструктивно блок 5 выделения тактовой частоты может быть выполнен, например, из входного преобразователя содержащего собственные корреляторы, работающйе с временным сдвигом один относительно другого, и замкнутого устройства синхронизации. При этом результат сравнения выходных сигналов корреляторов используется для подборки Фазы автогенератора замкнутого устройства синхронизации.С выхода регенератора 3 двоичные символы подаются на кодопреобразователь 4, где производится их перекодирование с целью снятия относительности, вводимой в двоичную последовательность символов на передающей стороне. Для наглядности(фиг. 2 а) представлена исходная последовательность двоичных данных, содержащих единичные синхросимволы заданной частоты следования (синхросимволы показаны штриховыми линиями). Здесь каждая кодовая комбинация состоит из пяти информационных символов и одного избыточного единичного синления импульсов, частота следования которыхравна частоте следования синхросимволов в принимаемом двоичном сигнале.Формирователь 29 импульсных последовательностей может быть выполнен,например, на основе дешифратора и формирующего элемента, обеспечивающего уменьШение длительности импульсов одной из последовательностейимпульсов, формируемых с помощьюдешифратора.В блоке 2 сравнения поступающийвидеосигнал подается на первый входблока 24, в котором производитсязапоминание мгновенных значенийвидеосигнала в моменты регистрациисимволов регенератором 3(фиг. 2 ,среднее нулевое значение квантованных уровней также обозначено прямойлинией). Запоминание мгновенныхзначений уровней видеосигнала необходимо для надежного срабатыванияв отсчетные моменты времени аналогоцифрового преобразователя 25, Блок24 может быть выполнен, например,в виде электронного ключа и интегрирующей 11 С -цепи, запоминающей отсчетные значения мгновенных уровней.Аналого-цифровой преобразователь25 в момент прихода каждого тактового импульса с блока 5 производит преобразование соответствующего абсолютного значения уровня блока 24 (фиг. 2) в цифровую Форму в виде кодового числа в прямом коде и запо" минание этого числа до прихода следующего тактового импульса. 7 1 138954хросимвола, т.е. период повторениясинхросимволов в общем потоке двоичных данных составляет Т=6 двоичныхэлементов.На фиг. 28 изображена та же последовательность двоичных данных,но только после относительного перекодирования символов, необходимогодля передачи информации методом ОФТ.Этой последовательностью символов 10производится модуляция по фазе(01801 несущего колебания на передающейстороне.На Фиг. 2 6 изображен видеосигнална выходе когерентного детектора 1 15нулевое среднее значение обозначенопрямой линией), а на фиг. 2 представлены тактовые импульсы блока 5вьщеления тактовой частоты, в моменты следования которых производится 20регистрация символов регенератором3 (Фиг. 2 е,В кодопреобразователе 4 двоичнаяпоследовательность с выхода регенератора 3 сдвигается на один тактовыйинтервал (фиг. 2 ж 1, после чего символы обеих последовательностей сравниваются между собой(например, .в сумматоре по модулю два с инверснымвыходом), в результате с выхода кодопреобразователя 4 снимается восстановленный двоичный сигнал (Фиг, 2)правильно принятые синхросимволыобозначены штриховыми линиями,а искаженные символы - стрелками),, С выхода кодопреобразователя 435двоичная последовательность подаетсяна второй вход мультиплексора 13блока 7 коррекции ошибочных символови на вход блока 22 выделения синхро 40сигнала, который производит определение временного положения синхросигнала в принимаеМом двоичном потоке и формирует синхрониэирующиеимпульсы.45Конструктивно блок 22 вьщелениясинхросигнала может состоять, например, из дешифратора синхросигнала,набора счетчиков, подсчитывающихотклики дешифратора от каждой позиции50цикла (цикл - совокупность последовательных символов двоичного сигнала,через которые повторяется синхросигнал в течение заданного промежуткавремени, и решающей схемы, определяющей номер счетчика, в который посту 55пило наибольшее число откликов дешиф ратора, и формирующей синхроимпульсво времени, соответствующий той позиции цикла, от которой поступило большее число откликов дешифратора.Выходными синхроимпульсами блока 2 производится Фазирование счетчика 28. Коэффициент 1 . счета счетчика 28 равен числу символов в одном цикле принимаемой двоичной последовательности, в данном случае(фиг. 20)К =6. Выход счетчика 28, представляющий собой группу разрядных выходов этого счетчика, подключен к входу формирователя 29, который формирует периодические последовательности импульсов, управляющие работой блока 2 сравнения и блока 7 коррекции ошибочных символов. Выходы формирователя 29 являются выходами блока 6 управИмпульсные последовательности с соответствующих выходов блоков 6 управления представляют собой периодические последовательности одиночных9 11389Таким образом, кодовые числа на выходе аналого-цифрового преобразовагеля 25 представляют собой абсолютные значения уровней когерентного детектора 1(в цифровой форме)в момен 5 ты регистрации символов регенератором 3.Далее кодовые числа с выхода аналого-цифрового преобразователя 25 последовательно (с частотой следования тактовых импульсов) подаются в параллельном прямом коде на первые входы элемента 26 сравнения и блока 27, выход которого(группа разрядных выходовподключен к второму входу элемента 26 сравнения.Передним фронтом каждого импульса последовательности с выхода блока 6 управления(фиг, 2 н 1 производится периодическая перезапись в блок 27 того кодового числа аналого-цифрового преобразователя 25, которое соответствует абсолютному значению уровня когерентного детектора 1 в момент регистрации регенератором 3 каждого первого символа(первым символом условно считается тот из символов в каждой кодовой комбинации неперекодированных символов на выходе регеренатора 3, который во времениЗО предшествует соответствующему синхросимволу на выходе кодопреобразовате. - ля 4). Еа фиг 2 е, 3 цифрой1 обозначены соответственно каждый первыйрегистрируемый символ и соответствующий ему уровень когерентного детектора 1, зафиксированный блоком 24,абсолютное значение которого в цифровом коде записывается в блок 27, ацифрой 2 обозначены соответственнокаждый второй регистрируемый символи соответствующий ему уровень когерентного детектора 1, зафиксированный блоком 24,Каждое записываемое в блоке 27кодовое число сохраняется в нем доприхода следующего импульса последовательности с выхода блока 6 управления(фиг. 2 н 150Блок 22 и блок 6 управления так-,тируются импульсной последовательностью с выхода блока 23(фиг. 2 Ы)который обеспечивает задержку импульсов с выхода блока 5 выделения такто вой частоты(фиг, 2) на время, превышающее ин 1 ервал времени, необходимыйдля преобразования аналого-цифровым 54 10преобразователем 25 аналоговогоУровня в цифровой код. При этомпередние фронты управляющих импульсов(фиг. 2 н, поступающих на блок 27,запаздывают во времени относительномоментов появления преобразованныхкодовых чисел на выходе аналогоцифрового преобразователя 25, чемобеспечивается надежная перезаписькодовых чисел в блок 27. Каждое первое записанное в блоке 27 кодовоечисло, соответствующее первому регистрируемому символу, сразу же подается с его выхода на второй вход элемента 26 сравнения. С приходом последующего тактового импульса с выходаблока 5 выделения тактовой частоты(фиг. 2)на выходе аналого-цифровогопреобразователя 25 появится второекодовое число, соответствующее второму регистрируемому регенератором3 символу, во времени совпадающемус соответствующим синхросимволомна выходе кодопреобразователя 4.В элементе 26 сравнения в этом случаесравниваются между собой первоекодовое число, записанное в блоке27, и последующее второе кодовоечисло с выхода аналого-цифровогопреобразователя 25, В момент приходаимпульса последовательности с второго выхода блока 6 управления(Фиг, 2 о) результат сравнения двухчисел в виде логических уровней с выходов блока 2 сравнения записываетсяв соответствующие триггеры 8 и 9памяти блока 7,В блоке 7 коррекции ошибочных символов сигнал двоичных данных с выхода кодопреобразователя 4 подается через мультиплексор 13 на триггер 15 коррекции, Триггеры 15,17,18 и 19 коррекции соединены между собой последовательно(выход второго триггера 17 соединен с первым входом последующего триггера 18 через второймультиплексор 14) и образуют четырехразрядный регистр сдвига. При эт.м неискаженные синхросимволы в двоичной последовательности, поступающей на вход сумматора 10 по модулю двас выхода триггера 17 коррекции, вовремени и по значениям. совпадаютс имитируемыми синхросимволами,поступающими на второй вход этого сумматора с третьего выхода блока 6 управления. Совпадение во времени принимаемых и имитируемых синхросимволов обеспечивается соответствующимфазированием блока 6 управления блоков 22 выделения синхросигнала.Таким образом, в сумматоре 10 по. модулю два производится сравнение имитируемых синхросимволов с прини 5 маемыми синхросимволами. При этом, если какой-либо синхросимвол в принимаемой двоичной последовательности не совпадает с соответствующим имитируемым синхросимволом, т.е. имеет место сбой 1,ошибка)принимаемого синхросимвола, то производится коррекция(инвертирование)либо символа, предшествующего искаженному синхросимволу(инвертируется двоичный сим 5 вол, записанный в триггер 18 коррекции), либо символа следующего за искаженным синхросимволом(инвертиру - ется двоичный символ, записанный в триггер 15 коррекции). Коррекция20 того или иного символа производится в зависимости от результата сравнения в блоке 2 сравнения абсолютных значений уровней когерентного детектора 1.Рассмотрим более подробно процесс25 корректирования ошибочных символов в принимаемой последовательности двоичных данных.Если бы отсутствовали искажения принимаемого сигнала, то видеосигнал на выходе когерентного детектора 1 по форме соответствовал бы модулирующей двоичной последовательности на передающей стороне(фиг. 28) , соответственно полностью совпадала бы З 5 с модулирующей последовательностьюФи последовательность регистрируемых (регенерируемьд) символов на выходе регенератора 3 фяиду задержки в канале связи видеосигнал.на фиг. 2 Ъ 40 изображен несколько смещенным во времени относительно модулирующего сигнала показанного на фиг. 2 0)Однако вследствие действия помехв канале связи в один из моментоврегистрации очередного символа твидеосигнал вместо положительногопринимает отрицательное значение(фиг. 2 Ц, т.е. в этот моментвремени напряжение помехи на входе 50устройства действует противофазнопо отношению к напряжению сигнала,а фаза результирующего колебанияпринимает такое значение по отношениюк опорному колебанию когерентного 55детектора 1, при котором полярностьвыходного напряжения когерентногодетектора 1 противоположна по отношению к тому, если бы на вход устройства поступал только один сигналбез помех.Таким образом в момент времени 1имеет место ошибочная регистрацияпервого символа одной из шестиэлементных комбинаций неперекодированных символов (фиг. 2 О, 2 Е), т.е.вместо символа "1" принят символ"О", который обозначен цифрой 1.В момент времени 15 имеет местоошибочная регистрация второго символа другой шестиэлементной комбинациинеперекодированных символов, т.е,вместо симгола О" принят символ"1"1,фиг. 2 ь,2,р) , который обозначенцифрой 2,После относительного перекодирования символов кодопреобразователем4(фиг. 2) одиночные ошибки, имеющие место на выходе регенератора 3(фиг. 2 Е) удваиваются,ошибочные символы показаны стрелками). Таким образом, если обнаружен сбой(ошибка)синхросимвола после относительногоперекодирования символов, то эторезультат того, что ошибочно зарегистрирован регенератором 3 либо первыйсимвол в соответствующей комбинациинеперекодированных символов, либовторой символ этой комбинации. Впервом случае оказывается искаженнымв перекодированной двоичной последовательности кроме синхросимвола ещеи предшествующий ему информационныйсимво(Аиг. 2;, этому случаюсоответствует момент времени 1,),Во втором случае искаженным становится кроме синхросимвола еще и следующий за ним информационный символ(фиг. 2 е,, момент времени) .При обнаружении сбоя относительного перекодирования требуется корректировать либо символ, предшествующийискаженному синхросимволу, либо символ, следующий за искаженным синхросимволом. А для этого надо знать,какой из двухимволов (первый иливторой) в соответствующей кодовойкомбинации неперекодированных символов ошибочно зарегистрирован регенератором З,т.е, необходимо найти,какой из этих двух символов наименеенадежный.Таким образом, чтобы определитькакой из двух следующих один вадругим символов(первый или второй)ошибочно зарегистрирован регенератором 31,если обнаружнно, что соответ 13 1138 ствующий синхросимвол на выходе кодо- преобразователя 4 искажен), необхрдимо сравнить абсолютные значения 1 С) , когерентного детектора 1 в моменты регистрации этих символов. При этом искаженным следует считать тот символ, которому соответствует меньшее значение(С;1, Так, например, после момента времени 11 в блоке 27 блока 2 сравнения записывается абсолютное 10 значение когерентного детектора 1 С;)в цифровом коде, соответствующее первому регистрируемому символу в данной комбинации неперекодированных символов. С приходом на первый вход элемента 26 сравнения последующего второго значения(С )в цифровом коде, соответствующего второму регистрируемому символу, на первом и в втором выходах элемента 26 сравне-: ния появятся единичные логические уровни. Это означает, что значение С,)меньше значения(С). На фиг, 2 2 показано, что значение (С соответствующее амплитуде отрицательно 25 го квантованного уровня когерентного детектора 1, зафиксированного в момент времени 1 и обозначенного цифрой 1, меньше последующего значения (С), соответствующего амплитуде положительного квантованного уровня, обозначенного цифрой 2.С приходом в момент времени 1 импульса последовательности с второго выхода блока 6 управления фиг.20) единичные логические уровни с выхо 35 хов блока 2 сравнения записываются в триггеры 8 и 9 памяти блока 7. При этом на второй вход элемента И 11, подключенного к прямому выходу триггера 8 памяти, поступает единичный 40 логический уровень, а на входы сумматоров 16 и 20, подключенных соответственно к инверсному и прямому выходам триггера 9, памяти, поступают соответственно нулевой и единичный 45 логические уровнина фиг. 2 я 1 пред.ставлено выходное напряжение триггера 9 памяти, поступающее на сумматор 20 по модулю два, т.е. с прямого выхода триггера 9 памяти). В следующий 50 тактовый интервал после момента времени 1, )производится очередной сдвиг двоичйой информации в регистре сдвига, состоящем из триггеров 15.,17, 18 и 19 коррекции, 55В сумматоре 10 производится сравнение принимаемогос выхода триггера 17 коррекции)и имитируемого блоком 6 95414синхросимволов фиг. 2 л р), При этом регистрируется ошибка, т.е. на выходе сумматора 10 по модулю два .появляется логическая "1"(несовпадение),а на выходе элемента И 11 появляется одиночный импульс, длительность которого равна длительности импульса, по-. ступающего на вход элемента И 11 с четвертого выхода блока 6 управления. Этот импульсный сигнал ошибки подается на управляющие входы мультиплексоров 13 и 14, которые в этом случае подключают к сигнальным входам триггеров 15 и 18 коррекции выходы соответствующих сумматоров 16 и 20, В результате на вход триггера 15 коррекции поступает его выходной логический уровень(так как на второй вход второго сумматора 16 по модулю два подается логический"0" с инверсного выхода триггера 9 памяти и сумматорне инвертирует логический уровень,поступающий на первый его вход), а на вход триггера 18 коррекции поступает его противоположный логический уровень (так как на второй вход сумматора 20 подается логическая "1" и сумматор инвертирует логический уровень, поступающий на первый его вход) . Одновременно сигналошибки поступает на вход элементаИ 12, разрешая тем самым прохождение на его выход одного импульса коррекции ь момент времени 1 (фиг. 2 Р), выделяемого из последовательности. тактовых импудьсов с выхода блока 5 выделения тактовой частоты. Этот импульс, проходя через элемент ИЛИ 21, поступает на тактовые входы триггеров 15 и 18 коррекции фиг. 2 с момент времени ) обеспечивая перезапись логических уровней (симвдлов) этих триггеров. При этом состояние триггера 15 коррекции не изменяется (фиг, 2), а в триггер 18 коррекции записывается его противоположный выходной логический уровеньфиг,2 м стрелка, соответствующая моменту времени 1 означает, что искаженный символ до этого момента времени еще хранится в триггере 18 коррекции, после чего происходит его инвертирование).К следующему моменту времени 14 ( фиг. 2 ь) на входы мультиплексоров 13 и 4 поступает нулевой логическийуровень, поскольку длительность импульса, поступающего с четвертого выхода блока 6 управления на вход16 138954 два подается логическая "1, а на 15 элемента И 11, меньше длительностиимитируемого синхросимвола(фиг.2 а),к этому моменту времени мультиплексоры 13 и 14 подключают к первымвходам триггеров 15 и 18 коррекциисоответственно выход кодопреобразователя 4 и выход триггера 17 коррекции, т.е. триггеры 15,17,18 и 9коррекции снова образуют четырехразрядный регистр сдвига. После это- Ого с приходом тактового импульсас выхода блока 23 на вторые (тактовые)входы этих триггеров коррекции вмомент времени 14 на вторые входытриггеров 15 и 18 коррекции этот импульс поступает через элемент ИЛИ21)производится очередной сдвигдвоичной информации. При этом в триггер 19 коррекции записывается откорректированный информационный символ( фиг. 2, который во времени предшествовал искаженному синхросимволуфиг. 2.1 искаженный синхросимволпоказан стрелкой.Аналогичным образом производится 25корректирование другого ошибочно принятого информационного символа вдвоичной последовательности перекодированных символов, который являетсяискаженным вследствие того, что в 30момент времени 1 регенератором 3ошибочно зарегистрирован второй символ в соответствующей комбинации неперекодированных символов,В этом случае в блок 27 блока 2сравнения в тактовом интервале, предшествующем моменту временизаписывается число, которое большепоследующего второго числа, поступающего на элемент 26 сравнения 40непосредственно после момента времени 1 т.е. абсолютное значение эидео -сигнала в момент, регистрации первогосимвола данной комбинации неперекодированных символов больше абсолютного 45значения видеосигнала в момент регистрации последующего второго символа(на фиг. 2 2 отрицательный квантованный уровень, предшествующий моменту времени 15 и обозначенный цифрой501, по абсолютной величине большепоследующего положительного квантованного уровня, обозначенного цифрой 21. При сравнении этих чисел вблоке 2 сравнения в момент времени1(фиг. 20) в триггеры 8 и 9 памяти55записываются соответственно единичный и нулевой логические уровни,Приэтом на вход сумматора 16 по модулю вход сумматора 20 по модулю два логический "О"(фиг. 2 ш). С приходом импульса коррекции в момент времени(фиг. 2 о 1 на тактовые входы тригЧгеров 15 и 18 коррекции производится коррекция (инвертирование) ошибочно принятого информационного символа, следующего за ошибочно принятым синхросимволомфиг, 2 стрелка, соответствующая моменту времени 11 как и в предыдущем случае означает, что искаженный информационный символ до этого момента времени еще хранится в триггере 15 коррекции, после чего происходит его инвертирование 1 . В последующий момент времени 1 В производится очередной сдвиг двоичной информации в регистре сдвига, состоящем из триггеров 15,17, 18 и 19 коррекции. В триггер 15 коррекции записывается очередной символ с выхода кодопреобразователя 4(фиг. 2 Ц , а в триггер 17 коррекции записывается откорректированный информационный символ, который во времени следует за искаженным синхросимволом(фиг.2, оставшийся искаженным синхросимвол показан стрелкой). В последующие тактовые интервалы двоичная информация последовательно сдвигается во времени, с выхода триггера 19 коррекции (Вых. 2) снимается откорректированная последовательность двоичных данных(фиг. 2) . Из сравнения двоичных последовательностей на первом и втором выходах устройства(фиг.2) видно, что в откорректированной двоичной последовательности(фиг.2 остались искаженными только одиночные синхросимволы, а все информационные символы соответствуют переданным(фиг. 29 т.е. произведено корректирование двух ошибочно принятых . информационных символов. Если обнаружен сбой (ошибка)синхросимвола, а соответствующие два сравниваемых в блоке 2 сравнения числа равны,то в триггер 8 памяти блока 7 коррекции ошибочных символов записывается логический "О", который, поступая на вход элемента И 11, запрещает прохождение на его выход импульсного сигнала ошибки, тем самым исключается неправильное корректирование символов в случае, если невозможно достоверно определить наименее надежный символ.

Смотреть

Заявка

3652878, 11.10.1983

ПРЕДПРИЯТИЕ ПЯ В-2132

ШАДРИН БОРИС ГРИГОРЬЕВИЧ

МПК / Метки

МПК: H04L 27/22

Метки: относительной, приема, сигналов, телеграфии, фазовой

Опубликовано: 07.02.1985

Код ссылки

<a href="https://patents.su/11-1138954-ustrojjstvo-dlya-priema-signalov-otnositelnojj-fazovojj-telegrafii.html" target="_blank" rel="follow" title="База патентов СССР">Устройство для приема сигналов относительной фазовой телеграфии</a>

Похожие патенты