H03M 5/00 — Преобразование формы представления отдельных цифр
Способ кодирования сигнала с частичным откликом для передачи цифровой информации
Номер патента: 1297230
Опубликовано: 15.03.1987
Авторы: Алябьев, Легейда, Муравник
МПК: H03M 5/00
Метки: информации, кодирования, откликом, передачи, сигнала, цифровой, частичным
...НЕ 8 соединен с информационным входом устройства кодирования. Из-за задержки сигнала в элементе 1 задержки на один тактовый интервал импульс на выходе элемента И 7 Формируется только в том случае если на вход устройства кодирования после последовательности из К+2 символов "О" поступает хотя бы еще один импульс "О". В случае появления импульса на выходе элемента И 7 он устанавливает КБ-триггер 14 в состояние "1". 25 Сигнал с прямого выхода КБ-триггера 14 через элемент ИЛИ 16 поступает на управляющий вход логического коммутатора 17 и подключает к выходу этого коммутатора 17 выходы второго 30 и третьего формирователей 11, 12 импульсов. Одновременно с этим на выходе второго Формирователя 11 импульсов, запускаемого импульсом с выхода...
Преобразователь кодовых интервалов времени
Номер патента: 1297231
Опубликовано: 15.03.1987
Автор: Губницкий
МПК: H03M 5/00
Метки: времени, интервалов, кодовых
...30 поступает на К-вход 0-триггера 15 ивозвращает его в исходное состояниеТаким образом, на выходе 0-триггера 15, а следовательно, на Р-входе триггера 14 присутствует импульс 35 длительностью, равной разрешающейспособности Ь, , причем его передний и задний фронты отстоят от номинального значения временного положения последнего импульса на время, 40равное +2Поскольку передний фронт третьегопоследнего) входного импульса насинхровходе триггера 14 расположенвнутри импульса на его 0-вхо де, онпереведет в "1" триггер 14 и, следовательно, на первых входах всех элементов И-НЕ 19 второй группы 18 присутствует " 1". Поскольку в регистре5 в исходном состоянии записана " 1"только на выходе его первого разряда,который соединен с вторым входомпервого...
Устройство для передачи и приема дискретной информации
Номер патента: 1298942
Опубликовано: 23.03.1987
Автор: Сюрин
МПК: H03M 5/00, H04L 17/00
Метки: дискретной, информации, передачи, приема
...(ПСП), на число шагов, равное десятичной цифре, соответствующей двоичной комбинации первичного кода. Под действием тактовых импульсов номинальной частоты, поступающих на вход элемента ИЛИ 3 и далее на тактовый вход регистра 4 сдвига, производится выдача в канал связи через блок 5 задержки ПСП с новой фазой. Принимаемая из канала последовательность поступает на вход первого регистра 9 сдвига и на первый вход сумматора 10 по модулю два, на второй вход которого подается последовательность, формируемая первым регистром 9 сдвига. Если из канала поступает ПСП, не содержащая ошибок, то с выхода сумматора 10 по модулю два через инвертор 18 на счетный вход счетчика 20 поступает последовательность нулей, При наличии в принимаемой...
Устройство для декодирования двоичных последовательностей
Номер патента: 1431075
Опубликовано: 15.10.1988
Авторы: Величенков, Косолапов, Медников, Наумкин, Тимошенков, Френкель
МПК: H03M 5/00
Метки: двоичных, декодирования, последовательностей
...проверочных сумматоров организуется 1 проверок текущего символа а последовательности. 1 выха 1дов блока проверочных сумматоров 2 подключены к 1 входам мажоритарногоэлемента 3, который формирует на своем выходе путем голосования побольшинству" значение текущего символа а, с меньшей вероятностью ошибки, чем на входе. С выхода мажоритарного элемейта 3 символы последовательности поступают на и-разрядный, где п - степень полинама, описывающего М-последовательность, дополнительный регистр 4, к соответствующим разрядам которого подключенывходы определителя 5 координат ивходы Формирователя 6 координатсогласно соотношениям 3: нс 1 с с -х = 5 С а- +и-1:-1-С соответственно, В данном примере в формирователе б координат нет ни одного палусумматара и...
Декодирующее устройство
Номер патента: 1522409
Опубликовано: 15.11.1989
Авторы: Алиев, Ахундов, Бабаев, Мкртычев
МПК: H03M 5/00
Метки: декодирующее
...на его выходе появляется фронт импульса, устанавливающий триггер 8 в "0" и дающий разрешение на сравнение задающих кодов и выходного состояния счетчика 12, При совпадении кодов на входах одного из элементов 5 и 6 сравнения на их выходах образуется сигнал "1", который включает индикатор 11 вызова. Если же совпадения кодов не произошло в течение промежутка времени, равного периоду .Т ПС-последовательностей, что может иметь место при анализе номера другого абонента или ошибке при передаче, импульс с выхода переноса счетчика 20 устанавливает схему в исходное состояние.Таким образом, в устройстве опознание номеров абонентов осуществляется независимо от направления сдвига между принимаемыми ПС-последовательностями, благодаря чему...
Устройство для декодирования манчестерского кода
Номер патента: 1524181
Опубликовано: 23.11.1989
Авторы: Алексеенко, Алмаев, Ващилин, Долгих, Смоленская
МПК: H03M 5/00, H03M 5/14
Метки: декодирования, кода, манчестерского
...и = Т Г (четное число).йПри этом должны соблюдаться соотношения 1, 2, 3. Первый выход сдвигового регистра 12 является выходомразряда 0,5 д второй выход - выходом последнего разряда, т.е. врассматриваемых примерах п 2 = 8,Окончание операции декодированияинформационного сообщения фиксируетя установкой высокого логического 40уровня на втором выходе сдвиговогорегистра 12, что приводит к срабатыванию инвертора 14, на выходе которого устанавливается сигнал низкого логического уровня, сбрасывающийтриггер Ь. Сброс триггера 6 переводит устройство в исходное состояние, Таким образом, во время декодирования информационного сообщения1все время установлен сигнал Несущая", инициирующий наличие входногокода,При ситуации "Обнаружение...
Преобразователь кодов
Номер патента: 1548846
Опубликовано: 07.03.1990
Авторы: Гузик, Золотовский, Коробков
МПК: H03M 5/00, H03M 7/00
Метки: кодов
...для использования в цифровых вычислительных машинах различного назначения.Цель изобретения - повышениебыстродействия преобразователя,На чертеже представлена функциональная схема преобразователя кодов.Преобразователь содержит входы 1,элементы И 2.1-2.4, элементы ИЛИ3.1-3.3, элементы ИСКЛЮЧАЮЩЕЕ ИЛИ4.1-4.4 и выходы 5.Преобразователь, кодов работаетследующим образом,На Входы х, х, х, Х,1 х,хподается преобразуемый код, Младшийзначащий разряд х и знаковый разряд х проходят на выходы устройства у удне меняясь, Массив путейи первая значащая единица в младшихразрядах проходя через устройствоне меняясь. Все остальные значащиеразряды инвертируются.Таким образом, данным преобразователем кодов реализуется преобразование видах, х ъ 0пн2 - хх (...
Формирователь многочастотных сигналов
Номер патента: 1587636
Опубликовано: 23.08.1990
Авторы: Борисиков, Ткаченко, Фомин, Чистяков, Шомников
МПК: H03M 5/00
Метки: многочастотных, сигналов, формирователь
...так как единичное состояние на выходе и-го разряда счетчика 4 теперь будет на другом входе элемента ИЛИ-НЕ 3 еще ровно 2 " " тактов. По истечении двух тактов работы генератора 1 на и-м выходе счетчика 4 будет нулевой сигнал, что соответствует возврату формирователя в исходное состояние.За 2" тактов работы генератора 1 на выходе сумматора 8 последовательно формируется производящий код, определяемый выражением51 Гработы генератора 1. За те же 2" так-тов работы генератора 1 на выходахблока 13 будут сФормированы Мкодов Уолша с числом элементов 2 ". Всумматорах 12 осуществляется поэлементное сложение по модулю два производящего кода с каждым кодом системыУолша и со значением соответствующегоразряда регистра 10. Состояние разрядов...
Устройство для формирования четверично-кодированных последовательностей
Номер патента: 1608799
Опубликовано: 23.11.1990
Авторы: Борисиков, Гришин, Чистяков, Шомников
МПК: H03M 5/00
Метки: последовательностей, формирования, четверично-кодированных
...этом на остальных (и) позициях у)-го информа ционного входа установлены нулевые потенциалы.Состояния элементов памяти регистра 5в динамическом режиме работы счетчика 4 остаются неизменными, даже если на ин 1008799ф р мя вы ре ни ус из ми ис о из о на сл д росо тпе впо твы оскогДЯ ка ми ры мо дво лом т и (по кот а, дае а, если Оинф = 01 р, если Оинф = 1) д, если Оинф = 0 у, если Оинф = 13 если Оупр =0 если Оупр 1 =- 1 аличие в предлагаемом устройстве локих блоков 6, дающих устройству втоинформациОнные входы у 1, у, ,уп,оляет менять структуру производящейедовательности, формируемой на высумматора 12 и поступающей на втовход сумматора 13, и, следовательно, 45ть структуру двоичного производногона информационном входе модулятоо является...
Устройство для формирования четверично-кодированных последовательностей
Номер патента: 1644385
Опубликовано: 23.04.1991
Авторы: Гришин, Чистяков, Шомников
МПК: H03M 5/00, H03M 7/00
Метки: последовательностей, формирования, четверично-кодированных
...информационных входов, а под действием единичных элементов - соответствующие разряды другой группы информационных входов. Одновременно под действием нулевых элементов последовательности Радемахера открывается элемент И 2, пропускающий импульсы генератора 1 на тактовый вход счетчика 10, состояние которого начинает меняться. Последовательность, формирующаяся на выходе х-го разряда (где= 1, 2 п) счетчика 10, поступает на (1+1)-й разряд соответствующей группы входов мультиплексора 7. Так как на первом разряде этой группы информационных входов мультиплексора 7 одновременно действует нулевой эле.мент последовательности Радемахера, то последовательности с выхода мультиплексора .7 будут Формировать нечетные элементы заданного 1)-кода.Под...
Устройство для формирования многофазных сигналов
Номер патента: 1711333
Опубликовано: 07.02.1992
Авторы: Белоусов, Давыденко, Литовкин, Шомников
МПК: H03M 5/00
Метки: многофазных, сигналов, формирования
...счетчика и первого регистра соединенысоответственно с одноименными первыми и вторыми входами первого сумматора, выходы которого соединены содноименными входами первого преобразователя кода, выходы которогосоединены с одноименными первыми входами второго сумматора, выходы кото"5 17113После запуска устройства триггер2 переходит в единичное состояние.Одновременно на выходе, элементаИЛИ-НЕ 3 образуется перепад уровняс единичного на нулевой, что обеспе-.5чнвает установку нулевого уровня навходах уста новки в нуль счетчи ка 5и второго регистра 11, запись состояний, которые были на информационнцхвходах в момент стробирования запускающего импульса, в первый регистрб, запуск модулятора 12, Так как нулевой уровень на входе установки внуль...
Преобразователь кодированных сигналов
Номер патента: 1748255
Опубликовано: 15.07.1992
Авторы: Топольский, Тяжкун
МПК: H03K 5/00, H03M 5/00
Метки: кодированных, сигналов
...выпрямители 3 и 4, трансформаторы 5 и 6,блоки управления 7 й 8, пороговые элементы 9 и 10, причем входы устройства соединены с управляющими входами ключей 1 и2, вход питания ключа 1 соединен С выходамключа 2 и первым вь 1 ходом выйрямителя 4,второй выход которого соединен с вторымвыходом выпрямителя 3 и общими входамиключей 1 и 2, выход ключа 1 соединен с, входом питания ключа 2 и первым выходом 174 4выпрямителя 3, входы выпрямителей 3 и 4соединены с выводами первых обмотоктрансформаторов соответственно 5 и 6, выводы и средняя точка вторичных обмоток5 трансформаторов 5 и 6 соединены с выходами блоков управления соответственно 7 и 8,средние точки вторичных обмоток трансформаторов 5 и 6 через пороговые элементы9 и 10 связаны с выходами...
Декодирующее устройство
Номер патента: 1783612
Опубликовано: 23.12.1992
Авторы: Манукян, Маркарян, Хонари
МПК: H03M 5/00, H03M 5/14
Метки: декодирующее
...НЕ соединен со вторым входом блока управления 6 и первым входом блока коммутации 7, первый выход блока управления 6 подключен ко второму входу блока аналоговой памяти 3, второй и третий выходы соединены соответственно с вторым и третьим входами блока коммутации 7, четвертый выход подключен к С-входу второго триггера 16, первый выход блока коммутации 7 соединен с третьим входом блока аналоговой памяти 3, второй выход соединен с третьим входом компаратора 8, со вторым входом дешифратора 9, и С - входом первого триггера 15, первый выход дешифратора 9 соединен через второй 10 элемент НЕ с первым входом первого 12 элемента И, второй выход дешифратора 9 соединен с первым входом второго 13 элемента И, третий выход дешифратора 9 соединен...
Устройство для преобразования цифровых сигналов
Номер патента: 1803982
Опубликовано: 23.03.1993
Авторы: Джавахишвили, Нанобашвили, Сванидзе, Харатишвили
МПК: H03M 5/00
Метки: преобразования, сигналов, цифровых
...на вход первой дифференцирующей цепи С 181 и, кроме того, на вход инвертора Э 1, Инвертированный сигнал (фиг. Зб) подается на вход второй дифференцирующей цепи С 2 В 2. Выходные сигналы дифференцирующих цепей (фиг, 3 в, г) подаются на входы ключей-повторителей Эг и Эз нэ выходах которых сигналы имеют форму, приведенную на диаграммах фиг, 3, д. е. Выходы элементов Э 2 и Эз являются соответственно вторым и третьим выходами формирователя импульсных последовательностей,Сигналы д и е являются. сигналами тактовой частоты, сдвинутыми друг относительно друга по фазе на 1800. Эти сигналы объединяются с помощью логического элемента ИЛИ (Э 4), вследствие чего на выходе последнего формируется сигнал удвоенной тактовой частоты 21 т (фиг,...