Устройство для отображения информации
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Номер патента: 1354182
Автор: Кудреватых
Текст
(57) Изобретениетельной технике изовано прн разрабустройств отображфнческой информацння - расширениеустройства путемнасти отображениятивно-изменяемыми ОТОБРЛЖ и устроиствПод ред.йтбарда. М.70 25,Э5,ОСУДАРСТВЕННЫЙ КОМИТЕТ СССР О ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТНРЫТИ(21) (22) (46) (72) (53) (56) отобр И. И. 3879068/24-2419,12.8423.11.87. Бюл. У 4Ю,П.Кудреватых68.327.11 (088.8)Современные методыажения информации.ривошеева и А.Ч.Бр1981, сектроника, 1981, Уис, 1тносится к вычислиможет быть исполь- .тке универсальныхния знаковой и граи. Цель нзобретебласти применениябеспечення возможинформации с операпараметрами растра.13541 Цель достигается введением в устрой ство шинного Формирователя 1 б, блока 9 управления, дешифратора 23, вычитающего счетчика 22, триггера 7, блока 10 памяти программ и ,:рафики символов, блока 11 памяти кодов символов и мультиплексора б и соответствующих Функциональных связей. В устуройстве имеется возможность изменения матрицы разложения символа, что су 82щественно повышает гибкость устройства (позволяет отображать буквы различных алфавитов и иероглифы), улучшает эргономические характеристики,а возможность программного измененияпараметров растра позволяет использовать устройство практически с любымимониторами, использующими растровуюразвертку, и осциллографапж,2 ил.Изобретение относится к, вычислительной технике и может быть использовано при разработке универсальныхустройств отображения знаковой и графической информации.Цель изобретения - расширение об"ласти применения устройства путемвоэможности отображения информации соперативно-изменяемыми параметрамирастра,На фиг.1 представлена функциональная схема устройства на Фиг.2 - временные диаграммы раооты устройства.устройство содержит тактовый генератор 1, двоичный счетчик - делитель 2частоты, счетчик 3 знаков, строк ирядов, блок 4 памяти видеоинформации,регистр 5 сдвига, мультиплексор 6,триггер 7 Й-триггер), адресную магистраль 8, блое 9 управления (микропроцессор), блок 10 памяти программ и графики символов блок 11 памяти кодов символов, селектор 12 ад.реса, элементы И 13 и 14, шину 15 записи,. шинный формирователь 1 б, магистраль 17 данньх, регистры 8 и 19,шину 20 готовности блок 21 синхронизации, вычиГаюшии с нечик 22 дешифратор 23, .цифроаналоговый преобразователь (ЦАП) 26 счетчик 25 строк,ЦАП 2 б источник 27 опорного напряжения.Тактовый генератор 1 вырабатываетпрямоугольные импульсы с частотбйследования Г = 1,2 И МК) 1 ц где 11 число ячеек блока 4 памяти вкцеоинформации, М - число бит информации вслове блока 4 памяти видеоинформации,несущих информацию о видеосигнале(разрядно тре и 1 1 5 ) максимальная частота кадров или полу"кадров.Множитель "2" присутствует в формул 6 по той причине, что цикл обращеб ния к блоку 4 состоит иэ двух циклов:цикла считывания информации в регистр 5 сдвига и цикла передачи илиприема информации из или в 11 блока 9управления.10Такор повышение частоты тактовогогенератора 1 несколько повышает требование к параметрам отдельных блоков но в то же время гарантирует вы"сокое качество иэображения, так как35процесс обмена информацией с микропроцессором 9 не влияе на процессотображения информации,Разрядность счетчика-делителя 2частоты, выполненного в ниде счетчи 20ка, и объем памяти блока 21 зависятот типа используемой памяти видеоинФормации.Разрядность счетчика 3 знаков,строк и рядов определяется как логарифм по основанию два от числа ячеекв блоке ч, требуемый об=-.ем которогорассчитывается по формуле И а+Ь+с+й)(ер+1),ЗОгде Ы - число ячеек памяти блока 4;а,Ь,с,й - числа ячеек блока 4, отве"денных для формированиястрочного синхроимпульсамаксимальной длительности,35 левого бланкирующего импульса максимальной дли"тельности, правого бланкирующего импульса максималь"ной длительности, строкивидеосигнала соответственно4182 10 15 20 25 30 стра, которая осуществляется путемзаполнения блока 4 по программе, хранящейся в блоке 10, вид которой зависит. от параметров растра и сос"тояния регистра состояния,Запись информации в блок 4 осуществляется следующим образом.Микропроцессор 9 выставляет на адресную магистраль 8 адрес, а на маги"40 страль 17 данных - информацию, предназначенную для записи. Селектор 12адреса при совпадении адреса блока 4памяти видеоинформации с адресом, установленным на адресной магистрали 8,45 вырабатывает сигнал выбора, которыйс выхода селектора 12 адреса поступает на входы элементов И 13 и 14,разрешая тем самым прохождение сигналапо второму входу.Микропроцессор 9 после выставкиадреса и данных переводит шину 5 записи в активное состояние, подавая,тем самым команду записи, котораяпроходит через элемент И 13 и с выхо 55да его поступает на П-вход триггера 7и переключает шинный формирователь 16в режим передачи информации с магистрали 17 данных на входы блока 4 через время, определяемое частотой та. з 135(таким образом, сумма а,Ь,с,й - максимальное числоячеек блока 4, отведенныхдля формирования строки видеосигнала, синхронизирующих и бланкирующих строчныхимпульсов);е - число рабочих строк монитора с максимальным числомрабочих строк;Й - число строк, используемыхдля формирования местоположения нижней рабочей строки на экране монитора (максимальное);я - число строк, используемыхдля задержки формированияизображения, для исключениянелинейности кадровой развертки (максимальное);- число строк, используемыхдля формирования кадровогосинхроимпульса.:Разрядность регйстра 5 сдвига выбирается такой, чтобы в сумме с разрядностью регистра 19 получилась разрядность микропроцессора 9, Разрядность регистра 19 равна целому числу Н1 оя(К + 2), где К - число необходимых градаций яркости, слагаемое 2 резервирует два уровня для формирования синхронизирующих и бланкирующих импульсов (Б должно быть увеличено до ближайшего целого числа)Число дис" кретизации ЦАП 24 видеосигнала равно (К + 2), где К - число градаций яркости..Дешифратор 23 осуществляет выбор одного значения из (К + 2), Число предустановки вычитающего счетчика 22 равно 1, при этом должно выполняться условие Ьа, где а - число ячеек . блока 4, отведенных для формирования строчного синхроимпульса максимальной длительности.Разрядность счетчика 25 строк равна Б щ 1 оя(е + Е + я + ) (Ю должно быть увеличено до ближайшего целого числа, а е, Е, я, 3 определены выше).Число дискретизаций ЦАП 2 б (вертикального отклонения) должно быть равно сумме е, Е, я, 1, Разрядность ре" гистра 18 данных) равна разрядности микропроцессора 9 и блока 4Работу устройства можно разбить на этапы: задание режима работы, формирование растра и отображение информации. При включении питания микропроцессор 9 начинает выполнять программу инициализации, считывая коды команд из блока 10. Микропроцессор 9 под управлением программы инициализации опрашивает состояние переключателей (не показаны) или осуществляет переход на задания стандартного режимаработы. Задание стандартного режима работы или задание режима работыпосле анализа состояния переключателей режима включает задание параметров растра (а, Ь, с, д, е, й, я, 1)и задания состояния регистра состояния (его роль может выполнять одиниз.регистров общего назначения микропроцессора либо одна из ячеек ОЗУ,которое может входить в состав микропроцессора или подключено к нему . обычным образом и поэтому не показано).Регистр состояния может иметь следующие поля: поле кода яркости и поле признаков режима отображения (позитив/негатив, мигания, цвет, кодматрицы разложения или код графического дисплея и т.д.)После заданиярежима работы микропроцессор 9 переходит на программу формирования ра4182бсоответственно лог. "1" или лог. "О"в остальные разряды), В следующие Йячеек заносится код блокирующего импульса. Так Формируется одна активная строка для отображения видеоинФормации. Процесс повторяется программно столько раз, сколько необходимо сФормировать активных строк,Затем повторяется процесс Формирования строк рамки столько раз, что 1бы рабочее поле оказалось в центреэкрана монитора или на линейных участках кадровой развертки осциллогра ФаПроцесс Формирования кадровогосинхроимпульса аналогичен процессуФормирования ССИ, но его код записывается в значительно большее число тового генератора 1, разрядностью счетчика-делителя 2, инФормацией, "зашитои в блоке 21, и моментом обращения по отношению к состоянию счетчика-делителя 2. Сигнал синхронизации с выхода 28 блока 21 поступает на вход синхронизации триггера 7 и сигнал записи с выхода элемента И 13 записывается в триггер 7 и с выхода его поступает на один из входов мультиплексора 6.Сигнал с выхода 28 блока 21 переключает мультиплексор 6 и тем самым подключает адресную магистраль 8 к входам адреса блока 4. В случае использования динамической памяти с встроенным регистром адреса и мультиплексной передачей разрядов выбора строк и столбцов сигнал с выхода 29блока 21 переключит адрес, а связь с 6 локом 4 засинхронизирует это переключение.Одновременно с переключением адресных входов блока 4 с выхоцов счетчика 3 на адресную магистраль 8 произойдет подключение выхода триггера 7 к входу записи блока 4, команда запи си поступит в блок 4 и осуществится цикл записи.При Формировании сигналов синхронизации (кадровых (КСИ) и строчных(ССИ возможны несколько способов заполнения блока 4. По одному нз них микропроцессор 9 по программе, хранимой в блоке 1 О, заносит в первые аячеек блока 4 двоичное число старшие разряды которого, поступающие прнразвертке на вход регистра 19 управления, содержат коц синхроимпульса,дешиФрируемый дешиФратором 23, а востальные разряды записывается лог,1". В следующие (Ь+с+й) ячеек зано"сится инФормация, соответствующая амплитуде блокирующего импульса (старшие разряды поступают в регистр 19)икартинке рамки (лог. п 1 илилог, "О"), Таким образом Формируетсяпервая строка "рамки" иэображенияПроцесс повторяется столько раэ,сколько строк отведено для Формирова"ния "рамки" изображения.Затем в следующие а ячеек записывается опять код синхроимпульса, акод блокирующего импульса " только вЬ ячеек. В следующие с ячеек записывается код пробела (код соответствует уровню белого, если Фон белый, иуровню черного, если Фон черный и ячеек,На этом програю 1 ный этап Формирования растра заканчивается, на выход-х 3 О (Х), 31 , 32 (К) и 33 (КСИ)Формируются управляющие сигналы и2 устройство готово к отображению инЧФормации.На временной диаграмме 34 (фиг. 2)изображена периодическая последовательность импульсов, вырабатываемаягенератором 1. Диаграммы 35-38 - этосостояния выходов счетчика-делителя 2(реализован как вычитающий), временные диаграммы показаны для числапредустановки 11,Босьмиразрядный микропроцессор 9,З двухразрядный ЦАП 24, двухразрядныйрегистр 19 и шестиразрядный регистр 5сдвига реализуют семь уровней яркости (два разряда обеспечивают четырекомбинации и зависимость от уровня40сигнала с выхода регистра 5 сдвига,т.е. можно получить всего восемьуровней, но первый уровень используется для отображения слнхроимпульсаа семь - для передачи амплитуды ви,фВдеосигнала изображения).Счетчик-делитель 2 обеспечиваетдвенадцать состояний, что обеспечивает Формирование всех управляющих сигналов с выхода блока 21 по требуемымдиаграммам (Фиг. 2, диаграмма 39).Диаграммы 40-44 - состояния соответственно выходов 45-47, 29 и 28 блока 21. Диаграмма 48 - моменты переключения выходов мультиплексора 665,для простоты диаграммы показана безучета задержек относительно счетчикаделителя 2). Диаграмма 49 - состояние выходов блока 4,. Диаграммы изоб1354 ражены с учетом времени выборки из блока 4, что важно для синхронизации записи в регистры 19, 5 и 18 сигналами с выходов 45 и 46 блока 21.5Счетчик-делитель 2 по переднему фронту тактовых сигналов с выхода генератора 1 изменяет свое состояние, осуществляя перебор комбинаций на адресных входах блока 21. При состоянии "1" выходов 45-47 и 29 блока 21 ячейки блока 4 не выбраны (идет процесс подзаряда), выход 28 находится в состоянии О , что соответствуетнсостоянию мультиплексора 6, при котором адресные входы блока 4 подключены к выходам счетчика 3. По окончании состояния "1" сигнал на выходе 29 блока 21 изменит уровень (с лог. "1" на лог. "О") и адрес состояния счетчика 3 (адрес строки) фиксируется в адресном регистре блока 4 (происходит выборка строки динамической памяти). Зтот же сигнал поступает на младший разряд входа управления муль типлексора 6 и переключает адресные входы блока памяти к выходам счетчи". ка 3 для осуществления выборки столбцов.При состоянии "О" счетчика-делите 30 ля 2 выходы 45, 46, 29 и 28 блока 21 остаются прежними и формируется сигнал заема (на диаграмме не показан), по которому происходит предустановка в состояние 44 (фиг. 2), при котором35 выход 47 блока 21 изменит состояние на лог. О , осуществится фиксацияи исостояния счетчика 3, определяющая адрес столбца в регистре адреса блока 4, и осуществится полная выборка 4 О динамического блока памяти видеоин" формации (открываются. выходные формирователи (не показаны) и через время информация поступит на выход блока 4).В состоянии 44 не происходит изме кения состояния выходов 45-47, 29 и 28 блока 21 и лишь в конце состояния 43 (фиг. 2 выход 45 блока 21 перейдет из состояния лог, "О в сос- . тояние лог. "1", осуществляя запись информации в регистр 19 и переключение регистра 5 сдвига на параллельный прием информации, и по следующему сигналу синхронизации с выхода младшего разряда счетчика-делителя 2 осущест 5 б вится запись информации в регистр 5 сдвига.Сигнал с выхода 45 блока 21 поступает также на счетный вход счетчика 22 182 8при формировании синхроимпульса, Число предустановки счетчика 22 таково, что во время формирования ССИ счетчик 22 не успевает сформировать импульс заема (не формируется КСИ), импульс сброса счетчика 25 строк и происходит счет строк. Счетчик 25 меняет свое состояние по строчным синхроимпульсам с выхода дешифратора 23, ЦАП 26 формирует ступенчатое напряже-, ние.В конце состояния 43 (фиг. 2) сигналы с выходов 29 и 28 блока 2 перейдут в состояние лог. "1" и мультиплексор 6 переключит адресные выходы и вход записи блока 4 соответственно к адресной магистрали 8 и выходу триггера 7, а по сигналу с выхода 29 отключится выборка строк блока 4. Кроме того, изменение состояния выхода 28 блока 2 осуществит приращение счетчика 3 и запишет сигнал записи в триггер 7, если он присутствовал на его входе.В состоянии 42 сигналы управления не изменяются, а в конце состояния 41 сигналом с выхода 45 блока 21 (управление параллельным приемом регистра 5 сдвига) регистр 5 по импульсам с выхода младшего разряда счетчика-делителя 2 начнет выдвижение видеоинформации на вход ЦАП 24, который в зависимости от кода управления с выхода регистра 19 начнет формирование видеосигнала определенного уровня.В конце состояния 41 на выходе 47 формируется сигнал выборки столбцов динамической памяти и начинается про цесс восстановления блока 4 (его выходы перейдут в состояние 49,фиг.2). В конце состояния 40 счетчика-делителя 2 сигнал выборки строки )выход 29 блока 21) формирует адрес строки,счи" танный с магистрали 8 адреса, пере" ключит адресные входы блока 4 к адресным шинам магистрали 8 адреса, определяющим адрес столбца.В конце состояния 39 сигнал выборки столбцов (выход 47 блока 21) формирует адрес столбца, блок 4 в зависимости от состояния сигнала на входе записи, который в этот момент подключен к выходу триггера 7, работает либо в режиме записи информации с магистрали 17 данных, которая через шинный формирователь 16 по сигналу с выхода элемента И 13 подается на входы данных блока 4, либо в режиме чте 1354182ния, Если сигнала записи нет, формирователь 16 подключает к магистрали 17 выходы регистра 18,Состояния 38 и 37 аналогичны состояниям 44 и 43 (фиг, 2) с той разницей, что в это время адресный регистрблока 4 хранит состояние необходимыхразрядов адресной магистрали 8,При сигнале лог. "1" с выхода 46блока 21 информация запишется в регистр 18 (через элемент И 14, еслибыло обращение микропроцессора 9 кблоку 4, т.е. если сработал селектор 12 адреса), Этот же сигнал поступит на шину 20 готовности, что соответствует сообщению микропроцессору 9 о том, что на шинах данных инФормация истекла или что закончилсяцикл записи.При сигнале выбора строки лог."1" (выход 29 блока 21) начинаетсяподготовка динамической памяти к следующему циклу, а при состоянии лог."0" выхода 28 блока 21 адресные входы блока 4 подключены к выходам счетчика 3. По сигналу выборки столбцовв конце состояния 35 (фиг, 2) выходыблока 4 перейдут в состояние 36 иокончится цикл работы с микропроцессором 9. Счетчик-делитель 2 перейдетв состояние 34 и весь процесс повторится.Таким образом осуществляется последовательная выдача информации изкаждой ячейки блока 4, запись информации о ходе управления в регистр 1для каждого выбранного слова видеоинформации (6 бит) и преобразованиес помощью регистра 5 и ЦАП 24 в последовательный сигнал амплитуда которого зависит от состояния регистра 19,Дешифратор 23 построен так,что декодкрует код, при котором амплитудасигнала с выхода ПАП 24 соответствует амплитуде синхроимп".:г са, Выходные сигналы дешкфратора 23 можно использовать в качестве ССИ в мониторах с отдельньгм входом ССИ тибо в качестве сигнала внешней синхронизациив случае отображения информации наосциллографе.Счетчик 22 осуществляет вычитаниетолько в случаях, когда дешифратор 19дешифрует код синхроимпупьса и на вы "ходе ЦАП 24 формируется сигнал с амплитудой синхроимпульса, Если числопредустановки счетчика 22 больше мак скмального числа ячеек блока 4, отведенных для Формирования ССИ, сигнал заема со счетчика 22 возникает только при считывании КСИ их блока 4, т.е. счетчик 22 выполняет функции временного селектора, выделяющего КСИ, используемый в мониторах с отдельным входом КСИ,Сигнал заема с выхода счетчика 22 обнуляет счетчик 25 и прекращает Формирование ступенчатого напряжения на выходе ЦАП 26, Период ступенчатого напряжения на выходе ЦАП 26 равен периоду кадровой частоты к этот сигнал можно использовать в качестве сигна 20ла вертикального отклонения при выводе информации на осциллограф.В любую ячейку блока,4 можно записать произвогьную информацию. Так как два старших бита определяют код яркости,шесть младших отображаются в виде части строки на экране, возможно ото" бражать как цифробуквенную, так к графическую информацию.Отображение цифробуквенной информации осуществляется путем занесения н определенные ячейки блока 4 информации, соответствующей графике символа в определенной матркце разложения 1 для разложения русского и латинского алфавитов чаще используют матрицу 5 х 7 кли 7 х 9, а иероглифов 32 х 32). Р некоторых случаях для разложения прописных к строчных букв кспользуют матрицы 7 х 9 и 5 х 7, что существенно повышает гибкость устройства (позволнет отображать буквы различных алфавитов и иероглифы), улучшает эргономические характеристики.Ь предлага.емом устройстве процесс синтеза графики символа реализуется с помощью микропроцессора 9 по программе, хранимой в блоке 10,1 При этом считывается из блока 11 код .екущего символа, предназначенного дпя отображения,Ишсропроцессор 9 анализирует состояние регистра состояния (не показан) определяет матрицу разложения и режим отображения (позитив негатив, мигание и т.д.,1, считывает из специальной области блока 10 в зависимости от кода символов слово, соответствующее первым шести битам первой строки графики символа, к перепк" сывает его в блок 4., затем второй строки и т.д. столько раз, сколько строк в матрице разложения символа.11 1 ЗВ зависимости от режима выводасчитанная информация записывается,вблок 4 в прямой или инверсной форме,что соответствует режиму отображенияв позитиве или негативе. Если используется матрица разложения 5 х 7, пятьбит строки используются для выводасимвола, а один - для реализациипробела. Если число столбцов в матрице разложения больше шести бит, каждая строка символа может быть считана за несколько циклов. Таким образом реализуется возможность отображения символов в различных режимах сразличными матрицами разложения.Так как процесс знакогенерацииреализуется программно, для генерациисимвола с другой графикой либо с другой матрицей разложения достаточновызвать другую программу либо изменить ее входные параметры, Такая возможность позволяет оперативно изменять используемый алфавит и графикусимволов и испольэовать одно устройство для вывода как цифробуквенной,так и графической информации,Предлагаемое устройство формируетполный видеосигнал (сигнал с выходаЦАП 24, содержащий видеосигнал, ССИи КСИ), который может подаваться навидеовход телевизионного приемникадля отображения. На выходах дешифратора 23 и счетчика 22 формируютсяССИ и КСИ, что позволяет использоватьэто устройство для работы с мониторами, имеющими раздельные входы ССИ иКСИ и не имеющими схем селекции этихимпульсов иэ видеосигнала, Наличиеступенчатого сигнала с периодом кадровой частоты с выхода ЦАП 26 и раздельных сигналов строчной частоты ивидеосигнала при подключении их со,ответственно на входы вертикальногоотклонения, внешней синхронизации иуправления яркостью позволяет использовать устройство для отображения информации на экране осциллографа.формула изобретенияУстройство для отображения информации, содержащее тактовьй генератор, выход которого подключен к входу двоичного счетчика-делителя частоты счетчик знаков, строк и рядов,. блок памя- ти видеоинформации, выходы которого подключены к информационным входам регистра сдвига, первый и второй циф 541822роаналоговые преобразователи, два регистра, счетчик строк, дв элемента И.,селектор адреса, вхоц опорного напря" 5жения второго цифроаналогового преоб"разователя соединен с источнпомопорного напряжения, триггер и блоксинхронизации, о т л и ч а ю щ е ес я тем, что, с целью расширения области применения устройства путемобеспечения возможности отображенияинформации с оперативно изменяемымипараметрами растра, оно содержит шинный формирователь, блок управления,дешифратор, вычитающий счетчик, блокпамяти программ и графики символов,блок памяти кодов символов и мультиплексор,информационные входы первойгруппы которого соединены с выходамисчетчика знаков, строк и рядов, адресный вход - с выходом триггера, адресные входы группы - с выходами первой группы блока управления, подк.тюченнымн к адресным входам блоков па мяти программ и графики символов икодов символов, выходы счетчика знаков, строк и рядов соединены с информационными входами мультиплексора,первый выход блока синхронизации сое-, ЗО динен с синхровходом первого регистра, управляющим входом регистра сдвига и счетным входом вычнта ощего счетчика, второй выход - с первым входомпервого элемента И, второй вход которого и первый вход второго элемента Иподключены к выходу селектора адреса,второй вход второго элемента И соединен с выходом первого элемента И,подключенным к синхровходу второго ре гистра, управляющим входам блокауправления и блокам памяти программ играфики символов и кодов символов,третий выход блока синхронизации соединенс входом выборки столбца блока памяти 4 видеоинформации, четвертый выход - свходом выборки строки блока памятивидеоинформации и первым управляющимвходом мультиплексора, пятый выход -с вторым управляющим входом мультиплексора,счетным входом счетчика знаков, строк и рядов и синхровходомтриггера, информационный вход триггера соединен с выходом второго элемен. та И, подключенным к управляющему . 55 входу шинного формирователя, информационные входы первой группы которогоподключены к выходам блока памятипрограий и графики символов, блокауправления и блока памяти кодов симво.1 1 1 .1 1 1 О Ъ Ю 1 У 26,7, оставитель И. Загинайко ехред М.Ходавлч Корректор С.Шекмар р П.Гере ПодписноСР аз 5694/43ВН Тираж 671 ИИПИ Государственного по делам изобретений 35, Москва, Ж, Раушкомитета и открыт кая наб. тная, 4 Производственно-полиграфическое предприятие, г. Ужгород, ул. 13 13541 лов, выходы готовности блока управления и блоков памяти программ и графики символов и кодов символов соеди" иены с вторым входом второго элемен 5 та И, выходы регистра сдвига соединены с информационными входами второй группы шинного формирователя, выходы которого подключены к информационным входам блока памяти видеоинформации, выходы которого соединены с информационными входами первого и второго регистров, адресные входы и вход за" писи блока памяти видеоинформации соединены с соответствующими выходами 6 мультиплексора, выход младшего разряда двоичного счетчика-делителя частоты соединен с синхровходом регистра сдвига и младшим разрядом адресного входа блока синхронизации, другие ад- о ресные входы которого соединены с соответствующими выходами двоичного счетчика-делителя частоты, выходыпервого регистра подключены к входамдешифратора и информационным входампервого цифроаналогового преобразователя, вход опорного напряжения которого соединен с выходом регистрасдвига, а выход его является видео"выходом устройства, выход дешифратораявляется выходом строчных синхроимпульсов устройства и соединен сосчетным входом счетчика строк и установочным входом вычитающего счетчика,выход которого является выходом кадровых сипхроимпульсов устройства исоединен с входом сброса счетчикастрок, выходы которого подключены кинформационным входам второго цифроаналогового преобразователя, выходкоторого является выходом сигналавертикального отклонения луча устройства.
СмотретьЗаявка
3879068, 19.12.1984
ПРЕДПРИЯТИЕ ПЯ В-8708
КУДРЕВАТЫХ ЮРИЙ ПЕТРОВИЧ
МПК / Метки
МПК: G06F 3/153
Метки: информации, отображения
Опубликовано: 23.11.1987
Код ссылки
<a href="https://patents.su/8-1354182-ustrojjstvo-dlya-otobrazheniya-informacii.html" target="_blank" rel="follow" title="База патентов СССР">Устройство для отображения информации</a>
Предыдущий патент: Устройство для отображения графической информации на экране электронно-лучевой трубки
Следующий патент: Устройство для отображения информации
Случайный патент: Волновая энергетическая установка