Сумматор в избыточной двоичной системе счисления

Номер патента: 1042011

Автор: Телековец

ZIP архив

Текст

1042011 которого соединен с третьим входом четвертого элемента И-НЕ, выход которого соединен с Ч-входом третьего ПЧ-триггера и с пятнадцатым входом блока Формирования результата, шестнадцатый вход которого соединен с Б-входом четвертого ВБ-триггера, прямой и инверсный выходы суммы третьего ПЧ-триггера подключены соответственно к К и Б-входам четвертого ЙБ-триггера, первый и второй выходы блока Формирования результата являются соответственно выходами прямых и инверсных значений результата устройства.2. Сумматор по п.1, о т л и ч аю ш и й с я тем, что блок формирования результата содержит два ПЧ-триггера, два ЙБ-триггера и десять элементов И-НЕ, причем С-входы ПЧ-триггерон подключены к первым входам первых шести элементов И-НЕ и к входу синхронизации блокаформирования результата, первый и второй входы которого подключены соответственно к первым 3 Э -входам первого и второго ПЧ-триггеров, вторые П-входы которых подключены соответственно к третьему и четвертому входам блока Формирования результата, пятый вход которого подключен к вторым. входам третьего и шестого элементов И-НЕ, а шестой вход - к вторым входам второго и пятого элементов И-НЕ, седьмой вход блока формирования результата подключен к первым входам седьмого и восьмого элементов И-НЕ, а восьмой вход блока формирования результата - к первым входам девятого и десятого элементов И-НЕ, вторые входы седьмого и девятого элементов И-НЕ соедине ны с инверсным выходом переноса пер-. вого ПЧ-триггера, вторые входы восьмого и десятого элементов И-НЕ соедидинены с инверсным выходом переноса. второго ПЧ-триггера, девятый вход блока Формирования результата подключен к второму входу первого и третье 4 му входу шестого элементов И-НЕ, десятый вход блока формирования результата подключен к третьему входу ПЕРВОго и четвертому входу шестого элементов И-НЕ, одиннадцатый вход блока формирования результата подключен к третьему входу третьего и второму входу четвертого элементов И-НЕ, двенадцатый вход блока формирования результата подключен к чет-. вертому и пятому входам первого элеИзобретение относится к вычислительной технике и может быть использовано в вычислительных машинах и мента И-НЕ, к первому Ч-входу первого ПЧ-триггера, к третьему входувторого элемента И-НЕ и к пятомувходу шестого элемента И-,НЕ, тринадцатый вход блока формирования результата подключен к третьим входам восьмого и девятого элементовИ-НЕ, третьи входы седьмого и десятого элементов И-НЕ соединены с четырнадцатым входом блока формирования результата, пятнадцатый входкоторого подключен к четвертому входу второго и третьему входу пятогоэлементов И-НЕ, а шестнадцатый входблока формирования результата подклю.чен к пятому входу второго и к четвертому входу пятого элементов И-НЕ,шестые входыпервого и второго элементов И-НЕ подключены к выходу седьмого элемента И-НЕ и к второмуЧ-входу первого ПЧ-.триггера, прямойвыход суммы которого подключен к пер.вому К-,входу первого ЙБ-триггера ик седьмым входам первого и второгоэлементов И-НЕ, восьмые входы которых Чаединены с прямым выходом переноса первого ПЧ-триггера, выход девятого элемента И-ЦЕ соединен с третьим входом второго элемента И-НЕ,выходы первого и второго элементовИ-НЕ подключены соответственно к первому и второму Б-входам первОгоКБ-триггера, второй К-вход которогосоединен с выходом третьего блокаФормирования результата, выход десятого элемента И-НЕ соединен с первым Ч-входом второго ПЧ-триггера,с третьим входом четвертого и с пятым входом пятого элементов И-НЕ, .выход восьмого элемента И-НЕ подключен к второму Ч-входу второго ПЧ-триггера, к четвертому входу четвертогои шестому входу пятого элементовИ-НЕ, прямой выход переноса второгоПЧ-триггера подключен к пятому входу четвертого и седьмому входу пятогоэлементов И-НЕ, прямой выход суммывторого ПЧ-триггера соединен с шестым входом четвертого и восьмым входомпятого элементов И-НЕ и с первымК-входом второго ЙБ-триггера, второй-вход которого подключен к выходушестого элемента И-НЕ, первый и вто.рой Б-входы соединены с выходамисоответственно четвертого и пятогоэлементов И-.НЕ, а прямой выход является вторым выходом блока формирования результата. 1устройствах, работаюших в избыточнойдвоичной системе счисления с цифрами1,0 и 1,Известно устройство для параллельного сложения двух чисел в нзбытоцйой двоичной системе счисления, содержй" щее в каждом разряде блоки формирования отрицательной суммы, положитель- ной суммы, отрицательного переноса:, 5 положительного переноса и результа-.:. та 1 .Недостатком известного устройства является большое количество оборудова ния, требуемого для его реализации10 и кроме того, недостаточное быстродействие, определяемое задержками,составных частей устройства 1 глубиноЯ схемы 1.Наиболее близким к изобретению является устройство для сложения в из" . быточной двоичной системе счислениа содержащее блокиформирования отрицательной суммы и положительного перейоса, входы которых соединены с входными шинами положительных значений пер-. вого и второго аргументов и отрица 4, тельных значений второго аргумента; первый и второй элементы задержки,. входы которых подключены соответственно к выходу блока формирования отрицательной суммы и к входной шине отрицательных значений первого аргумента, блоки формирования положительной суммы и отрицательного переноса, , входы которых подключены к выходам: З 0 блока формирования положительного переноса, первого и второго элемен-" тов задержки, третий элемент задерж ки, вход которого соединен с выходом блока формирования 1 оложительнойв .,: 35 суммы, и блок формирования результата, соединенный с выходами блока формирования отрицательного переноса и тре-" тьего элемента задержки 2,.Однако это устройство отличает-40 ся недостаточно высоким быстродейст.- вием,определяемым задержками логи-.:. ческих элементов и триггеров устрОЙ . ства 1 глубина схемы равна 10) .Цель изобретения - повьыение, :,. 45 быстродействия сумматора.Для достижения поставленной целй; сумматор в избыточной двоичной сис-, теме счисления, содержащий блок формирования результата, два ВЧ-триг 5 О гера, В-триггер и три й 8-триггера причем входы синхронизации блока фф 9- мирования результата, ВЧ-триггероаи Р-триггера подключены к шине сиц 3 с ронизации устройства, Б- и К-вхоа,",. 55 первого, второго и третьего КЯ-трйг,", геров подключены соответственно к прямому и инверсному выходам сум- мы первого ВЧ-триггера, В-триггерЖ,- и второго ВЧ-триггера, В-вход В-триггера подключен к входу пря- .",",.".,. 60 мых отрицательных значений первого. слагаемого, содержит третий .ВЧ-триФ. гер, четвертый КЯ-триггер,и четыре." элемента И-НЕ, причем вход пряьих положительных значений первого слара. 65 емого устройства соединен с первы 1входом первого элемента И-НЕ н спервым входом второго элемента И-НЕвторой вход которого соединен сО-входом второго ОН-триггера н свходом прямых отрицательных значенийвторого слагаемого устройства, входыинверсных положительных значений первого и второго слагаемых устройствасоединены соответственно с первым нвторым входами третьего элементаИ-НЕ и с первым и вторым О-входамипервого ВЧ-триггера, третий В-входкоторого соединен с входом инверсныхотрицательных значений второго слагаемого устройства, вход прямых положительных значений второго слагаемого устройства соединен с вторымвходом первого элемента И-НЕ, выходкоторого соединен с первым Ч-входомпервого ОЧ-триггера, второй Н-входкоторого соединен с выходом второгоэлемента И-НЕ, третий вход которогосоединен с третьим входом первогоэлемента И-НЕ и с Б-входом первогоЙЯ-триггера, прямой выход которогосоединен с первым В-входом третьегоОУ-триггера и с первым входом блокаФормирования результата, второй входкоторого подключен к инверсномувыходу первого .КБ-триггера и к первому входу четвертого элемента И-НЕ,второй вход которого соединен с прямым выходом второго ЙБ-триггера и стретьим входом блока формированиярезультата, четвертый вход которогосоединен с вторым В-входом третьегоОН-триггера, прямой и инверсныйвыходы переноса которого подключенысоответственно к пятому и шестомувходам блока формирования результата, седьмой и восьмой входы которогосоединены соответственно с прямыми инверсным выходами третьегоКБ-триггера, К-вход которого соеди,нен с девятым входом блока Формиро-вания результата, десятый вход которого соединен с Ч-входом вТорогоВН-триггера и с выходом третьего элемента И-НЕ,.третий вход которогоподключен к 8-входу третьего КЯ-триггера, прямой и инверсный выходы переноса второго ВЧ-триггера соединены соответственно с одиннадцатым идвенадцатым входами блока формирова-.йия результата, тринадцатый и,четырнадцатый входы кОторого соединены со.ответственно с инверсным и прямымвыходамичетвертого Ю-триггера,й-вход которого соединен с третьимвходом четвертого элемента И-НЕ, выход которого соединен с Ч-входомтретьего ВЧ-триггера и с пятнадцатым входом блока формирования результата, шестнадцатый выход которогосоединен с Я-входом четвертого КЯ-триггера, прямой и инверсный выходы суммы третьего ВЧ-триггера подключены соответственно к й и 6-входам четвертого КЯ-триггера, первый,и второй выходы блока формирования результата являются соответственно выходами прямых и инверсных значений результата устройства. 5Кроме того, блок формирования ре. зультата содержит два РЧ-триггера, два КЯ-триггера и десять элементов И-НЕ, причем С-входы РЧ.-триггерон подключены к первым входам первых 1 О шести элементов И-НЕ и к входу синхронизации блока Формирования результата, первый и второй входы которого подключены соответственно, к первым Р-входам первого и второго РЧ-триггеров, вторые Р-входы которых подключены соответственно к третьему и четвертому входам блока формирования результата, пятый вход которого подключен к вторым входам третьего и.шестого элементов И-НЕ, а шестой вход - к вторым входам второго и пятого элементов И-НЕ, седьмой . вход блока формирования результата подключен. к первым входам седьмого и восьмого элементов И-НЕ, а восьмой вход блока формирования результата - к первым входам девятого и десятого элементов И-НЕ, вторые входы седьмого и девятого элементов И-НЕ соединены с инверсным выходом 30 переноса перного РЧ-триггера, вторые . входы восьмого и десятого элементов И-НЕ соединены с инверсным выходом, переноса второго РЧ-триггера, девятый вход блока формирования резуль" 35 тата подключен к второму входу перво-. го н третьему входу шестого элементов И-НЕ, десятый вход блока формирования результата подключен к третьему входу первого и четвертому входу 40 шестого элементов И-НЕ, одиннадцатый вход блока формиронания результата подключен к третьему входу третьего и второму входу четвертого элементов И-НЕ, двенадцатый вход блока формирования результата подключен 45 к четвертому и пятому входам первого элемента И-НЕ., к первому Ч-входу первого РЧ-триггера, к третьему входу второго элемента И-НЕ и к пятому входу шестого элемента И-НЕ, 50 тринадцатый вход блока формирования результата подключен к третьим входам восьмого и девятого элемен-., тов И-НЕ, третьи входы седьмого и десятогоэлементов И-НЕ соединены 5 с четырнадцатым входом блока форми рования результата, пятнадцатый вход которого подключен к четвертому входу второго и третьему входу пя того элементов И-НЕ, а шестнадцатый вход блока Формирования результата подключен к пятому входу второго и к четвертому входу пятого элементов И-НЕ, шестые входы первого и второго элементов И-НЕ подключены к выходу седьмого элемента И-НЕ и к второму 65 Ч-входу первого РЧ-триггера, прямойвыход суммы которого подключен кпервому К-входу первого КЯ-триггераи к седьмым входам первого и второгоэлементов И-НЕ, восьмые входы которых соединены с прямым выходом переноса первого РУ-триггера, выходдевятого элемента И-НЕ соединен стретьим входом второго элемента И-НЕ,выходы лервого и второго, элементовИ-НЕ подключены соотнетственно к пер.ному и второму Я-входам первогоКЯ-триггера, второй К-вход которогосоединен с выходом третьего блока фор.мирования результата, выход десятогоэлемента И-НЕ соединен с первымЧ-нходом второго РУ-триггера, с третьим входом четвертого и с пятымвходом пятого элементов(И-ЙЕ, выходвосьмого элемента И-НЕ подключен .квторому Ч-входу второго РЧ-триггера,к четвертому входу четвертого и шестому входу пятого элементов И-НЕ,прямой выход переноса второгоРУ-триггера подключен к пятому входу четвертого и седьмому входу пятого элементов И-НЕ, прямой выходсуммы второго РЧ-триггера соединенс шестым входом четвертого, восьмымвходом пятого элементов И-ЙЕ, и спервым К-входом второго КЯ-триггера,второй К-вход которого подключен квыходу шестого элемента И-НЕ, первый н второй Я-нходы соединены свыходами соответственно четвертогои пятого элементов И-НЕ, а прямойвыход является вторым выходом блокаформирования .результата,На фиг.1 приведена структурнаясхема сумматора, на фиг,2 - функцио.нальная схема блока формирования результата, на фиг.З и,фиг,4 - функциональные схемы РЧ-триггера иКЯ-триггера.Первый Р-вход первого РЧ-тригге-,ра 1 соединен с входной шиной 2 инверсных отрицательных значений второго слагаемого. Входная. шина 3 прямых положительных значений второгослагаемого подключена к второму входу первого элемента И-НЕ 4, первыйвход которого соединен с первым входом второго элемента И-НЕ 5 и с входной шиной 6 прямых положительныхзначений первого слагаемого. Входныешины 7 и 8 инверсных положительных,значений первого и второго слагаемыхподключены к второму и третьемуР-входам т БЧ-триггера 1 и к первому и второму входам третьего элемента И-НЕ 9. Входная шина 10 прямых.отрицательных значений первого слагаемого подключена к Р-входу Р-триггера 11, а входная шина 12 прямыхотрицательных значений второго слагаемого подключена к второму входувторого элемента И-НЕ 5 и к Р-входувторого РУ-триггера 13. Выходы первого и второго элементов И-НЗ 4 и 5соединены с входами РЧ-триггера 1, прямой выход суммы которого соединен с третьими входами элементов: И-НЕ 4 и 5 и с Я-входом КЯ-триггера 14, К-вход которого соединен с.;: инверсным выходом суммы РЧ-тригге- ра 1. Первый Р-вход триггера 15 соединен с первым входом блока 16 Формирования результата и с прямым выходом 17 ВЯ-триггера 14, инверсный выход 18 которого подключен к первому 10 входу четвертого элемента И-НЕ 19:и, к второму входу блока 16 формирова- ния результата, четвертым входом соединенного со. вторым Р-входом РЧ-триггера 15 и с инверсным выходом 20 КЯ-триггера 21, прямой выход 22 которого соединен с третьим входом:блока 16 формирования. результата и с вторым входом четвертого элемента И-,.НЕ 19. Третий вход которого соединен: с к-входом кЯ-триггера 23 и с прямым выходом суммы РЧ-триггера 15, Прямой и инверсный выходы суммы триггера11 соединены соответственно с К- .Й Я-входами ЙЯ-триггера 21, а пря-мой выход суммытриггера 13 соединен с Я-входами КЯ-триггера 24 и с третьим входом третьего элемента И-НЕ:9, Одиннадцатый и двенадцатый входы блока 16 формирования результата соединены с,прямым и инверсным выхода ми КЯ-триггера 24, Ч-вход РЧ-триггера 13 соединен с выходом 25 третьего элемента И-НЕ 9 и с десятым входом блока 16 Формирования результата, пятый и шестой входы которого соеди 35 невы соответственно с.прямым и инверЬ ным выходами переноса 26 и 27 блока 4, Инверсный и прямой выходы 28 и 29КЯ-триггера 30 соединены соответст.венно с тринадцатым и четырнадцатым 40 входами блока 16 формирования резуль. тата, шестнадцатым входом соединен-ного с Я-входом КЯ-триггера ЗО и с инверсным выходом суммы 31 тригге- . ра 15, прямой выход суммы которого соединен с К-входом КЯ-"триггера ЗОис 45 первым входом четвертого элемента И-НЕ 19,вьпсод 32 которого подключен к пятнадцатому входу блока 16 Формирования результата и к Ч-входу РЧ-триг- гера 15, Входы синхронизации РЧ-триг геров соединены с шиной 33 управле" ния импульсов сумматора. Выходы 33, 34 и 35 блока 16 формирования ре- .зультата являются выходами соответ- ственно положительных и отрица- . 55 ,тельных значений результата сумматора.Первый и второй входы 17 и 18:бло ка 16 Формирования результата соединены с первыми Р-входами. РЧ-триг-,. геров Зб и 37, третий и четвертый " входы 20 и 22 блока 16 подключены к вторым Р-входам РЧ-триггеров соответственно 37 и 36. Прямой выход суммы триггера 36 соединен с первыми входами седьмого и девятого эле ментов И-НЕ 38 и 39, выходы которых соединены с входами первого и второго элементов И-НЕ 40 и 41 и с Ч-входами РЧ-триггера 36, инверсный выход суммы которого соединен с входами первого и второго элементов И-НЕ 40 и 41 и с вторым К-входом Ю-триггера 42, первый Н-вход которого соединен с выходом третьего элемента И-НЕ 43, а его Я-входы подключены к выходам первого и второго элементов И-НЕ 40,и 41, Инверсный выход переноса триггера 36 соединен с вхо- . дами первого и второго элементов И-НЕ 40 и 41, а его вход синхронизации .соединен с первыми входами первого и второго и третьего элементов И-НЕ 40, 41 и 43 и подключен к входу синхронизации 33 блока, выходы 34 и 35 которого являются прямыми выхо. - дами ЙЯ-триггеров 42 и 44 соответственно. Одиннадцатый вход блока 16 Формирования результата соединен с входом первого элемента И-НЕ 45 и с третьим входом пятого элемента И-НЕ 43, . второй вход которого соединен с пятым входом 28 блока. 16 и с входом шестого элемента И-НЕ 46. Входы элементов И-НЕ 41 и 46 подключены к шестому, шестнадцатому и пятнадцатому входам 27, 31 и 32 блока 16, седьмой и восьмой входы 47, 48 которого подключены к вторым входам соответственно седьмого, восьмого и девятого, десятого элементов И-НЕ 49,50, 51, 52, Двенадцатый, девятый и десятый входы 53, 54 и 25 блока 16 подключены соответственно к четвертому, второму и третьему входам первого элемента И-НЕ .40 .и к пятому, третьему и четвертомувходам шестого элемента И-НЕ 55, третий вход восьмого элемента И-НЕ 50 соединен с тринадцатым. входом 28 блока 16 и с третьим входом девятого элемента И-НЕ 51, третий вход седьмого элемента И-НЕ 49 соединен с третьим входом десятого элемента И-НЕ 52 и с ,четырнадцатым входом 29 блока 16.В каждом РЧ-триггере второй н третий входы его первого элемента И-НЕ 56 являются Ю-входами триггера, его Ч-входы соединены с входами второго и третьего элементов И-НЕ 57,.и 58, а вход синхронизации триггера соединен с входами третьего и четвертого элементов И-НЕ 58 и 59. Выход второго элемента И-НЕ 57 подключен к входу четвертого элемента И-НЕ 59 и .соединен с прямым выходом 60 перено-. са триггера, инверсный выход переноса 61 которого соединен с входами второго и третьего элементов И-НЕ 57 и 58 и подключен к выходу первого элемента И-НЕ 56. Выход третьего элемента И-НЕ 58 соединен с первым входом первого элемента И-НЕ 56 и подключен к. прямому выходу суммы 62 триггера, инверсный выход суммы 63 которого соединен+ Логичет видРф . афта кое в ч в илиР - а; вф Ч в;.При этом если аф + в . 1, тов КБ-триггеры 14 и 21 заносятсягические единицы, соответствующи1 и 2 соответственно.Входнымиаргументара 15 являются задерж ми РЧ-триггеанные на один с входамн второго и третьего элементов И-НЕ 5 и 58 и подключен к выходу четвертого элемента И-НЕ 59.В КБ-триггере К-входы соедине.ны с входами элемента И-НЕ 64, а 8-вход - элемента И-НЕ 65, выходы которых являются соответственно инверсным и прямым выходами КЯ-триггера.Сумматор работает в избыточной двоичной системе счисления, в которой аргументы представлены цифрами 1,0 и 1. Входные аргументы (а и в) поступают в сумматор последовательным кодом, начиная со старшего разряда. Прямые положительные значения первого и второго ар гументов подаются в сумматор по шинам 6 и 3 (ахи в ) а их инверсные значения (ахи вф) - по шинам 7 и 8 сумматора. Прямые отрицатель- . ные значения первого и второго аргументов подаются в сумматор по шинам 10 и 12 (а и Г а инверсные отри- цательные значения второго аргуменха (в-) - по шине 2 сумматора.РЧ-триггер 1 совместно с элементами И-НЕ 4 и 5 формирует значение отрицательной суммы согласно формуле1 при (а; + в= 11 0 при /а + в(Ф 1Логическое выражение для Б имеетвид Ь;=а,Ь,Ъ;чаЬ; чафЬ;или для инверсных, значений5 =афЪфчаЪ ча.Ъф.Ъ,(Полученные значения Б и Бс выходов элементов И-НЕ 58 и 59РЧ-триггера по импульсу синхронизации, поступающему на вход синхронизации триггера коммутации по управляющей шине 33 сумматора, поступаютна Б- и К-входы КБ-триггера 14.В КБ-триггер 21 заносятся отрицательные значения первого аргумента,РЧ-триггер совместно с элементом И-НЕ 9 формирует значение положительного переноса согласно формуле.такт значения отрицательной суммы .Б; . и отрицательное значение первого аргумента а,:. . РЧ-триггер 15 совместно с элементом И-НЕ формирует значение суммы Б которая может быть как положительйой, так и отрицательной: в.= .2 в, 60 .в;Ф 2 в.= 2 в 0 при /а;,+Иа+ + при а ,+ при /а;,+а 0 0Логическое выражение дляимеет вид с81 .= а(Б;уз,БЗначения Р Б, Р-Б- Б.й.положительное и отрицательное значения результата РЧ-триггеры блоа 16 совместно с его элементами И-НЕ формируют зна.30 чения На входы элемента И-НЕ 41 пода ются значения 2 (аналогично входам элемента И-НЕ 40) и Я; инверсных выходов РУ-триггера 4. Эначение 2 Е" Р; УБ,- ходов элементов И-ЙЕ 40 и ая на Б-входа КБ-триггера ды элемента И-НЕ 65), на К .(входы элемента И-ЙЕ 64 подаются значения ЕГ с ин выхода переноса триггера чение,(Я Р) с выхода тр мейта И-НЕ 43,Ес вы 41 подают 42 (на вхо--входыкотороговерсного36 и знаетьего эле Таким образом, положительное значение результата формируетея соглас 1+ с, -Ъ-д-юч Рю А. ч Ра- 35Элементы И-НЕ 40, 41, 45 и 46 блока 16 являются дополнительными элементами, которые по своему функциональному значению соответствуют эле менту И-НЕ 58 РЧ-триггера. На входаэлемента И-НЕ 40 блока 16 подают 4 ся значения Е с второго и четвертого выходов 61 и 63 РУ-триггера(с выходов первого и четвертого элементов И-НЕ 56 и 59 триггера и с 45 выходов элементов И-НЕ 49 и 50), атакже значение Рф РУ-триггера 13 ис выхода элемента И-НЕ 9.ЪИражеииям для 8- и К-входов КЗ-триггера 42 Н.14= 2" ЧБ Р..5Аналогично формируется отрицатель- ное значение результата согласно вы- ражений н 2 Яй 2, Ч,(отрицательные значения," еумматоВсе логические выражения реализуются основными и донолнительнымн ;"клементами 0 Ч-триггеров суммматора и ф триггеров блока 1 б формирования ре" зультатаПоэтому временная задержка прохождения сигнала (глубина схемы) составляет б- задержка на аццю элементе И-НЕ,. В устройстве- прототипе,в котором логические. выражения для отрицательной сммы, поло- жительного переноса и промежуточной суммы реализуются с помощью двух двухразрядных комбинационных суммато ров, временная задержка (глубина схемы)определяется задержками прохождения сигналов в сумматорах ил П-триггерах, что составляет 12 ь, Таким образом, данное устройство имеет в 2 раза более высокое быстродействие по сравнению с прототипом, Для реализации сумматора в избыточной системе на основе наиболее быстродействующих ИС 500 ИМ 180 (одноразрядным комбинационный сумматор) и ИС 500 ТМ 130 0-триГгер) требуется 4 ИС 500 ИИ 180 и ИС 500 ТМ 130. Прн этом временная задержка составитноПри изготовлении предлагаемого . сумматора в интегральном исполнении одна БИС), он дает временную Задержку от б при ЭСЛ технологии) до 60 нс при технологии И 2 Л), что по-. зволяет производить суммирование с частотой синхронизации более 10 Мгц, т.е. повысить быстродействие сум,матора в два раза.1042011 иг,Составитель Н.ЗахаревичРедактор О.Колесникова Техред И.ГайдУФ ктор О Вил Заказ 7129 одписное илиал ППП фПатентп, г. Ужгород, ул. Проектная, 4 го Яб и гФ г Я Р 49ВНИИПпо де11303 Тира Государст ам иэобрет70 б Пенного комитета СССРний и открытий

Смотреть

Заявка

3409565, 19.03.1982

ТАГАНРОГСКИЙ РАДИОТЕХНИЧЕСКИЙ ИНСТИТУТ ИМ. В. Д. КАЛМЫКОВА

ТЕЛЕКОВЕЦ ВАЛЕРИЙ АЛЕКСЕЕВИЧ

МПК / Метки

МПК: G06F 7/49

Метки: двоичной, избыточной, системе, сумматор, счисления

Опубликовано: 15.09.1983

Код ссылки

<a href="https://patents.su/8-1042011-summator-v-izbytochnojj-dvoichnojj-sisteme-schisleniya.html" target="_blank" rel="follow" title="База патентов СССР">Сумматор в избыточной двоичной системе счисления</a>

Похожие патенты