Цифровой интегратор
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Номер патента: 732920
Авторы: Гузик, Криворучко, Крюков
Текст
чесная О Союз Советских Социалистически и-йНИЯ чп 1732 Республи ОБРЕ(61) Дополнительное (22) Заявлено 04.11.7 вт, свид-ву21) 2540021/18-24 присоединением заявки Ко Об:Г 1/д 2 осударствеиный коюитет СССР по делаю изобретении и открыти й(53) Уд ата опубликования описания 070580) Авторызобретения Ф, Гузик Крюков и И иворучк аганрогский:радиотехнический институт им. В,Д, Калвыков 1) Заявител 5 4) ЦИФРОВОЙ ИНТЕГРАТОР ие до- кнтегя про 2 Изобретение относится к вычислительной технике и предназначено дляпользования в цифровых интегриющих структурах,Известен цифровой интегратор,содержащий регистр и сумматор подынтегральной функции, множительноеустройство, регистр и сумматор остатка интеграла, схему выделенияприращения и восстановления знака,коммутатор и схему блокировки знака 1)Недостатком этого цифрового интегратора является отсутствие контроля за достоверностью Функционирования, что очень важно при использовании цифровых интегрирующихструктур в системах управления,Известен также цифровой интегратор, содержащий входной блок, регистр и сумматор подынтегральнойфункции, блок умножения, регистри сумматор остатка интеграла, выходной блок и стохастический переключатель., Один вход сумматораподынтегральной Функции соединен свыходом регистра подынтегральнойфункции, второй вход через входнойблок со входной клеммой приращений подынтегральной функции, а выходсо входом стохастического переключателя и входом регистра подынтегральной функции, выход которогосоединен также со вторым входомстохастического переключателя, выход которого соединен со входомблока умножения, второй вход которого соединен со входной клеммойприращений переменной интегрирования, а выход - со входом сумматораостатка интеграла, второй вход которого соединен с выходом регистраостатка интеграла, а выход - совходом регистра остатка интегралаи через выходной блок - с выходнойклеммой интегратора 2 .Недостатком его также являетсяотсутствие контроля за достоверностью функционирования,Цель изобретения - повышенстоверности Функционированияратора путем введения контролмежуточных операций.Поставленная цель достигаетсяем, что в цифровой интегратор,одержащий мааатабный блок, сумматорподынтегральной функции, регистр подынтегральной функции, блокумножения, сумматор остатка интеграла, регистр остатка интеграла,блок квантования, причем первый,вход сумматора подянтегральной функции подключен к выходу регистраподынтегральной функции, первыйвход блока умножения подключен кпервому выходу сумматора подынтегральной функции, первый вход сумматора остатка интеграла подключен квыходу блока умножения, второй входсумматора остатка интеграла подключен к выходу регистра остатка интеграла, вход блОка квантования подключен к первому выходу сумматора остатка интеграла, второй вход блокаумножения является входом приращенияпеременкой интегрирования цифрового интегратора, вход масштабногоблока является входом приращенияподынтегральной функции цифровогоинтегратора, выход блока квантования является выходом цифрового интегратора, дополнительно введеныблок свертки приращения подынтегральной функции, блок свертки подынтегральной функции, блок сверткиостатка интеграла, блок коммутации,сумматор по модулю Й , счетчик помодулю Й, блок сравнения, причемвход блока свертки приращенияподынтегральной функции подключенк выходу масштабного блока, второйвход сумматора подынтегральной Функции подключен к первому выходу блокасвертки приращения подынтегральнойФункции, вход блока свертки подынтегральной функции подключен к первому выходу сумматора подынтегральной функции, вход регистра подынтегральной функции подключен к первому выходу блока свертки подынтегральной функции, вход регистра остатка интеграла подключен к первому выходу блока свертки остатка интеграла, вход блока свертки остатка интеграла подключен к первомувыходу сумматора остатка интеграла,первый, второй, третий, четвертый,пятый, шестой, седьмой входы блокакоммутации подключены соотнетственно ко второму выходу блока сверткиприращения подынтегральной функции,второму выходу сумматора подынтегральной функции, второму выходублока свертки подынтегральной функции, первому выходу сумматора подынтегральноя Функции, второму выходусумматора остатка интеграла, второму выходу блока свертки остатка интеграла, первому выходу сумматораостатка интеграла первый вход сумматора по модулю подключен к первому выходу блока коммутации, входсчетчика по модулю Ю подключен ковторому выходу блока коммутации,первый и второй входы блока сравнения подключены соответственно к выходу сумматора по модулю 4, и вы 5 10 35 20 25 ЗО 35 40 ходу счетчика по модулю б , восьмойвход блока коммутации и нторой входсумматора по модулю Н объединенысо вторым входом блока умножения,выход блока сравнения является выходом контроля цифрового интегратора,На чертеже представлена блок-схема цифрового интегратора,цифровой интегратор содержитмасштабный блок 1, блок 2 сверткиприращения подынтегральной функции,блок 3 коммутации, сумматор 4подынтегральной функции, регистр 5подынтегральной функции, блок 6свертки подынтегральной функции,блок 7 умножения, сумматор 8 остатка интеграла, регистр 9 остаткаинтеграла, блок 10 свертки остаткаинтеграла, блок 11 квантования,сумматор 12 по модулю Я , блок 13сравнения, счетчика 14 по модулюд., вход 15 приращения подынтегральной функции, вход 16 приращения переменной интегрирования, выход 17контроля, выход 18 интегратора.цифровой интегратор работает следующим образом.На входы 15 и 16 интегратора вкаждом шаге интегрирования подаются одноразрядные приращения дх идх подынтегрзльной функции и переменной интегрирования соответственно, В масштабном блоке 1 приращения А,У масштабируются и поступают на вход блока 2, в котором происходит образование контрольнойхарактеристики величины д ч . С выхода блока 2 приращение ду поступает на вход сумматора 4, на второй вход которого с регистра 5 поступает значение подынтегральнойФункции у(к), вычисленное на предыдущем шаге интегрирования. В результате выполнения операции суммирования получается новое значение подынтегральной функции:к=У(к-л)+ дгде к - шаг интегрирования,Новое значение подынтегральнойфункции ук с первого выхода сумматора 4 поступает на вход блокаумножения 7 и через блок 6, в котором происходит образованиеконтрольной характеристики подынтегральной Функции У, на вход регистра 5. На второй вход блока умножения 7 поступают одноразрядныеприращения переменной интегрированияд х со входа 16 приращения переменной интегрирования, Результатумножения значениямина приращение Ь х с выхода блока 7 поступаеткна вход сумматора 8 остатка интеграла,на второй вход которого поступает из регистра 9 значение остатка интеграла Ьо(к-) прецыдущегошага интегрирования.Йолученное н сумматоре 8 значение неквантованного приращения ин732920Составитель А, ШмидРедактор О, Колесникова Техред М.Петко Корректор А, ГриценкоЗаказ 1556/12 Тираж 751 Подписное ЦНИИПИ Государственного комитета СССР по делам изобретений и открытий 113035, Москва, Ж, Раушская наб д, 4/5 филиал ППП Патент, г, Ужгород, ул, Проектная, 4
СмотретьЗаявка
2540021, 04.11.1977
ТАГАНРОГСКИЙ РАДИОТЕХНИЧЕСКИЙ ИНСТИТУТ ИМ. В. Д. КАЛМЫКОВА
ГУЗИК ВЯЧЕСЛАВ ФИЛИППОВИЧ, КРЮКОВ РУДОЛЬФ МИХАЙЛОВИЧ, КРИВОРУЧКО ИВАН МИХАЙЛОВИЧ
МПК / Метки
МПК: G06J 1/02
Метки: интегратор, цифровой
Опубликовано: 05.05.1980
Код ссылки
<a href="https://patents.su/6-732920-cifrovojj-integrator.html" target="_blank" rel="follow" title="База патентов СССР">Цифровой интегратор</a>
Предыдущий патент: Устройство для моделирования полосы частот
Следующий патент: Цифро-аналоговый функциональный преобразователь
Случайный патент: Устройство для расширения скважин в грунте