Устройство для тестового контроля цифровых узлов электронно вычислительных машин

Номер патента: 993266

Авторы: Алумян, Мирзоян, Папян

ZIP архив

Текст

(23)Приоритет ве далек изобретений и открытий(088.8) Дата опубликования описания 01.02.83) УСТРОЙСТВО ДЛЯ ТЕСТОВОГО КОНТРОЛЯ ЦИФРОВЫ УЗЛОВ ЭЛЕКТРОННЫХ ВЫЧИСЛИТЕЛЬНЫХ МАШИН Изобретение относится к электронной вычислительной технике и может быть использовано в атптаратуре автоматического контроля и диагностики цифровых узлов.По основному авт. св,6948635 известно устройство для тестового контроля цифровых узлов ЭВМ, содержащее последовательно соединенные запоминаю: щий блок для хранения тестов, блок записи информации, регистр теста, комму- то татор, блок управления, блок сравнения, регистр сдвига и проверяемый блок 13.Недостатком этого устройства является то, что нагрузка на выходные элементы проверяемого иэделия для всех каналов и для всех изделий одинакова и определяется величиной выходного сопротив пения элемента И-НЕ. Между тем, для более полной проверки изделия необходи. мо при его контроле иметь возможность, 2 о имитировать наиболее тяжелые режимы работы иэделия, когда его выходные эле. менты имеют максимальную нагрузку, при этом, так как выходные могут быть 2нагружены на один или несколько элемен тов внутри проверяемого изделия (обратные связи), то понятно, что величина тока нагрузки, имитируемая при проверке, должна иметь воэможность изменяться от минимального до максимального значения с дискретностью, равной току, создаваемому одним элементом.Цель изобретения - повышение надежности работы устройства за счет контро ля выходных элементов испытуемого иэделия имитацией наиболее тяжелых режи мов работы.Поставленная цель достигается тем, что в устройство для тестового контроля цифровых узлов электронных вычислитель ных мацптн введены группа регистров ко дов нагрузки и группа формирователей параметров сигналов нагрузки, причем груцйа выходов регистра теста подключена. соответственно к входам каждого регистра кодов нагрузки группы группа - выходов каждого из которых подключею к группе входов соответствующего форми6 фличество элементов, на которые могут быть нагружены выходные элементы проверяемого изделия в двоичном коде, поступает из регистра 3 теста в регистры -9 и.,Двоичный код нагрузки с выходов регистров поступает на входы формирователей 141-14,1, на выходах которых формируются токи, значения которых зависят от двоичного кода записанных в соответствующих регистрах (отметим, что если контакт проверяемого изделия является входным, то в соответствующих регисзрах записывается нулевая информация и на ыходах формирователей токи не формируются) .Указанные токи по существу являются максимально допустимыми выходными токами для соответствующего вхднг элемента проверяемого изделия.В исходном состоянии на единичных выходах блока 5 поддерживаются сигналы 0, т.е. элементы И-НЕ 9,-9,закрыты, а элементы И 10-10 д и 11-11 п открыты. В начале работы устройства на регистр 3 теста поступают команды уп Равления коммутатором и информация о величине нагрузочкой способности выходного элемента проверяемого изделия, Блок 5 управления принимает команды ущавлення, дешифрирует, вырабатывает Разрешающие сигналы для принятия информации о нагрузочной способности из регистра 3 теста в регистры, устанавливает сигнал "1 "на единичных выходах блока 5, которые соответствуют входным контактам проверяемого блока 8, и сигналы "О, соответствующие выходным контактам проверяемого блока 8. Блок 5 управления поддерживает выработа нные сигналы до конца прохождения теста и запрещает принятие последуюпах сигналов с регистра 3 теста в блок 5 управления И Регистры 13-13. 3 ОМ 26рователя параметров сигналов нащузкигруппы, наход каждого из которых подключен к первому входу соответствующегоэлемента И каммутатора, третья группаВыходов блока управления подключена к Зуправляющим входам регистров кодов нагрузки группы.Кроме того, блок управления содеркитдва элемента И, дешифратор, регистр,входы первого и второго элементов И и 10первый вход регистра являются группойвходов блока управления, выходы первогои второго элементов И подключены кпервому и второму входам дещифратора,первый выход которого подключен к второИму входу регистра, две группы выходовкоторого являются соответственно первой и второй группой выходов блока управления, второй выход дешифратора является третьей группой выходов блока 20управления,На фиг. 1 предстаьлена структурнаясхема предлагаемсяо устройства; на фиг.2 - схема блока управления.Устройство содержит запоминающий 25блок 1 для хранения тестов, блок 2 записи информации, регистр 3 теста, коммутатор 4, блок 5 управления, блок 6 сравнения, регистр 7 сдвига, проверяемыйблок 8 группа элементов И НЕ 9 9 д зедве группы элементов И 10-10 д и 1111, группа элементов ИЛИ 12, группарегистров 13, -13, кодов нагрузки, группа формирователей 14-14 д параметровсигналов нагрузки, два элемента И 15 и16, дешифратор 17, регистр 18 коммутатора.Устройство работает следующим образом.Проверяемый блок 8 имеет о контактов, каждый из которых может быть входным или выходным. В начале каждоготеста в запоминающий блок 1 записанаинформация, которая задает распределение входных и выходных контактов проверяемого изделия и величину нагрузки, которую нужно обеспечить отдельно для каж 4.дого выходного контакта чтобы проверить работу выходного элемента в наихудшем режиме. Информация нз запоминающего блока 1 через блок 2 записи записывается в регистр 3 теста,В начале работы информация о распределении входных и выходных контактовпроверяемого изделия из Регистра 3 теста поступает в блок 5 управления коммутатором для выработки в парофазном кодесигналов управления коммутатором, а информаци, определяющая максимальное ко 1Рассмотрим работу устройства, счи тая, например, что первый контакт проверяемого изделия является входным. При этом блох 5 управления после прихода команды управления и дешифрирования ее обеспечивает открытие элемента 9 и закрытие элементов 10 и 11, тем самым обеспечивая прохождение информации из регистра 3 теста на первый контакт проверяемого блока 8 и блокируя прохождение информации на блок 6 сравнения (в регистре 13 записаны нули и через формирователь 14 ток не проходИт).5 - =9932Если первый контакт. проверяемогобпоха является выходным, то блок 5 управления. обеспечивает закрытие элемен.та И НЕ 9, и открытие элементов И 10и И 11, . В этом случае формирователь14, тоха формирует ток, величина кото.рого определяется кодом, записанным врегистре 13., который протекает черезвыходной элемент прн максимально допустимой нагрузке. Информация с выходного осконтакта проверяемого блока 8 черезэлементы И 10,.ИЛИ 12 поступает на.блок 6 сравнения, туда же для сравненияпоступает эталонное значение выхода про.веряемого блока с регистра теста через 15элементы И 11., и ИЛЙ 12 Для обеспечения .Нормального функционирования,элемент И-НЕ 9, имеет Яв ,-сов "закрытом состоянии. Блок 6 сравнения формирует сигналы фОф или ф 1 ф на каждом 2 онаборе теста в зависимости от равенства выходных сигналов проверяемого блокаи эталонных значенийсигналов, поступающих с регистра теста. В случае равенства вырабатывается сигнал "Оф, в случае 2неравенства хотя бы на.одном из контак.,тов- "1,Сигналы из блока 6 сравнения постулают на регистр 7 сдвига, где. формируется. синдром неисправности. Синхронн Зэзация всего устройства обеспечиваетсясинхроимпульсами, поступающими с регистра теста. В начале проверяющей тестпрограммы каждого изделия написана .информация о распределении входных и щиходных контактов проверяемого изделия.В проверяющей тест-программе написана,также информация, определяющая максемальиое количество элементов, на которые могут быть нагружены выходные 4 оэлементы проверяемого изделия в двоичном коде. В структуре слова кроме этихинформаций указывается также номерабонента, который должен принять эту. Информацию. В структуре слова один раз-ряд выделяется. для сигнала сопровожденияИнформационная часть слова из блока1 памяти через блок 2 записи и блок 3теста через шину 19 поступает на инфор.-омационные входы регистра 18 коммутатора и регистров 13. -13 п нагрузки, аадресная часть слова, указывающая номерабонента, через шину 19 поступает на,первые входы элементов И 15 и 16;:При наличии сигнала сопровождения навходе 19 адресная часть слова черезэлементы И поступает. на,входы дешифратора 16, По номеру абонента, записанно 66эму в адресной части программы, ннформа ция принимается регистром 18 коМмута тора или регистрами 134 в 13 д.нагрузки при помощи выбранного выхода из выходов 20 дешифратора.При отсутствии.сигнала сопровождения информационная,и адресная части информации принимаются только регистром 3 теста как тестовая информация.Контроль испытуемого изделия цронэводится двумя режимами. Сначала производится тестовая проверка изделий, прн которой в начале работы регистр 18 уотанавливается в соответствующее входу выходу состояние (длявходных контактов единичное, для выходных - нулевое). Трю геры всех регистров 13,1-13, устанавливаются в нулевое состояние, поэтому на выходной шине формирователей 14,-14, ток не формируется. Работа нредлагавмого устройства при тестовой проверке ни чем не отличается от работы устройства-про тотипа.Если испытуемое изделие прошло теотовую проверку, начинается проверка выл. ходных элементов изделия на нагрузочную способность. Наиболее тяжелый режим ра боты элемента бывает тогда, когда на его выходе установлен низкий уровейь. Поэтому тесзс-программа проверки изделия на нагрузочйую способность составля- ется так, чтобы на всех ныходных элементах устанавливался низкий уровень. Предположим, что на выходе выходного элемента первого контакта. установлен низкий уроне%а В регитрв 13 записывафф ется двоичный код максимальной нагрузки, Открываются . соотввтствузядне разрядныв ключи формирователя 141 и сформированный на общей шине вьцсодной ток втекает через выходной транзистор выходного элемента, На выходе исправной (с точкй зрения нагрузочной способности): макро схемы нулевой уровень не меняется, На выходе неисправной микросхемы появятсясбои, которые через элементы 10, н 121 поступают на блок 6 сравнения, оттудана регистр 7 сдвига. Даже при одном сбое на,выходе регистра 7 сдвига может формироваться синдром нещжравности.Формула изобретения1. Устройство для тестового контроля цифровых узлов электронных вычислительных машин по авт. св. В 694863, о т -.л и ч а ю щ е е с я тем, что,с цепью повышения надежности, в него введены7 ООЗМ 6 8группа регистров кодов нагрузки и груп . гнстр, входы первого и второго элеменпа формирователей параметров сигналов тов И и,первый вход регистра являютсянагрузки, причем группа выходов регист- группой входов блока управления, выходыра теста подключена соответственно к первого и второго элементов И подключэвходам каждого регистра кодов нагрузки.,ны к первому и второму входам дешифрагруппы, группа выходов каждого из кото- тора, первый выход которого подключен крых подключена к группе входов соответ- второму входу регистра, две группы выствующего формирователя параметров си ходов которого являются соответственноналов нагрузки группы, выход каждого из первой и второй группой выходов блокакоторых подкйочен к первому входу соот О управления, второй выход дешифратора яв.ветствующего элемента И коммутатора, ляется третьей группой выходов блокатретья группа выходов блока управления управления.подключена к управляющим входам регист- Источники информации,ров кодов нагрузки группы. принятые во внимание при экспертизе2. Устройство по и; 1, о т л и ч а ю1. Авторское свидетельство СССРщ е е с я тем, что блок управления со- Мф 694863 кл. Я 06 Р 11/12, 1979держит два элемента И, дешифратор, ре- (прототип),6 Тираж 704 ПодлНИИПИ Государственного комитета СССРпо делам изобретений и открытий13038, Москва, Ж, Раушская наб Заказ 480 о Филиал ППП "Патент, г, Ужгород, ул. Проек Составитель А. Зиньковаактор В. Петраш Техред И, Гайду Корректор М Шарошн,

Смотреть

Заявка

3234969, 12.01.1981

ПРЕДПРИЯТИЕ ПЯ Р-6509

АЛУМЯН РУБЕН СМБАТОВИЧ, ПАПЯН ГАГИК ГАРЕГИНОВИЧ, МИРЗОЯН СЕРГЕЙ АЛЬБЕРТОВИЧ

МПК / Метки

МПК: G06F 11/22

Метки: вычислительных, машин, тестового, узлов, цифровых, электронно

Опубликовано: 30.01.1983

Код ссылки

<a href="https://patents.su/5-993266-ustrojjstvo-dlya-testovogo-kontrolya-cifrovykh-uzlov-ehlektronno-vychislitelnykh-mashin.html" target="_blank" rel="follow" title="База патентов СССР">Устройство для тестового контроля цифровых узлов электронно вычислительных машин</a>

Похожие патенты