Устройство для моделирования полосы частот с маркером

Номер патента: 970396

Автор: Веретенцев

ZIP архив

Текст

ОПИСАНИЕИЗОБРЕТЕНИЯК АВТОРСКОМУ СВИДЕТЕЛЬСТВУ Союз СоветскихСоциалистическихРеспублик 1 ц 970396(61) Дополнительное к авт, свид-ву(22) Заявлено 27.02.81. (21) 3297521/18-24с присоединением заявки Ио(Д) М. Кл.з С 06 6 7/625 Государственный комитет СССР по делам изобретений и открытий(54) УСТРОЙСТВО ДЛЯ МОДЕЛИРОВАНИЯ ПОЛОСЫ ЧАСТОТ С МАРКЕРОМИзобретение относится к электронному моделированию в области радиотехники и может быть использовано при решении задач по обеспечению электромагнитной совместимости (ЭМС) радиоэлектронных средств (РЭС),Известно математическое модели.рование электромагнитчого влияния на радиоприемник полезных и мешающих сигналов, позволяющее проводить прогностическую оценку уровня ЭМС РЭС ( 1.Указанное математическое моделирование требует применения арифметических цифровых машин, что неизбежно приводит к длительным и трудоемким операциям по программированию вычислений с привлечением квалифицированных специалистов.Известно также устройство для моделирования полосы частот (модулятор).Наиболее близким техническим решением к предлагаемому изобретению является устройство для моделирования полосы частот, содержащее блок управления, синхронизатор, десятичные счетчики, триггеры, элементы И и ИЛИ делитель частоты и переключатели 1 2(. 1Недостаток известного устройствазаключается в длительности проведения подготовительных к моделированию операций при выполнении командреверс и модуляцияфе, а также в ограниченных функциональныхвозможностях: устройство не позволяет отметить или выделить сигналы,соответствующие определенным спектральным составляющим в полосе моделируемых частот.В описываемом устройстве исключе-ны операции, связанные о выполнениемкоманд 1 фреверс.1 и фмодуляция, 15 ра рени функциона ьные возможности - устройство позволяет маркировать. интересующие исследователя сигналы. Кроме того,.предложенное устройство ориентировано на использование элементов и узлов цифровыхвычислительных машин широкого применения, %то ведет к повышению надежности создаваежх систем моделирования.Цель изобретения - повышеНие быстродействия устройства.Указанная цель достигается тем,что в устройство для моделированияполосы частот с маркером, содержащее счетчики, триггер, выходкото 97039 брого подключен к первому входу элемента И а первый вход соединен с выходом элемента ИЛИ, первый вход КОТОРОЕ"0 ЯВЛЯЕТСЯ ПЕРВЫМ ВХОДОМ устройства, введены блок умножения на два, два дешифратора, сумматор, ,два регистра и программный блок, ПеРВЫЙ ВЬЕХОД КОТОРОГО ПОДКЛЮЕЕЕ К первым входам первого и Второго регистров и к первому управляюШему ВхОду дешифратора Второй Выход програменого блока соединен с синхрОнизируюцимк Входами сумматора и блока умножения на два, разрееееаюецие Входы которых подключены к третьему выходу программного блока, ЧЕТВЕРТЫЙ ВЫХОД КОТОРОГО СОЕДИНЕН С синхронизируюцими входами первого и второго счетчиков, пятый выход программного блока подключен к ееервому устанОВочному входу первого с еетчика и к Второму входу элемента И шестой Выход программееого блока подключен к второму установочному Входу первого счетчика, к вторым входам перВого и Второго рееистров и к пер вому установочному входу второго счетчика, Выходы которого соединены с вхоцом первого дешифратора, а второй устанОВОчный Вход соедикее с выходом блока умножения на Два, инерормациокньей Вход коте)ОГО подеслеОчен к перВОму ВыхОду ВторОГО регистра второй ВЫД которого соединен первым входом сумматора, Второй Вход которого соединен с выходом перво" го регистра, выход сумматора подключен к третьему установочному Входу первого счетчика, выход которого подключен к входу второго дешифрато" ра, выход которого соединен с вторым входом элемента ИЛИ, выход элемента И соецинен с третьим установочным входом второго счетчика выход первоео разряда первого дешифратора Подключен к второму входу триггера.Другое отличие устройства состоит в том, что программный блок содержит генератор одиночных импульсов, пять последовательно соединенных элементов задержки, Формирователь синхроимпульсов, клавишный регистр и преобразователь десятичного кода в двоичный, первый вход которого подключен к выходу клавишного регистра, второй вход соединен с выходом генератора одиночных импульсов, выход преобразователя десятичного кода в.двоичный является пер.Вым выходом программного блошка, вторим, третьим, четвертым и шестым выходами которого являются выходы соответственно первого, второго, третьего и пятого элементов задержки, выход четвертого элемента задержки соединен с первым входом Формирователя синхроимпульсов, второй вход которого подключен к выходу ипятого элемента задержки, а выходявляется пятым выходом блока,На чертеже представлена структурная схема устройства для моделирования полосы частот.Устройство содержит блоки 1-5элементов задержки, клавецаный регистрб, блок 7 преобразования десятичногокода В двоичный, генератор одиночных импульсов,8, Формирователь 9синхроимпульсов, элемент И. 10, сумматор 11, регистры 12 и 13, счетчики 14 и 15, дешифраторы 16 и 17кодов, блок 18 умножения на два,триггер 19, элемент ИЛИ 20. Совокупность соециненных между собой бло"ков 1-9 образуют программный блок 21.Блоки 1-5 временных задержек соедйиены последовательно, Регистр черезблок 7 преобразования подклеочен кпервому выходу программного блока 21.Выходы блоков 1, 2, 3 и 5 подключены соответственно к второму, третьему, четвертому и шестому выходампрограммного блока 21 пятый выходкоторого соединен с выходом блока 4через Формирователь 9 синхроимпульсов.Первый Выход блока 21 подключен.кпервым входам регистров 12 и 13,вторые входы которых соединены сшестым выходом блока 21. Выходы регнстров 12 и 13 подключены к входам сумматора 11,два других входа" которого соединены с вторым итретьим выходами блока 21. Выходсумматора 11 соединен с входомсчетчеека 14, выходы которого подключены к входам дешифратора 16 кода. Выход дешифратора 16 кода череэлемент.ИЛИ 20 подключен к входутриггера 19. Второй выход регистра13 соединен через блок 18 умножения на два с входом. регистра-счетчика 15. К другим входам счетчика15 подключены четвертый и шестой выходы программного блока 21. Выходырегистра-счетчика 15 соединены свходами дешифраторов 17 кодов, кдругим входам которого подключенывыходы программного блока 21. Входустройства соединен с вторым входомэлемента ИЛИ 20. Пятый выход блока 21 через элемент И 10.соединен свыходом фИ устройства, другиевыходы М устройства подключенык выходам дешифратора 17 кодов.Устройство работает следуюецим об-.разом.На пульте б набираются числа- и й. Число - означает половинур Р2 2ширины полосы частот (передачи илиприема В зависимости от применениямодулятора), Число й означает среднюю частоту ОсновнОГО йли неосновноГо излучений или частоту основного Ю. или побочного канала приема. Дешиф ратор 16 постепенно настроен на код 00, ДешиФратор 17 предварительно настраивается на коды чисел Г Розначающие маркируемые часиР таты в полосе 0-Г. Числа - и К в2 блоке 7 преобразуются в двоичный код. Затем с генератора 8 подается импульсный сигнал, который последа- ффО вательно проходит через блоки 1-.5временных задержек, обеспечивая необходимое Функционирование программного блока 21. Прк этом на выходные шины програминога блока 21 15 через заданные интервалы времени последовательно поступают сигналы ффустановкафф ффу 1 фф ффу 2 фф фУ-Зф, СИ и Сброс.По сигналу"Установка"с,.блока 7Рпередаются коды чисел - и Е в ре"2гистры 12 и 13. Через промежуток времени, необходимый для передачи и записи указанных чисел, с выхода блока 1 .в сумматор 11 пОступает сигнал У, коорый является командой для выполнени 5 операцииГвычитания К -- . Одновременно в2ЗО блок 18 поступает команда на умножеРние числа - на два. После выполне 2ния операций вычитания и умножения с выхода 3 программного блока 21 в 35 сумматор 11 и блок 18 поступает команда У, в соответствии с которой код вычисленного значения К -- передается в счетчик 14, который в начальном состоянии ииеет структуру регистра. Одновременно код числа Р передается с блока 18 в счетчик 15. Через интервал времени, необходимый для передачи кодов чисел 45 Г и Й - 2, с выхода блока 3 черезРчетвертый выход програмфжого блока 21 подается -команда фуф в счетчики 14 и 15, в соответствии с кото рой последние перестраиваются пересоединяются) ко схеме счетчика обратного хода. Описанные выае операции являются подготовительным к процессу моделирования. 55Моделирование полосы частот начинается с подачи сигнала с выхода блока 4 на вход Формирователя 9, , который при этом включается, После включения блока 9 скнхроимпульсы на- ф 6 чинают постутьать через пятый выход программного блока 21 на вход счетчика 14, в котором производится операция вычитания. Вычитание в счет" чике 14 осуществляется до момента И Рпоступления Е -- го сннхроимпульса.2При этом в счетчике 14 образуетсякад ОО, в результате этого на жходе дешкФратора 16 кода возникаетсигнал, который через элемент ИЛИ 20поступает на вход триггера 19.,Подобный сигнал может быть сФормировая в других установках, и тогда он подается на второй вход элемента ИЛИ 20 через вход Вн,устройства.Поступивший с элемента ИЛИ 20 навход триггера 19 сигнал переводитего из одного состояния в другое.При этом открывается элемент И 10,Через откбйтый элемент И 10 на выхоп И устройства начинаютйоступать синхроимпульсы. Одновременно с выхода элемента И 10 сннхроимпульсы поступают ка вход счетфшка 15 (к этому моменту перестроенного в режим счетчика обратного хода).При этом в блоке 15 производится опе-,рация вычитания, и с каждым новымпоступлением импульсов на вход счетчика 15 код числа, записанного в регистре этого счетчика, изменяется откода, соответствующего числу Р, дакода ОО. В моменты времени, соответствующие образованию в счетчике 15Г Ркодов чксел в в , на его выходахжпфпоявляются комбинационные сигналы, .которые дешифраторои 17 кодов пре"образуются в сигналы совпадения. Указанные сигналы совпадения подаютсясоответственно на выходные шинывф,п дешиФратора 17, которые подключены.к выходам ффИф устройства.Сигналыф поступающие на выходы М",являются маркерными. После прохождения Р-го сннхроившульса с моментаоткрытия элемента И 10 в регистресчетчика 15 записывается код 00.Прк этом с выхода дешиФратора 17падается сигнал на вход триггера 19,который возвращается висходное состояние к закрывает элемент И 10.Таким образом, на выход Иффустройства поступают импульсы в течение интервала времени, длительностькоторого численно равна моделируемойширине полосы частот излучения илиприема, т.е, в течение времени следоР Гванчя с Ю - -"го по Г+- й синхроим 2 2пульс. Одновременно в моменты времени, соответствующие маркируемым час"тотным составляющим, на выходы ффМустройства поступают маркерные сигналы еЧерез промежуток времени, соатветствующий моделируемому .диапазонучастот, с шестого выхода программного блока 21 подается сигнал Сбросфприводящий устройство в исходное сос" таяниеПредлагаемое устройство повышает быстродействие и расширяет функциональные воэможности устройства. При этом достигается оперативный ввод исходных данных, исключаются операции по программированию вычислений, требующие привлечения квалифицированных специалистов.Анализ эффективности предлагаемого изобретения показывает следующееПредложенное решение обеспечивает 10 возможность создания и совершенствования моделей приемников, передатчиков, устройств анализа и оценки электромагнитной совместимости радио" электронных средств. Благодаря пред ложенному изобретению в указанных устройствах реализуется оперативный ввод исходных данных, достигается необходимое быстродействие процесса моделирования условий ЭМС радио О средств, исключаются операции по составлению в отладке программы вычислений, требующие привлечения ква" лифицированных специалистов.Перечисленные преимущества изобретення, в частности, отсутствие операций по составлению и отладке программ вычислений, позволят применять его в установках, решающих задачи оперативного обеспечения 30 электромагнитной совместимости в комплексах РЭС.Формула изобретения1, Устройство для моделирования полосы частот с маркером содержащее счетчики, триггер, выход которого подключен к первому входу элемента И, а первый вход соединен с выходом элемента ИЛИ, первый вход ко" торого .является первым входом устройства, отличающееся тем, что, с целью повышения быстродействия, в него введены блок умножения на два, два дешифратора, сумматор, два регистра и программный блок, первый выход которого подключен к первым входам первого и второго регистров и к первому управляющему входу первого дешифратора, второй выход программного блока соединен с синхронизирующими входами сумматора и блока умножения на два разрешающие входы которых подключены к третьему выходу программного блока, четвертый выход которого соединен с синхронизирующими входами первого и второго счетчиков, пятый выход программного блока подключен к первому установочному входу первого счетчика и к второму входу элемента И, шестой выход программного блока подключен к второму установочному входу первого счетчика, к вторым входам первого и второго регистров и к первому установочному входу второго счетчика, выходы которого соединены с входом первого дешифратора, а второй установочный вход соединен с выходом блока умножения на два, информационный вход которого подключен к первому выходу второго регистра, вто" рой выход которого соединен с первым входом сумматора, второй вход которого соединен с выходом первого регистра, выход сумматора подключен к третьему установочному входу первого счетчика, выход которого подключен к входу второго дешифратора, выход которого соединен с вторым входом элемента ИЛИ, выход элемента И соединенс третьим установочным входом второго счетчика, выход первого разряда первого дешифратора подключен к второму входу триггера.2, Устройство по п 1, о т л и - ч а ю щ е е с я тем, что программный блок содержит генератор импульсов, пять последовательно соединенных элементов задержки, формирователь синхроимпульсов, клавишный регистр и преобразователь десятичного кода в двоичный, первый вход которого подключен к выходу клавишного регистра, второй вход соединен с выходом генератора импульсов,.выход преобразователя десятичного кода в двоичный является первым выходом программного блока, вторым, третьим, четвертым и шестым выходами которого являются выходы соответственно первого, второго, третьего и пятого элементов задержки, выход четвертого элемента задержки соединен с первым входом формирователя синхроимпульсов, второй вход которого подключен к выходу пятого элемента задержки, а вы- ход является пятым выходом блока. Источники информации,принятые во внимание при экспертизе1. Радиоэлектроника за рубежом,Вып. 21-22, 1966, М., НИИИЭИР, с.41.2. Авторское свидетельство СССРР 732919, кл. 6 06 6 7/625, 1979мите таоткрытийскан на д, 4/ВЕ т ЕЕэтюдф фПатентф ф, г. Уигород, ул. Проектн Фил Составитель В,йовинский Редактор Ю.Папп Техред А.Вабинац .Корректор В.Вутяга

Смотреть

Заявка

3297521, 27.02.1981

ВОЙСКОВАЯ ЧАСТЬ 25840

ВЕРЕТЕНЦЕВ АНАТОЛИЙ ФЕДОРОВИЧ

МПК / Метки

МПК: G06G 7/625

Метки: маркером, моделирования, полосы, частот

Опубликовано: 30.10.1982

Код ссылки

<a href="https://patents.su/5-970396-ustrojjstvo-dlya-modelirovaniya-polosy-chastot-s-markerom.html" target="_blank" rel="follow" title="База патентов СССР">Устройство для моделирования полосы частот с маркером</a>

Похожие патенты