Логический пробник
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Текст
) Я 1 (и) 1839242 А ) -ЯЮ.ВЛ 3 Ки е 31 СОЮЗ СОВЕТСКИХСОЦИАЛИСТИЧЕСКИХ РЕСПУБЛ ГОСУДАРСТВЕННОЕ ПАТЕНТНОЕВЕДОМСТВО СССР (ГОСПАТЕНТ СССР) ОПИСАНИЕ ИЗОБРЕТЕНИЯК АВТОРСКОМУ СВИДЕТЕЛЬСТВУ адежности Й).)ое перепрограммитво 1, блокисторы 6 и 7,катор 11, кновый элемент 1упы 16 и 17ф-пы, 1 табл, 1(71) Омский филиал Всесоюзного научно-исследовательского технологического института(57) Изобретение относится к контропьно-измери;ельной технике, Цепь изобретения - упрощение повышение нжит постояннощее устройсрителей, резизистороа индции, порогоголовку 15,щзями. 1 зл. бника. Пробник содер-.руемое загюминаю - 5 эмиттерных повто; иоды 8 и 9, блок 10 репку 12 сброса информа 4, динамическуюствующими свяИзобретение относится к контрольноизмерительной технике, а конкретно к устройствам определения местоположения электрических повреждений, и может быть использовано для проверки исправности и ремонта логических цифровых схем.Известен пробник-индикатор, содержащий узел определения логического уровня с индикацией, состоящий из ограничителя тока, двух эмиттерных повторителей, четырех логических элементов 2 И-НЕ. знакового индикатора с тремя ограничителями тока, узел счета импульсов с индикацией, состоящий иэ четырех диодов, кнопки сброса, двух счетчиков импульсов, двух дешифраторов, двух знаковых индикаторов, защитного диода.Недостатком данного устройства является сложность, что снижает надежность. Кроме того, не обеспечиваются возможность одновременного контроля уровня сигнала в двух точках, выявление совпадений вовремени исследуемых сигналов ЯИзвестен логический пробник, содержащий два последовательно соединенных делителя напряжения, состоящих каждый из двух резисторов, трех микросхем, каждая состоящая из четырех логических элементов 2 И-НЕ и двух микросхем, состоящих каждая из двух О-триггеров, восьми свеФоизлучающих диодов. кнопки сброса, установочного резистора, причем выход первого делителя посредством первого логического элемента 2 И-НЕ связан со светоизлучающим диодом, индицирующим нулевой уровень сигнала, выход второго делителя напряжения посредством последовательно соединенных второго и третьего логических элементов 2 И - НЕ связан со светоизлучающим диодом, индицирующим единичный уровень сигнала, выход второго логического элемента связан с входом первого из четырех последовательно соединенных О-триггеров, другие инверсные выходы соединены с четырьмя светоизлучающими диодами, и идентифицирующими "1", "2", "4", "8" (считывание импульсов), выход первого делителя соединен также с одним из входов пятого логического элемента 2 И-НЕ, другой вход которого соединен с входом четвертого элемента 2 И - НЕ, выход пятого логического элемента 2 И-НЕ посредством шестого ло, гического элемента 2 И-НЕ связан со свето- излучающим диодом, индицирующим "Обр." (обрыв цепи), выход первого логического элемента 2 И - НЕ соединен с "Входом 2" и установочным резистором, выход седьмого логического. элемента 2 И - НЕ соединен с входом восьмого логического элемента 2 И - НЕ, соединенного с девятым логическим элементом 2 И-НЕ по схеме йтриггера, выход восьмофа логического элемента 2 И - НЕ соединен также со светоизлучающим диодом, идентицифирую щим "Совп." (совпадение идентичных сигналов), второй вход девятого логического элемента 2 И-НЕ соединен с кнопкой сброса 2).Недостатками данного устройства явля О ются сложность, что снижает надежность,невозможность получения нэ втором входе более полной информации об уровне поступающего сигнала(индикация уровня "О", "1" или в пределах запрещенной зоны), Кроме 15 того, отсутствует защита при нарушении полярности питания.Цель изобретения - упрощение устройства и повышение его надежности.Цель достигается тем, что в логический 20 пробник, содержащий первый и второй блоки эмиттерных повторителей, первый, второй и третий резисторы, кнопку Сброс", первый и второй щупы, индикатор, причем первый щуп через первый резистор соеди нен с первым входом первого блока эмиттерных повторителей, введены трегий и четвертый блоки эмиттерных повторыелей, блок резисторов, постоянное перепрограммируемое запоминающее устройство ЗО (ППЗУ), динамическая головка, первый, второй и третий диоды, при этом первый вывод первого диода является выкодом пробника, а второй соединен с первым входом индикаторе, первым входом ППЗУ, вторыми входаЗб ми первого, второго, третьего, четвертогоблока эмиттерных повторителей и первым выводом второго резистора, второй вывод которого соединен с вторым входом и первым выходом ПРЗУ, который также подклю чен к кнопке "Сброс", первый вход первогоблока эмиттерных повторителей через диод соединен с первым входом второго блока змиттерных повторителей, второй щуп через третий резистор соединен с первым вхо дом третьего блока эмиттерныхповторителей, который через диод соединен с первым входом четвертого блока эмиттерных повторителей, третьи входы первого, второго, третьего и четвертого бло- Ы ков эмиттерных повторителей, третий и четвертый входы ППЗУ соединены с общей шиной пробника, которая также подключена к первому выводу динамической головки, второй вывод которой соединен с выходом 55 первого эмиттерного повторителя и с пятымвходом ППЗУ, шестой, седьмой и восьмой входы которого соединены с выходами второго, третьего и четвертого блоков эмиттерных повторителей, а второй, третий, четвертый. пятый, шестой, седьмой и вось 183924210 15 20 25 30 35 40 45 50 мой выходы - с входами блока резисторов, выходы которого соединены с входами индикатора, Причем индикатор выполнен семисегментным. На чертеже представлена схема логического и робника. Пробник содержит ППЗУ 1 (микросхема К 155 РЕЗ, Справочник по интегральным микросхемам. / Под ред, Б, В.Тарабрина, М 1981), предназначенное для дешифраций и логической обработки входных сигналов, а также для запоминания входной информации, блоки 2-5 эмиттерных повторителей, состоящие каждый из транзисторов и резисторов, резисторы 6 и 7 для ограничения входного тока. диоды 8 и 9 для запрета нулевого и пропускания единичного сигналов, блок 10 резисторов, состоящий из семи резисторов и предназначенный для ограничения тока, поступающего на семисегментный индикатор 11, кнопку 12 сброса информации о совпадении сигналов, пороговый элемент 13, диод 14, предназначенный для защиты схемы при нарушении полярности, динамическую головку 15, предназначенную для прослушивания сигналов с "Входа 1" при генерации, щупы 16 и 17, Последние предназначены для касания к проверяемому участку схемы, подключены к входам соответственно резисторов 6 и 7, выходы которых соединены соответственно с входами блока 2 эмиттерных повторителей, диода 8 и блока 4 змиттерных повторителей, диода 9, Выходы диодов 8 и 9 соединены соответственно с входами блоков 3 и 5 эмиттерных повторителей, Выходы блоков 2-5 соединены соответственно с входами АО. А 1, А 2 и АЗ ППЗУ 1, выход блока 2 также соединен с входом динамической головки 15, вывод которой соединен с общей шиной. С общей шиной соединены входы блоков 2-5, а также вход Ч ППЗУ 1 и выход кнопки 12 сброса. Выходы ОО. 01, 02, ОЗ, 04, 05 и Об ППЗУ 1 соединены с соответствующими входами блока 10 резисторов. выходы которого подключены к соответствующим входам семисегментного индикатора 11. Выход 07 ППЗУ 1 соединен с его входом А 4, а также с выходами порогового элемента 13 и кнопки 12 сброса. Вход диода 14 подключается к питанию проверяемого устройства, а выход соединен с входами питания ППЗУ 1, блоков 2 - 5 и семисегментного индикатора 11, а также с входом порогового элемента 13,Работает пробник следующим образом. При касании щупов 16,17 к точкам проверяемой цепи определяются логические уровни "О" и "1", уровень "запрещенной зоны" на обоих входах. Кроме того, пробник позволяет уловить прохождение коротких одиночных импульсов и определить серию импульсов, Определение состояния иссле. дуемых точек производится по высвечиванию на индикаторе 11. Верхняя часть индикатора используется для индикации информации с "Входа 1",; , нижняя - с "Входа 2" :, причем средний сегмент является общим для обоих входов, Цифры," или ь на любой из частей индикатора означают логическое в исследуе:ой точке, знакозначает значение потенциала в пределах запрещенной зоны или обрыв цепи. Питание подводится к схеме пробника от проверяемого устройства. При неправильной подаче питания смена полярности) диод 14 защищает элементы схемы, при этом индикатор 11 не загорается. При правильной подаче питания с выходов блоков 2-5 эмиттерных повторителей значения "1" потенциалов поступают на входы АО-АЗ ППЗУ 1. На входе А 4 значение потенциала неопределенно (или "0", или "1"), Поэтому для приведения пробника в рабочее состояние необходимо нажать кнопку 12 сброса, при этом значение потенциала на входе А 4 становится "Оф. Значение потенциалов на выходе ППЗУ 1 и высвеченная при этом индикатором 11 информация приведены в первой строке таблицы,Пробник может производить исследование потенциалов как по одному из входов, так и одновременно по двум. В таблице приведены возможные варианты входных сигналов с индикацией на индикаторе 11. Работа пробника иллюстрируется на одном из возможных вариантов, Допустим, что значение потенциала на "Входе 1" при касании щупом 16 соответствует уровню логической "1", а на "Входе 2" при касании щупом 17 - уровню логического "О". С "Входа 1" единичный потенциал через резистор 6 поступает на вход блока 2 и через диод 8 на вход блока 3, и - р - и-транзистор блока 2 не открывается, поэтому значение потенциала на его выходе и на входе АО ППЗУ 1 не изменяется и соответствует уровню логической "1", р - и - р-транзистор блока 3 открывается, значение потенциала на его выходе и на входе А 1 ППЗУ изменяется и соответствует уровню логического "О". С "Входа 2" нулевой потенциал через резистор 7 поступает на блок 4 и диод 9, и - р - и-транэистор блока 4 открывается, поэтому значение потенциала на его выходе и на входе А 2 ППЗУ изменяется и соответствует уровню логиче-. ского "0", диод 9 не пропускает нулевой потенциал, поэтому значение потенциала на выходе блока 5 и на входе АЗ ППЗУ не изменяется и соответствует уровню логической "1". На входе А 4 уровень логического сигнала остается прежним - "0". Таким об1839242 5 10 15 20 25 30 35 40 45 разом, на входах АО - А 4 ППЗУ 1 имеется комбинация 10010, на выходах 00 - 07, как видно из таблицы, комбинация 11000000. Через блок 10 резисторов она поступает на индикатор 11, на обеих частях которого высвечивается ,. Индикация "0" и"1" присутствует е течение всего времени наличия логических уровней на "Входе 1" и "Входе 2" и прекращается одновременно с отсутствием данных логических уровней.Несколько отличается работа пробника в режиме совпадения идентичных сигналов, когда на "Входе 1" и "Входе 2" уровень логического потенциала соответствует "1", и - р- и-транэисторы блоков 3 и 5 открываются, р - и - р-транзисторы блоков 2 и 4 нет, поэтому на входах АО - АЗ ППЗУ 1 имеется комбинация 1010, на входе А 4 - уровень сигнала до поступления данной комбинации, на выходах 00-07 и блока 10 резисторов - комбинация 11110100 (см, таблицу). Переход выхода 07 из состояния "0" в "1" изменяет уровень сигнала на входе А 4, ППЗУ 1 запоминая входную информацию, на индикаторе 11 высвечивается 3. В дальнейшем комбинация на выходах ППЗУ 1 не изменяется несмотря на изменение логических уровней на "Входе 1" и "Входе 2". Для того, чтобы перевести работу пробника из режима памяти, необходимо нажать кнопку 12 сброса, при этом с нее на вход А 4 поступает сигнал, соответствующий уровню логического "0", на выходе 07, при отсутствии .совпадения "1" на "Входе 1" и "Входе 2" появляется уровень логического "0",Режим совпадения идентичных сигналов используется также для "вылавливания" одиночных коротких импульсов. Для этого на один из входов, например "Вход 2", нужно подать не изменяющийся по времени потенциал, соответствующий уровню логической "1". На "Входе 1",можно "вылавливать" одиночные короткие, импульсы. Р момент появления на "Входе 1" единичного потенциала любой длины на обоих входах устанавливается единичный потенциал, что соответствует описанному выше режиму совпадения. Формула изобретения501. ЛОГИЧЕСКИЙ ПРОБНИК, содержащий первый и второй блоки.эмиттерныхповторителей, первый, второй и третий резисторы, кнопку "Сброс", первый и второй щупы, индикатор, первый щуп через первый резистор соединен с первым входом первого блока эмиттерных повторителей, отличающийся тем, что, с целью упрощения устройства и повышения его надежноРассмотрим работу пробника при поступлении потенциала в пределах запрещенной эоны, например на "Входе 1" (работа "Входа 2" аналогична),Через резистор 6 потенциал поступает на вход блока 2 и диод 8, р - и - р-транзистор блока 2 не открывается, диод не пропускает данное значение потенциала, поэтому на выходах блоков 2 и 3 и на входах АО и А 1 ППЗУ 1 значение потенциала не изменяется и соответствует логическому уровню "1". Как видно из таблицы, на выходах 00, 01, 05, 06 независимо от значения потенциала на входах А 2, АЗ имеется комбинация 0100, верхняя часть индикатора высвечивается знак; .Серия импульсов определяется на "Входе 1". Через резистор импульсы поступают на вход блоков 2 и 3, р - п - р-транзистор блока 2 и и - р - и-транзистор блока 3 попеременно открываются и закрываются. При низких частотах верхняя часть индикатора 11 мигает (попеременно загораются "0" и "1"), при более высоких частотах мигание визуально не наблюдается. Поэтому для того, чтобы определить генерирование импульсов, к выходу блока 2 подключена динамическая головка 15, на которой производится прослушивание генерируемых сигналов.Таким образом, изобретение позволяет упростить конструкцию за счет применения ПОЗУ, сокращающего число элементов схемы, и, как следствие, повысить надежность за счет сокращения межэлементных связей о логической сети. Кроме того, оно позволяет прослушивать генерируемые на входе импульсы, получить на втором входе более полную информацию об уровне поступающего сигнала, уменьшить ток потребления схемы, а также повысить устойчивость ее работы за счет применения порогового элемента.(56) Информационный листок, ВИМИ, УДК 38,004,67, й 87-0709, 1987,Передовой производственно-технический опыт, серия ПИК/ВИМИ, 1988, вып.8, с.31,32, й 08,71507 (А/614),сти, в него введены третий и четвертый блоки эмиттерных повторителей, блок резисторов, постоянное перепрограммируемое запоминающее устройство, динамическая головка, первый, второй и третий диоды, первый вывод которого является выходом устройства, а второй соединен с первый входом индикатора, первым входом постоянного перепрограммируемого запоминающего устройства,1839242 вторыми входами перюго: - четвертого того блоков змиттерных повторителей соеэмиттерных повторителей и первым выво- динены с общей шиной устройства, дом второго резистора, второй вывод кото- которая также подключена к первому вырого соединен с вторым входом и первым воду динамической головки, второй вывод выходом постоянного перепрограммируе которой соединен с выходом первого эмитмого запоминающего устройства, который терного повторителя и с третьим входам такие подключен к кнопке "Сброс", пер- постоянного перепрограммиоуемого заповый вход первого блока эмиттерного по- минающего устройства, четвертый, пятый вторителя через диод соединен с первым и шестой входы которого соединены с вывходом второго блока эмиттерного повтоО ходами второго, третьего и четвертого блорителя, второй щуп через третий резистор ков эмиттерных повторителей, а второй- соединен с первым входом третьего блока восьмой выходы - с входами блока рези. эмиттерного повторителя, который через сторов, выходы которого соединены с входиод соединен с первым входом четверто- дами индикатора, го блока эмиттерного повторителя, третьи 15 2. Пробник по и,1, отличающийся тем, входы первого, второго, третьего и четвер- что индикатор выполнен семисегментным, Н - значение латеицоала 6 лаеделт золрещеннао заиы Л - ВНОРйУР Ой 0 Ой 5 ДАОййД "Ы 7 Рс 7,жм/
СмотретьЗаявка
04798033, 01.03.1990
Омский филиал Всесоюзного научно-исследовательского технологического института
Елагин Юрий Васильевич, Сырых Алексей Владимирович
МПК / Метки
МПК: G01R 31/28, G01R 31/318
Метки: логический, пробник
Опубликовано: 30.12.1993
Код ссылки
<a href="https://patents.su/5-1839242-logicheskijj-probnik.html" target="_blank" rel="follow" title="База патентов СССР">Логический пробник</a>
Предыдущий патент: Способ обнаружения влаги в корпусах интегральных схем
Следующий патент: Устройство для мажоритарного восстановления сигналов
Случайный патент: Протаскивающее устройство сучкорезной машины