Линия задержки
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Текст
(5)5ПИСАНИЕ ИЗОБРЕТЕВТО РСКчО МУ СВИДЕТЕЛЬСТВУ 03 К 5 ГОСУДАРСТВЕННЫЙ КОМИТЕТПО ИЗОБРЕТЕНИЯМ И ОТКРЫТИЯМПРИ ГКНТ СССРмчФфщфатчмиэ %чи; Ъи К А:о о 1,2 . (21) 4886880/21:;: . .:. гоназначения. Цельч изобрестченйя-повыше- (22) 27,11,90: : " .", - . ниенадсежнмостисхечмыиточности величины(46) 23.07,92. Бюл, Ь 27,-:;:. "задержки. Дляэтогов Схвмчу Л 3 содержа- (71) Производственное объединение Гам- щуюсвход, вретмяэадачюЩий конденсатор ма."., :,;, :" ,:.": (ВК), и ячеек задержки(ЯЗ), каждая изкото-(72) Й Г. Меленчтьмев и О;Г, Казаринов .рйх содержит выходнойинвсерттоочрАведены (56) Линия задержки фирмы "НутсеиК в каждуюиз ЯЗ:злемент 2 ИЛИ-НЕ,:первый М 3 сгоэуэтевз Ыср (ОАТА ВооК Сйдйе: и.второй элементы 2 И,пчервыйичвторойпе.- , ЗОтЕцЧаСЕС 3 СГСШСЗ,1987, 22, р,437). :-: рЕКЛЮЧатЕЛИ тОКа: ШИНа ОПОрНлОрГОт НтаПряжЕ ния," вхочднаясцепь".двочтйногоу инвертора с (54) ЛИНИЯ ЗАДЕРЖКИ. .: ,: ": первым - четвертым выходами, элетментг НЕ, (57) Изобретение отнотсится к микрозлектро- " первый - шестой турайэистторы, перчвый - нике и Вйчислительной техникеа имченно кпятый диоды, первый и второй резисторы, схемам лйний задержки (ЛЗ), широко при-Подключение элементов ЯЗи ВК.позволяет меняемым для обесйечения сйнхронизаций: . коммутировать ВК кктаждой ЯЗ в соответстмежду апелтрчонннми системами оаэлчично теующий моментеремени,2 ил,Г3 1750039 4Изобретение относится к микроэлект- гоэлемента 2 И 10, База шестоготранзистороникеи вычислительной технике, а именно ра 20 соединена с анодом третьего диода 23,к Схемам линий задержки, широко применю- анодом четвертого диода 24 и через первыйемым для обеспечения синхронйзации меж- резистор 25 подключена к шине питания,ду электронйыми системами различного 5 Катод четвертого диода 24 соединен с вхоназйаченйя. ;,.": :.дом входной цепи двойного инвертора 8;Целью изобретения является повыше- Коллекторы:пятого транзистора 19 и шестоние надежности и точностивеличийы задер- го транзистора 20 соединены между собойжки.: :. ; : .:,;. и подключены к второму выводу времязадаМа фиг, 1 представлейэ схема предлага ющего конденсатора 26, первый вывод коемой линии задержки; на фиг. 2 -. эпюрыторого соединен с общей шиной. Прямойнапряжений, поясняющие ее работу, :-: выход второго переключателя 13 тока соеЛиния задержки включает в себя: й по- динен с инверснымвходом первого элеменследовательно соединенных ячеек зайерж-та 2 И 27, прямой вход первого элемента 2 Ики; выход ячейки 1 соединен с входом 15 27 соединен с выходом элемента НЕ 9, выячейки 2, выход которой соединен с входом ход первого элемента 2 И 27 соединен с перячейки (п), выход ячейки (п) соединен с .вым входомэлемента 2 ИЛИ-НЕ 28; второйвходом ячейки и, Вход ячейки 1 образует .вход элемента 2 ИЛИ-НЕ 28 соедийен с прявход линии 3 задержки. Выходы ячеек 1, 2 мым выходом первого переключателя 17 то(п), и задержки образуют соответствую ка. Шина 29 опорного напряжениящие выхода 4-7 линии задержки. Ячейка 1. подключена к первому 17 и второму 13 песостоит иэ входной цепи двойного ийверто-реключателям тока и напряжение на нейра 8 с первым- четвертым выходами; вход задает порог переключения переключатекоторой соединен с входом элемента НЕ 9; лей 13 и 17 тока,.Выход элемента 2 ИЛИ-НЕинверсным входом первого элемента 2 И 10 25 28 соедйнен с катодом третьего диода 23 ии образует вход ячейки задЕржки, Задержка; с входом выходного инвертора 30. Выходйереключения первого элемента 2 И .10 выходного инвертора 30 соединен с прямымменьше задержки переключения входной -входом второго элемента 2 И 10 и образуетцепи двойного инвертора 8. Первый выход выход ячейки 1 задержки,входной цепи двоййого инвертора 8 соедй . Ячейка 2 включает в себя.все элемейтынен сбазой первого транзистора 11, второй : ячейки 1 с описанными айше связями, авь 1 ход входной цепи двойного ийвертора 8 именно; входную цепь двойного инверторасоединен с базой второго транзистора 12, . 31 с первым-четвертым выходами, элементэмиттер которого соединен с общей"шиной,.: НЕ 32. второй элемент 2 И 33 с прямым иа коллектор соединен с входом вторОго пе йнверсным входами, первый 34 и второй 35.реключателя 13 тока и с катодом первого:транзисторы; второй переключатель 36 тодиода 14, анод первого диода 13 соединен ка, первый диод 37; третий 38 и четвертыйс эмиттером первого транзистора 11. Пер- .: 39 транзисторы, первый переключатель 40вый транзистор 11, первый диод 14 и второй . тока, второй диод 41, пятый 42 й шестой 43транзистор 12 образуют инверсный выход 40 транзистОры, пятый диод 44, второй рези- двойного инвертора 8, Третий выход вход-.стор 45, третий 46.и четвертый 47 диоды,ной цепи двойного инвертора 8 соединен спервый резистор 48, первый элемент 22 И 49базой третьего транзистора 15, четвертый -с йрямым и инверсным входами, элементвыход входнойцепи двойного инвертора 8 2 ИЛИ-НЕ 50, шину Ы опорного напряжесоединен с базой четвертого транзистора 45 нйя, выходной инвертор 52, иподключена к16, эмиттер которого йодключен к общей времязадающему конденсатору 26,шине, а коллектор соединен с входной пер.-: , Ячейки (п), и полностью повторяютвого переключателя 17 тока и катодом вто- ячейку 2, связимежду ними аналогичны свярого диода 18, анод второго диода 18 " зям между ячейками 1 и 2,соединен с эмиттеромтретьего транзистора 50 Рассмотрим работу линии задержки на15. Третйй транзистор 15, второй диод 18 и" -примере ячеек 1 и 2, ,четвертый транзистор 16 образуют прМой" , Пусть на входе 3 сигнал отсутствует ивыход двойного инвертора 8; Коллекторы : напряжениесоответстЬуетнизкомууровню.первого транзистора 11 и третьего транзи- Тогда не прямом выходе двойного инверто- .сторз 15 соединейы между собой и с эмит ра 8, образованном транзисторами 15 и 16терами пятого 19 и . шестого 20 и диодом 18; также низкий.уровень нвпрятранзисторов, База пятого транзистора 19 жения, а на его:инверсном выходе, образо соединена с анодом пятого диода 21 и через ванном транзисторамй 11 и 12 и диодом 14второй резистор 22 с шиной питания, Катод " высокйй уровень напряжения. На прямомпятого диода 21 соединен с выходом второ- . выходе второго переключателя 13 тока будет высокий уровень напряжения, следова-. и через открытый транзистор 43 (фиг, 2), тельно, на выходе первого элемента.2 И 27после чего при изменении напряжения на низкий уровень напряжения, На прямом вы- прямом выходе двойного инвертора 31, обходе первого переключателя ",7 тока будет разованном транзисторами 38 и 39 и дионизкий уровень напряжения, таким обра дом 41, из низкого уровня в высокий зом, на выходе элемента 2 ИЛИ-НЕ высокий происходит заряд конденсатора 26 током уровень напряжения, на выходе выходного резистора 48 через открытый транзис; ор 43.инвертора 30 и на выходе 4 ячейки 1 линии Напряжение на конденсаторе 26, изменяю- .задержки низкий уровень напряжения, Со- щееся поэкспоненциальному закону, отслеответственно, на выходе 5 ячейки 2, выходе 10 живается на коллекторе транзистора 38 и 6 ячейки (п), выходе 7 ячейки и низкий коллекторетранзистора 39(фиг. 2), Придоуровень напряжения. Так как па катодах стижении напряжения на коллекторе тран . диодов 21 и 24 низкий уровень, то транэи- зистора 39 величины, равной величинесторы 19 и 20 закрыты, следовательно, кон- опорнога напряжения на шине 51, срабатыденсатор 26 отключен от ячейки 1 линии 15 вает переключатель 40 тока и на его выходе задержки, аналогичным образом конденса- . устанавливается высокий уровень, Соответтор 26 отключен от ячеек (п), и линии, ственно на выходе элемента 2 ИЛИ-НЕ 50 задержки устанавливается низкий уровень, на выходеПри изменении напряжения на входе 3выходнрго инвертора 52 и выходе 5 яцейкис низкого уровня в высокйй на катоде дйода 20 2 появляется высокий уровень (фиг. 2). Од появляется высокий уровень, вследствйе новременно низкий уровень на катоде дичего теперь транзистор 20 может подклю- ода 46 приводит к выключению чать конденсатор 26 к ячейке 1, а именно, ктранзистора 43 и отключению конденсатоколлекторам транэйсторов 11 и 15. Припе-,:ра 26 от ячейки 2.реключении в выходных цепях двойного ин При изменении входного напряжения вертора 8 яцейки 1 протекают сквозные из высокого уровня в низкий срабатывает токи, которые разряжают конденсатор 26 элемент 2 И 10, имеющий задержку перецерез открытый транзистор 20 (фиг. 2), По-, клюцения меньше, цем задержка переклюсле этого выход двойного инвертора 8, об-чениявходной цепи двойного инвертора 8 и разованный транзисторами 15 и 16 и 30 на выходе элемента 2 И 10 устанавливается диодом 18, переходит иэ низкого уровня в высокий уровень, который запирает диод 21 высокий; При этом происходит заряд кон-и обеспечивает возможность подключения денсатора 26 током резистора 25 черефМот- конденсатора 26 через транзистор 19 к крытый транзистор 20. Напряжение на ячейке 1,аименнокколлекторамтранзистоконденсаторе 26, изменяющееся по экспо ров 11 и 15, При переключении двойного нениальному закону; отслеживается на кол-. инвертора 8 ячейки 1 происходиткратковрелекторах транзисторов 15 и 16 (фиг. 2). При менный разряд конденсатора 26 сквозными достижении напряжения на коллекторе токами, протекающими в выходных цепях , транзйстора 16 величины, равной величине двойного инвертора 8 ячейки 1 и через отопорного напряжения на шине 29, срабаты крытый транзистор 19 При изменении навает переключатель 17 тока и на его выходе пряжения на инверсном. выходе двойного появляется высокий уровень, Соответствен- инвертора 8, образованного транзисторами но на выходе элемента 2 ИЛИ-НЕ 28.появля и 12 и диодом 14 из низкого уровня в. ется низкий уровень. на выходе выходного высокий, происходит заряд конденсатораинвертора 30 и на выходе 4 ячейки 1 появ 26 током резистора 22 через открытый транляется высокий уровень (фиг, 2), Одновре-зистор 19. Напряжение на конденсаторе 26, менно низкий уровень на катоде диода 23 изменяющееся по экслоненциальному завыключает транзистор 20, таким образом, " кону, отслеживается на коллекторах транзиконденсатор 26 отключается от ячейки 1, В сторов 11 и 12 (фиг, 2), Элемент НЕ 9, то же время установившийся высокий уро имеющий на выходе высокий уровень, обесвень на катоде диода 47 дает возможность печивает высокий уровень на выходе перво- подключения конденсатора 26 через тран- го элемента 2 И 27, соответственно, низкий зистор 43 к ячейке 2, а именно к коллекто- уровень на выходе элемента 2 ИЛ 11-НЕ 28 и рам транзисторов 34 и 38. Аналогичным высокий уровень на выходе 4 ячейки 1.При образом высокий уровень напряжения на 55 достижении напряжения на коллекторе входе ячейки 2 приводит к переключению транзистора 12 величины, равной величине двойного инвертора 31 ячейки 2 и кратко- опорного напряжения на шине 29, срабатывременному разряду конденсатора 26 врет второй переключатель 13 тока и на его сквозными токами, протекающими в выход- прямом выходе устанавливается высокий ных цепях двойного инвертора 31 ячейки 2 уровень, Это приводит к установлению низ1750039 7 8кого уровня на выходе первого элемента 2 И времязадэбщий конденсатор на всю линию 27.высокого уровня на выходе 2 ИЛИ-НЕ 28задержки, который осуществляет как задери низкого уровня на выходе выходного ин-. жку Фронта, так и задержку среза входного вертора 30 и выходе 4 ячейки 1 (Фиг. 2), сигнала, Таким образом, уменьшение наОдйовременно низкий уровень на выходе 4 5 весных времязадающих элементов до одноячейки 1 приводитк установлению низкого го в предлагаемом устройстве вместо и уровня на выходе элемейта 2 И 10; открывэ- элементов в известном повышает надежнию диода 21 и выключению транзистора ность линии задержки, Кроме того, наличие19. При этбм конденсатор отключается отодного времязадающего конденсатора, за.ячейки 1, Одновременно появление низкого. 10 держивающего как фронт,так и срез входного уровня йапряжения на выходе 4 ячейки 1 сигнала,способствуетповышению:точности., " приводит к срабатыванию элемента 2 И 33, задания задержки, поскольку отсутствуетимеющего задержку переключения"меньше, . разброс параметров навесных оремязадаючем задержкапереключения входной цепи щих элементов,двойного инвертора 31 и на выходе элемен Ф о р м у л а и з о б р е т е н ия та 2 И 33 устанавливается высокий уровень;Линия задержки, седержэщая и ячеек который запирает диод 44 и обеспечивает . задержки, каждая из которых содержйт вывозможность подключения конденсатора 26,: ходной инвертор; выходы инверторов соечерез транзистор 42 к ячсйке 2, а именно кдинены с .соответствующими п-.выходами коллекторам транзисторов 34 и 38. При пе линии задержки, времязадающий конденсареключении двойного конвертора 31 ячейки . тор, первый вывод которого соединен соб происходит кратковременный разряд кон щей шиной, о т л и ч а ю щ а я с я тем;что, денсаторэ 26 сквозными токами, протекаю- с целью повышения надежности линии и щими в выходных цепях двойного - точности величийы задержки, в каждуюизп инвертора 31 ячейки 2 и через открытый 25 ячеек введены элемент 2 ИЛИ-НЕ, первцй и транзистор 42. При изменении напряженйя второй элементй 2 И с прямым и инверскым на инверсном выходе двоййого"инвертора входами, первый и второй переключатели 21, образованном транзисторами 34 и 35 и тока, шина ойорного напряжения, входная дйэдом 37, из низкого уровня в высокйй цепьдвгйногоийвертораспервымвторым,пройсходит заряд конденсатора 26 током 30. третьим и четвертым выходами, элементрезистора 45 через открытый транзистор 42,: НЕ, первый - шестой транзисторы, второй - Напряжение на конденсаторе 26, изменяю" пятый диодй, первый и второй резйсторй, щеесяпоэкспоненциальномузакону,отсле- соединенные так, что выход элемента 2 живэется йа коллекторе транзистора 35 и наИЛИ-НЕ подключенк входу выходного инколлекторетррнзистора 39(фиг. 2). Элемент 35 вертора, первый вход элемента 2 ИЛИ-НЕ:Н 32. имеющий на выходе высокий уро- соединен с выхбдом первого элемента 2 И, а,.вень, обеспечивает высокий уровень на второй вход соедийен с прямым выходом вйходе первого элемента 2 И 49, соответст-первого переключателя тока, прямой вход вейко, низкий уровень на выходе элемента первого элемента 2 И соединен с выходом 2 ЙЛИ-НЕ 50 и высокий уровень на вйходе 5 40 элемента НЕ, а инверсный вход соединен с ячейкй 2, При Достижении йапряжения напрямым выходомвторОгопереключэтелято, коллекторе транзистора 35 вилиЧины, рэв- кэ, вход первого переключателя тока соединой величине опорного напряжения нэши- нен с коллектором четвертого транзистора не 51, срабатывает второй переключатель: и катодом второго диода, эмиттер четверто юбка и йа его выходе устанавливается 45 го транзистора соединен с общей шиной, вьтсокйй уровень. Это приводит к установле- анод второго диода соединен с эмиттером нию низкого уровня на рыходе элемента 2 И третьего транзистора, базы третьего и чет, высокого уровня на выходе элемента вертоготранзисторовсоединенысоответст ИЛИ-НЕ 50 и низкого уровня навыходе венно с третьим и четвертым выходами выходного инвертора 52 и вцходе 5 ячейки 50 входной цепи двойного инвертора третий, 2 (фиг, 2), Одновременно низкий уровень на четвертый транзисторы и второй диод обрэвыходе 5 ячейки 2 приводит к установлению зуют прямой выход двойного инверторэ, нйзкого уровня на выходе элемента 2 И 33, вход второго переключателя токасоединен открыванию диода 44 и выключению тран- с коллектором второго транзистора и катозисторэ 42. При этом конденсатор 26 отклю дом первого диода, эмиттер второго транзичается от ячейки 2. стора соединен с общей шиной, анодПо сравнению с известным, содержа- первогодиодасовдиненсэмитгеромпервощим навесные времязадающие конденсато- . го транзистора, базы первого и второго ры в каждой ячейке линии задержки, транзисторов соединены соответственно с предлагаемое устройство содержит один первым и вторым выходами входной цепи1750039 Риг 2 Составитель И.ПоставнинаТехред М.Моргентал К Редактор Н,Лазоренко тор Э,Лончакова Тираж :., : ПодпйсноеГосударственного комитета по изобретениям и открытиям при ГКНТ СССР113035, Москва, Ж. Раушская йаб., 4/5 Заказ": 260 В.НЙИПроизводственно-издательский комбинат "Патент", г. Ужгород, ул.Гагарина 9 10двойного инвертора, первый и второй тран- ода соединен с выходом второго элемента зисторы и первый диод образуют инверс" 2 И, вход входной цепи двойного инвертора ный выход двойного ийвертора, коллектор - Соединен с входом элемента НЕ, с инверспервого транзистора соединен с коллекто-. ным входам второго:элемента 2 И, катодом ром третьего транзистора и змиттерами пя.- . 5 четвертого диода и подключен к входу ячейтото и шестого транзисторов, коллекторки задержки, прямой вход второго элемента пятого транзистора соединен с коллектором: 2 Исоединен с выходом выходного инвертошестого. транзистора и вторым-выводом . ра, задержка переключения второго элевремязадающего конденсатора, база шес-" мента 2 И меньше задержки йереключения того транзистора соединена с анодами 10 вхоДной цепи двойного инвертора;айна третьего и четвертого диодов и через пер- -. - опоРного йапряжения подключена к первовый резистор с шиной питания, катод треть-:. му и второму переключателям тока и задает его диода соединен с входом выходного порог переключения переключателей тока, инвертора, база пятого транзистора совди-:выходной инвертор (п)-й ячейки соединен нейа с анодом пятого диода и через второй 15 с входом и-й ячейки, вход линии задержкирезистор с шиной питания. катод пятого ди- "соединен с входом первой ячейки.
СмотретьЗаявка
4886880, 27.11.1990
ПРОИЗВОДСТВЕННОЕ ОБЪЕДИНЕНИЕ "ГАММА"
МЕЛЕНТЬЕВ НИКОЛАЙ ГЕННАДЬЕВИЧ, КАЗАРИНОВ ОЛЕГ ГЕННАДЬЕВИЧ
МПК / Метки
МПК: H03K 5/13
Опубликовано: 23.07.1992
Код ссылки
<a href="https://patents.su/5-1750039-liniya-zaderzhki.html" target="_blank" rel="follow" title="База патентов СССР">Линия задержки</a>
Предыдущий патент: Генератор задержанных импульсов
Следующий патент: Управляемый распределитель импульсов
Случайный патент: 418698