Декодирующее устройство

Номер патента: 1695514

Авторы: Васильев, Шутин

ZIP архив

Текст

союз сОВетскихСОЦИАЛИСТИЧЕСКИХРЕСПУБЛИК цю Н 03 М 13/02 НИЕ ИЗОБРЕТЕ АВТ СУДАРСТВЕННЫИ КОМИТЕТО ИЗОБРЕТЕНИЯМ И ОТКРЫТИЯМИ ГКНТ СССР ОМУ СВИДЕТЕЛЬСТ 21) 4492797/2422) 13.10,88(57) Изобретение относится к вычислительной технике и может быть использовано при построении устройств декодирования в системах передачи информации. Изобретение позволяет не только декодировать информационные сбобщения, но и обнаруживать в них ошибки. Декодирующее устройство содержит блоки 1 и 7 памяти, элемент 2 ИСКЛЮЧАЮЩЕЕ ИЛИ-НЕ, инвертор 3, элемент ИЛИ 4, элемент ИСКЛЮЧАЮЩЕЕ ИЛИ 5, триггер 6, Э ил. 1 табл.Изобретение относится к вычислитель.ной технике и может быть использовано припостроении устройств декодирования в системах передачи информации,Цель изобретения - расширение функ 5циональных возможностей устройства засчет обеспечения обнаружения ошибок.На фиг, 1 представлена фунциональнаяблок-схема устройства; на фиг, 2 - времен.ные диаграммы работы устройства при безошибочной передаче сообщения; на фиг, 3- то же, при появлении ошибки в чередовании комбинаций 3/6 и 6/,3, когда на третьемтакте вместо комбинации 4/5 (5/4) передается ошибочная комбинация 6/3 из числа 15разрешенных комбинаций.Устройство содержит первый блок 1 памяти, элемент 2 ИСКЛЮЧАЮЩЕЕ ИЛИ-НЕ2 инвертор 3, элемент ИЛИ 4, элемент ИСКЛЮЧАЮЩЕЕ ИЛИ 5, триггер 6 и второй 20блок 7 памяти. Позициями 8 и 9 обозначенысоответственно информационные и тактовый входы устройства, позициями 10 и 11 -соответственно информационные выходы ивыход ошибок устройства. 25На фиг, 2 и 3 соответствующими индексами обозначены следующие сигналы: а -сигнал на входе 9 устройства; б, в, г - сигналы соответственно на первом, втором,третьем выходах блока 7 памяти; д - сигнал 30на выходе триггера 6; е - сигнал на выходеэлемента 2; ж - сигнал н,а выходе элемента5; з - сигнал на входе инвертора 3; и -сигнал на выходе инвертора 3; к - сигнал навыходе 11 устройства, 35Блок 1 памяти реализован на программируемом постоянном запоминающем устройстве (ППЗУ). Блок 7 памяти реализованна.ППЗУ и запрограммирован так, что повходным словам 9 В на его выходах формируются сигналы, соответствулрщие признакам "Запрещенная комбинация" ("ЗК"),"Комбинация 6/3" и "Комбинация 3/6, Форма прошивки ППЗУ приведена в таблице,Обозначение выходов 6/3 и 3/6 блока 7 45памяти в таблице означает, что появлениюкомбинации 6/3 или 3/6 соответствует формирование на соответствующем выходеблока 7 сигнала "0".Декодирующее устройство работает 50следующим образом,На входы 8 поступает информация в коде 9 В, а на тактовый вход 9 - сигнал синхронизации, Блок 1 преобразует код 9 В.винформацию в коде 8 В, которая подается на 55выходы 10,При безошибочной передаче информации на первом выходе блока 7 вырабатывается сигнал "0", который поступает напервый вход элемента ИЛИ 4. На втором и третьем выходах блока 7 при передаче комбинаций 6/3 (3/6) или 7/2 (2/7) вырабатываются сигналы "0" и "1" ("1" и "0") соответственно, а при передаче комбинаций 4/5 (5/4) - сигналы "1", В первом случае триггер 6 устанавливается по сигйалу синхронизации в единичное (нулевое) состояние, а во втором случае - по сигналам "1" на входах 5 и К - состояние триггера 6 сохраняется. Сприходом следующей комбинации 3/6 (6/3) или 2/7 (7/2), которая в соответствии с указанным чередованием комбинаций должна иметь уже обратное соотношение нулей и единиц, сигнал "О" ("1") поступает на первый вход элемента ИСКЛЮЧАЮЩЕЕ ИЛИ 5, на втором входе которого установлен сигнал логической "1" ("О") с выхода триггера 6. При этом на выходе элемента ИСКЛЮЧАЮЩЕЕ ИЛИ 5 вырабатывается сигнал "1", который через инвертор 3 логическим "0" поступает на второй вход элемента ИЛИ 4, а триггер 6 по сигналу синхронизации устанавливается в нулевое (единичное) состояние, которое сохраняется до прихода следующей комбинации 6/3 (3./6) или 7/2 (2/7),По нулевым логическим сигналам на входах элемент ИЛИ 4 выдает на выход 11 ошибки сигнал "О", что соответствует безошибочной передаче информации,При появлении запрещенной комбинации на первом выходе, блока 7 вырабатывается сигнал "1", который через элемент ИЛИ 4 поступает на выход 11 ошибки, что соответствует появлению ошибки в передаваемой информации,При появлении ошибки в чередовании комбинации 3/6 (6/3) или 2/7 (7/2) на втором и третьем выходах блока 7 вырабатываются сигналы "0" и "1" ("1" и "0") соответственно, сигнал "1" ("О") поступает на первый вход элемента ИСКЛЮЧАЮЩЕЕ ИЛИ 5, но при этом на втором его входе устанавливается сигнал "1" ("0") с выхода триггера 6. По двум одинаковым логическим сигналам на входах элемента ИСКЛЮЧАЮЩЕЕ ИЛИ 5 на его выходе формируется сигчал "О". Вместе с тем и на выходе элемента ИСКЛЮЧАЮЩЕЕ ИЛИ-НЕ 2 при передаче комбинаций 3/6 (6/3) или 2/7 (7/2) - по логическим сигналам на входах "0" и "1" ("1" и "О") - . вырабатывается сигнал "0". В результате инвертор 3 сформирует сигнал "1", который через элемент ИЛИ 4 поступает на выход 11 ошибки, что соответствует появлению ошибки в передаваемой информации,Формула изобретения Декодирующее устройство, содержащее первый блок памяти, выходы которого1695514 ИЛИ, третий выход второго блока памяти соединен с К-входом триггера, с вторым входом элемента ИСКЛЮЧАЮЩЕЕ ИЛИ и с вторым входом элемента ИСКЛЮЧАЮЩЕЕ являются информационными выходами устройства, отл и ч а ю щ ее с я тем, что, с целью расширения функциональных возможностей устройства эа счет обеспечения обнаружения ошибок, в устройство введены элемент ИСКЛЮЧАЮЩЕЕ ИЛИ-НЕ, элемент ИСКЛЮЧАЮЩЕЕ ИЛИ, инвертор, элемент ИЛИ, триггер и второй блок памяти, первый выход которого соединен с первым входом элемента ИЛИ, второй выход второ. го блока памяти - с первым входом элемента ИСКЛЮЧАЮЩЕЕ ИЛИ-НЕ и с У-входом триггера, выход которого соединен с первым входом элемента ИСКЛЮЧАЮЩЕЕ ИЛИ-НЕ, выход которого объединен с выходом элемента ИСКЛЮЧАЮЩЕЕ ИЛИ и под- . ключен через инвертор к второму входу элемента ИЛИ, выход которого является выходом ошибки устройства, входы первого блока памяти объединены с соответствующими входами второго блока памяти и являются информационными входами устройства, вход синхронизации триггера является тактовым входом устройства,10 Выходы ки/иыЗК" 6/3 3/6ев Адрес Выходы К Адрес ВыходыАдрес,пйо/оЗКы6/33/6 ыЗК" 6/3 3/6 9 10 11 12 г 5 56 069 57 196 58 оге 59 08 С 60 02 С 61 о 9 Е 62 032 63 ОВЕ 64 034 65 ОС 2 66 046 67 Ос 4 68 а 4 с 69 ОС 8 7 о о 5 Е 71 1 Д 9 а о о о а а 0 0 о о о 0 о о а о 7 г 173 о 73 1 ДЗ 74 167 75 1 СД 76 141 77 1 св7 Е 1 ЗД 79 109 80 1 Эв 81 103 ег 137 83 1 А 7 84 Ов 1 85 14 е 86 ОВЭ 87 14 С88 ав 9 89 06 В эо 194 91 Обд 92 192 9 Э 075 1 ЕАооО 1 Оа 1 оО 1 ОО .1 ОО 1 ОО 1 ОО 1 ОО 1 ОО 1 О0 1 аоо 1 аО 1 ОО 1 Оо оо оо оо оа о 1о о .о оО О 1о оО О 1о о 1о о.о оо оО 1 1оа 1 1.О 1 1а 1 1оооооО 1 1оооО 1 1ооО 1 .1О 1 1О 1 . 1оО 1 1а 1 1ооВ Паз 4173 Тираж ПодписодписноеНИИПИ Государственного комитета по изобретениям и открытиям при Г113035, Москва, Ж, Раушская наб., 4/5 Производственно-издательский комбинат "Патент", г. Ужгород, ул.Гагарина, 10

Смотреть

Заявка

4492797, 13.10.1988

ПРЕДПРИЯТИЕ ПЯ А-1772

ВАСИЛЬЕВ ВЛАДИМИР ЮРЬЕВИЧ, ШУТИН РОМАН ИВАНОВИЧ

МПК / Метки

МПК: H03M 13/51

Метки: декодирующее

Опубликовано: 30.11.1991

Код ссылки

<a href="https://patents.su/5-1695514-dekodiruyushhee-ustrojjstvo.html" target="_blank" rel="follow" title="База патентов СССР">Декодирующее устройство</a>

Похожие патенты