Устройство для оценки сигналов

Номер патента: 1598189

Авторы: Борисов, Курносов, Мурашков, Федоренко

ZIP архив

Текст

СОЮЗ СОВЕТСКИХСОЦИАЛИСТИЧЕСКИРЕСПУБЛИК И 9) (111 51)5 Н 04 В 17/00 ОПИСАНИЕ ИЗОБРЕТЕНН АВТОРСКОМУ СВИДЕТЕЛЬСТВУ со о СССР 1986. СИГНАЛОВадиотехвышение в при од ни выбор турои,ороговоблока ГОСУДАРСТВЕННЫЙ КОМИТЕТПО ИЗОБРЕТЕНИЯМ И ОТНРЫТИЯПРИ ГКНТ СССР(54) УСТРОЙСТВО ДЛЯ ОЦЕНКИ(57) Изобретение относитсяника. Цель изобретения - пдостоверности оценки сигнановременном уменьшении вресигналов с оптимальной, стрЦель достигается введениембпока 14, преобразователя.216 регистров, блоков 23 и 24 элементов И, блока 25 памяти, счетчика 18, генератора 21 тактовых импульсов, ре" гистра 22 сдвига, ВЯ"триггера 2, элемента И 26, блока 19 регистров, формирователя 20 единичного импульса, элемента И 30. Анализ оценки сигналов проводится в два этапа. По резуль. татам анализа первого этана информация о номерах сигналов поступает в блок 25, Информация анализа второго этапа поступает на управляющий вход блок 25, На первом этапе анализа осуществляется предварительный анализ помехозащищенности, на втором этапе уточняются результаты выбора оптимальФной структуры сигнала. 1 ил.20 Изобретение относится к радиотехнике, может использрваться в системах передачи для выбора сигналов,оптимальных к воздействию помех, иявляется усовершенствованием изобретения по авт, св. У 1363499,Цель изобретения - повышение достоверности оценки сигналов при одновременном уменьшении времени выбора сигнала с оптимальной структурой.На чертеже представлена структурная элекрическая схема предлагаемогоустройства,Устройство для оценки сигналов 15содержит кнопку 1 "Пуск", КБ-тр ггер2, генератор 3 счетной частоты, блок4 регистров памяти Фазовых кодов, генератор 5 опорных сигналов, первыйи второй перемножители 61 и 6.2,фазовращатель 7, первый и второй интеграторы 8,1 и 82,первый и второйквадраторы 9.1 и 9,2, сумматор 10,стробирующий блок 11, нормирующийблок 12, пороговый блок 13, дополнительный пороговый блок 14, преобразо -ватель 15, первый блок 16 регистров,первый элемент И 17, счетчик 18,второй блок 19 регистров, формирователь 20 единичного импульса, генера- -З 0тор 21 тактовых импульсов, регистр 22сдвига, первый и второй блоки 23 и24 элементов И, блок 25 памяти, второй элемент И 26, дополнительный преобразователь 27, блок 28 сравнения,регистр 29 памяти, третий элементИ 30, блок 31 памяти кодов оптимальной структуры сигналов.Устройство работает следующимобразом, 40При нажатии кнопки 1 Пуск" наБ вход КБ-триггера 2 подается напряжение и КБ-триггер 2 переводится всостояние логической единицы. Напряжение с прямого выхода КБ-триггера 2 45подается на первый управляюший входгенератора 3 счетной частоты. С выхода генератора 3 счетной частоты навход блока 4 регистров памяти фазовыхкодов пос"упают импульсы с периодом 50для поочередного подключения регистровпамяти, определяющих структуру сигналов, к входу генератора 5 ( меньше.длительности 1 опорных сигналов),Сигнал определенной структурыЛ (с) с выхода генератора 5 опорныхГсигналов поступает на второй входпервого перемножителя 6.1 и на входФазовращателя 7, с выхоца которого сигнал, сопряженный по Гильберту сопорным сигналом, поступает на в.оройвход второго перемножителя 62 Напервые входы первого и второго перемножителей 6,1,и 6,2 подается помеха 2 п(г;), при:утствующая в канале.Сигналы, полученные в результате перемножения, поступают на входы первого и второго интеграторов 8.1 и 8.2,где интегрируются на интервалес 6 0, 1. С выходов первого и второго интеграторов 81 и 8,2 сигналыпоступают на входы первого и второгоквадратов 9,1 и 9.2, с выходов которых поступают на входы сумматора 10,Выход сумматора 10 соединен с входомстробирующего блока 11, в которомосуществляется отсчет результата измерения в моменты времени с. = 1. Г(где х = 1, 2, 3. ) при поступлении на тактовый вход импульсов с выхода генератора 3 счетной частоты.Эти же импульсы поступают на тактовые входы первого и второго интеграторов 8.1 и 8.2 для сброса накопленного за период напряжения.С выхода стробирующего блока 11сигнал поступает на вход нормирующего блока 12, выход которого подклю -чен к пороговому блоку 13 и дополнительному пороговому блоку 14, Псскольку на первом этапе анализа сигналов в открытом состоянии будет нахо-диться только дополнительный пороговый блок 14, управляющий вход которого подключен к прямому выходу КБтриггера 2, то выходной сигнал Унормирующего блока 12 поступает вдополнительный пороговый блок 14,где сравнивается с нижним пороговымуровнем П н, С выхода дополнительного порогового блока 14 напряжениеН- У поступает на вход дополнительного преобразователя 27, предназначенного для преобразования напряжения Н в соответствующее числоимпульсов, Последовательность импульсов записывается в один из регистровпервого блока 16 регистров, При этомсоблюдается очередность заполнениярегистров,Одновременно с этим, если уровеньсигнала У меньше нижнего пороговогоуровня при сравнении их в дополнительном пороговом блоке 14, то еговыходной сигнал открывает второй элемент И 26 для прохождения кодовой ин-Формации с выхода счетчика 18 на вход98189 515второго блока 19 регистров о номереанализируемого сигнала, при которомУ с Ц .Данная кодовая комбинациязаписывается в регистры второго блока 19 в порядке очередности поступления. Счетчик 18 осуществляет подсчет импульсов, формируемых генератором 3 счетной частоты на первом(предварительном) этапе анализа сигналов и только при подаче на управляющий вход счетчика 18 напряжениялогической единицы с прямого выходаКЯ-триггера 2.После окончания предварительногоанализа последнего и-го вариантасигнала в регистры первого блока 16будет записана информация об относительных уровнях оценки взаимодействия вариантов сигналов и помехи вканале Ц , а в соответствующиеим регистры второго блока 19 - информация о номерах оцениваемых сигналов, при которых У. с Ц .1При поступлении п-го импульса сгенератора 3 счетной частоты на входсчетчика 18 с его второго выходапоступит сигнал на входы формирователя 20 единичного импульса и генератора 21 тактовых импульсов. Выходной импульс формирователя 20 поступает на информационный вход регистра22 сдвига в виде логической единицы,которая при поступлении на тактовыевходы данного регистра импульсов свыхода генератора 21 продвигаетсяпо триггерам регистра 22,Опрашивающие .импульсы с выходовтриггеров регистра 22 сдвига последовательно поступают на вторые входысоответствующих элементов И первогоблока 23, первые входы которых соединены с выходами триггеров соответствующих регистров первого блока 16,Опрос регистров первого блока 16 начинается с анализа состояния последФнего триггера одновременно для всехрегистров, далее анализируется предпоследний триггер и т.д. Импульсы сэлементов И первого блока 23 посту,пают на первые входы элементов И второго блока 24, вторые входы которыхсоединены с триггерами соответствующих регистров второго блока 19 регистров. В зависимости от информации,записанной в регистры второгоблока 19, открываются соответствующие элементы И второго блока24. 10 15 20 25 30 35 40 45 50 55 С выхода второго блока 24 элементов И в первую очередь поступает информация о номере того сигнала, при взаимодействии которого с помехой в канале уровень напряжения на выходе нормирующего блока 12 минимальный, Информация о номерах сигналов (по результатам первого этапа анализа) поступает в блок 25 памяти, где она распределяется по ячейкам памяти следующим образом: в первой ячейке - номер сигнала, при котором уровень напряжения на выходе нормирующего блока 12 минимальный (а, следовательно, напряжение на выходе дополнительного порогового блока 14 Ц = Ц - У макг исимальное и соответствующий регистр первого блока 16 записано наибольшее число импульсов); во второй ячейке - номер сигнала, соответствующий несколько большему уровню напряжения на выходе нормирующего блока 12, и т.дЪТаким образом, первый этап анализа сигналов заканчивается ранжировкой номеров сигналов в блоке 25 памяти.При прохождении единичного импульса через все триггеры регистра 22 сдвига на его втором выходе появляется сигнал, который поступает на К вход КБ-триггера 2 и перебрасывает данный КБ-триггер 2 в состояние логического нуля.На втором этапе анализа сигналов останавливается работа счетчика 18 и дополнительного порогового блока 14, подключенных к прямому выходу КБ-.триггера 2, Напряжение с инверсного выхода КБ-триггера 2 подается на второй вход генератора 3 счетной частоты и на первый вход третьего элемента И 30. Импульсы, период следования Т которых равен длительности элемента анализируемых сигналов и достато" чен для получения окончательной оцен-ки сигнала, с выхода генератора 3 через открытый третий элемент И 30 поступают на управляющий вход блока 25 памяти. Данные импульсы обеспечивают последовательно подключение ячеек памяти блока 25 к второму входу блока 4 регистров памяти фазовых кодов.С выхода генератора 3 счетной частоты на вход блока 4 поступают тактовые импульсы с периодом Т для подключения регистров памяти фазовых кодов к генератору 5 опорных сигналов.в порядке, определяемом кодовой информа" цией, поступающей с выхода блока 2530 памяти. Сигнал определенной структуры с выхода генератора 5 опорных сигналов поступает на второй вход первого перемножителя 6,1 и на вход фазо"5вращателя 7, с выхода которого сигнал, сопряженный по Гильберту с опорным сигналом, поступает на второйвход второго перемножителя 6.2. Напервые входы первого и второго перемножителей 6.1 и 6,2 подается помеха,присутствующая в канале,Сигналы, полученные в результатеперемножения, поступают на входы первого и второго интеграторов 8.1 и8.2, где интегрируются на интервалегеО,Т 3 длительности элемента опорного сигнала, С выходов первого и второго интеграторов 8.1 и 8.2 сигналыпоступают на входы первого и второгоквадраторов 9.1 и 9.2, с выхода которых поступают на входы сумматора 1 О,Выход сумматора 10 соединен с входомстробирующего блока 11, в которомосуществляется отсчет результата в 25моменты времени, кратные целому числу длительности элемента опорногосигнала, при поступлении на тактовыйвход стробирующего блока 11 импульсов с выхода генератора 3 счетнойчастоты. Эти же импульсы поступаютна тактовые входы первого и второгоинтеграторов 8.1 и 82 для сбросанакопленного за период Т напряжения.С выхода стробирующего блока 11сигнал поступает на вход нормирующего35блока 12, с выхода которого измеренгое значение коэффициента взаимногоразличия опорного сигнала и помехипоступает в пороговый блок 13, от 2гкрытый напряжением с инверсного выхода КБ-триггера 2, В пороговом блоке 13 измеренное значение коэффициен,та взаимного различия я сравнивается с некоторым верхним пороговымзначением я , определяемым допуспвртимым значением вероятности ошибкиРв, С выхода порогового блока 13напряжение П, равное разности междупороговым значением яи измерен 50ным значением цг коэффициента взаимного различия (Б =по - К ) по 2ПОрступает на вход преобразователя 15,в котором происходит преобразованиенапряжения Бг в двоичный код Х , поступающий затем на первый вхОд блока5528 сравнения, На второй вход блока28 сравнения поступает информация срегистра 29 памяти о максимальном значении разности (я- 8), Г.1,2,"г - 11 (соответствующей минимальному значению 8), полученной при измерении коэффицйента взаимного различия всех предыдущих г - 1 вариантов структур опорных сигналов и помехи . Если поступившие в блок 28 с выхода преобразователя 15 значение Х превышает значение Х , записанное в регистре 29 памяти, с выхода блока 28 в регистр 29 памяти записывается новая информация Х , являющаяся максимальной для всех г структур опорных сигналов. При этом с первого выхода блока 28 сравнения на второй вход первого элемента И 17 поступает сигнал, открывающий данный элемент для записи с блока 4 регистров памяти фазовых кодов в блок 31 памяти кодов оптимальной структуры информации об г-м коде структуры сигнала, при котором измеренное значение коэффициента взаимного различия является наименьшим. Если поступившее с преобразователя 15 в блок 28 сравнения значение разности Х г не превьппает значения Х записанного в регистре 29 памявти, то сигналы на выходах блока 28 сравнения отсутствуют и в регистре 29 памяти и блоке 31 остается прежняя, ранее записанная информация.Таким образом, на первом этапе в течение длительноСти времени С, намного меньшей длительности Т элемента сигнала, осуществляется предварительный анализ помехозащищенности сигналов с определенными структураьж, по результатам которого производится ранжировка номеров кодовых структур в дополнительном блоке памяти.На втором эпате уточняются результаты выбора оптимальной структуры сигнала, при этом отпадает необходимость анализа всех структур сигналов,Формула изобретенияУстройство для оценки сигналов по авт. св. 9 1363499, о т л и ч а ю - щ е е с я тем, что, с целью повышения достоверности оценки сигналов при одновременном уменьшении времени выбора сигнала с оптимальной структурой, между выходом нормирующего блока и дополнительным входом блока регис-. тров памяти фазовых кодов введены последовательно соединенные дополнительный пороговый блок, дополнительЗаказ 3072 Тираж 527 ПодписноеВНИИПИ Государственного комитета по изобретениям и открытиям при ГКНТ СССР113035, Москва, Б, Раушская наб., д. 4/5 Производственно-издательский комбинат "Патент", г. Ужгород, ул, Гагарина, 101 ный,преобразователь, первый блок регистров, первый блок элементов И, второй блок элементов И и блок памяти, между выходом генератора счетной частоты и его тактовым входом введены последовательно соединенные счетчик, генератор тактовых импульсов, регистр сдвига и КБ-триггер, кроме того, введены второй элемент И, первый и вто 0 рой входы которого соединены соответственно с выходом дополнительного порогового блока и вторым выходом счетчика, второй блок регистров, вход и выход которого соединены соответственно с выходом второго элемента И и вторым входом второго блока элементов И, формирователь единичного импульса, вход и выход которого соедииены соответственно с первым выходомсчетчика и вторым входом регистрасдвига, третий элемент И, первый входи выход которого соединены соответственно с выходом генератора счетнойчастоты и управляющим входом блокапамяти, кнопка "Пуск" соединяется свторым входом КЯ-триггера, второйвыход которого соединен с входом записи генератора счетной частоты, свторым входом третьего элемента И и,с управляющим входом пороговогс блока,первый выход КЯ-триггера соединен суправляющими входами счетчика и дополнительного порогового блока, второйвыход регистра сдвига соединен .свторым входом первого блока элементов И.

Смотреть

Заявка

4648666, 07.02.1989

ВОЕННАЯ КРАСНОЗНАМЕННАЯ АКАДЕМИЯ СВЯЗИ ИМ. С. М. БУДЕННОГО

КУРНОСОВ ВАЛЕРИЙ ИГОРЕВИЧ, БОРИСОВ СЕРГЕЙ ГЕННАДИЕВИЧ, МУРАШКОВ АЛЕКСАНДР КОНСТАНТИНОВИЧ, ФЕДОРЕНКО ВЛАДИМИР ВАСИЛЬЕВИЧ

МПК / Метки

МПК: H04B 17/00

Метки: оценки, сигналов

Опубликовано: 07.10.1990

Код ссылки

<a href="https://patents.su/5-1598189-ustrojjstvo-dlya-ocenki-signalov.html" target="_blank" rel="follow" title="База патентов СССР">Устройство для оценки сигналов</a>

Похожие патенты