Цифровой дискриминатор
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Текст
СОЮЗ СОВЕТСНИСОЦИАЛИСТ ИЧЕСНРЕСПУБЛИН 6 чРФфф е ф ОПИСАНИЕ ИЗОБРЕТЕНИЯ ТОРСК СВИДЕТЕЛЬСТВ ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССРПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТИИ(71) Специальное конструкторское бБиологического приборостроенияс опытным производством Институтафизики АН АЗССР(54) (57) 1. ЦИФРОВОЙ ДИСКРИМИНАТОР,содержащий счетчик первого параметра,счетчик второго параметра, первыйблок сравнения, регистр результатови блок управления, блок управлениясодержит два элемента И, триггер,элемент ИЛИ и элемент задержки, при"чем вход запуска дискриминатора соединен со счетным входом триггераи первым входом первого элемента ИЛИ,вход первого параметра дискриминаторасоединен со счетным входом счетчикапервого параметра, выходы которогосоединены с первой группой информа-,ционных входов регистра результата,вход второго параметра дискриминатора соединен со счетным входом счетчика второго параметра, выходы которого соединены с второй группой информационных входов регистра результата, выходы которого соединены с выходами дискриминатора, первая группавходов задания уровней дискриминациидискриминатора соединана с первойгруппой информационных входов первого блока сравнения, о т л и ч а ю - щ и й с ятем, что, с целью расширения функциональных возможностей за счет дискриминации по разности и сумме параметров в него введены сумматор, вычитатель и второй блок сравнения, а в блокуправления введены третий элемент И и второй и третий элементы ИЛИ, причем в блоке управления инверсный выход триггера соединен с первыми входами первого и второго элементов ИЛИ, выходы которых соединены соответственно с первым и вторым входами третьего элемента ИЛИ и первыми входами соответственно вто- Ж рого и третьего элементов И, выход третьего элемента ИЛИ соединен с вторым входом первого элемента И, выход С которого через элемент задержки соединен с вторыми входами первого и третьего элементов И, вторая группа входов задания уровня дискриминации дискриминатора соединена с первой группой информации входов второго блока управления, выходы счетчика первого параметра соединены с первы" ми группами входов сумматора и вычитателя, выходы счетчика второго параметра соединены с вторыми группами входов сумматора и вычитателя, выходы сумматора соединены с второй группой информационных входов первого блока сравнения и третьей группой информационных входов регистра результата, выходы вычитателя соединены с второй группой информационньы входов второго блока сравнения и четвертой группой информационных входов регистра результата, выходы второго и третьего элементов блока управления соединеныгруппами входов сумматора, вычитаталя, первого и второго узлов сравнения, вторая группа информационныхвходов блока соединена с вторыми группами входов сумматора и вычитателя,выходы сумматора соединены с информационными входами первого регистра,выходы которого подключены к второйгруппе входов первого узла сравнения,выход которого соединен с первым выходом блока, выходы вычитателя соединены с информационными входами второго регистра, выходы которого соединены с второй группой входов второгоузла сравнения, выход которого соединен с вторым выходом блока, управляющий вход блока соединен с входамисинхронизации первого и второго регистров. 1170447с управляющими входами соответственно первого и второго блоков сравнения, выход первого элемента и блока управления соединен с входом синхронизации регистра результата, первый и второй выходы первого блокасравнения соединены соответственносо вторым и третьим входами первогоэлемента ИЛИ блока управления, первый и второй выходы второго блокасравнения соединены соответственнос вторым и третьим входами второгоэлемента ИЛИ блока управления,2. Дискриминатор по и. 1, о т л ич а ю щ и й с я тем, что блок сравнения содержит сумматор, вычитатель,два регистра и два узла сравнения,причем первая группа информационныхвходов блока соединена с первымиИзобретение относится к вычислительной и информационно-измерительнойтехнике и может найти применениев системах регистрации и обработкислучайных сигналов.Целью изобретения является расши рение функциональных возможностейза счет дискриминации по разности исумме параметров.На фиг. 1 представлена структурацифрового дискриминатора; на фиг. 2структура первого и второго блоковсравнения; на фиг. 3 - структураблока управления.Цифровой дискриминатор (фиг. 1)содержит вход 1 первого параметра,вход 2 второго параметра, счетчик 3первого параметра счетчик 4 второгопараметра, сумматор 5, вычитатель 6,переключатель 7 уровней, первый ивторой блоки 8 и 9 сравнения блок 10управления, регистр 11 результата,вход 12 запуска дискриминатора, выходы 13 дискриминатора.В состав блоков сравнения (фиг. 2)входят сумматор 14, вычитатель 15,первый и второй регистры 16 и 17, первый и второй узлы 18 и 19 сравнения,первая и вторая группы информационных входов 20 и 2 блока, управляю 21щий вход 22, первый и второй выходы 23 и 24.В состав блока 10 управления(Фиг, 3) входят первый, второй и тре 5 тий элементы ИЛИ 25, 26 и 27, первый,второй и третий элементы И 28, 29и 30, триггер 31, формирователь 32импульса, элемент задержки 33, выходы 34 - 36 и входы 37 - 41,Цифровой дискриминатор работаетследующим образом.В исходной состоянии счетчики 3и 4 цифрового дискриминатора и регистры 16 и 17, входящие в состав15,блоков 8 и 9, обнулены.Перед началом цикла обработкианализируемой величины на управляющийвход 12 цифрового дискриминатора по"дается сигнал высокого уровня, а за 20 тем на входы 1 и 2 начинают посту"пать унитарные коды соответствующихисходных параметров, характеризирующих объект или процесс.Указанные коды подаются на счет 25 ные входы счетчиков 3 и 4 соответственно. В сумматоре 5 производитсясложение кодов счетчиков 3 и 4. В вычитателе 6 производится вычитаниезначения кода счетчика 4 из кода30 счетчика 3.1170447 Получаемые (накапливаемые) таким образом значения суммы и разности анализируемых параметров с выходов сумматора 5 и вычитателя 6 подаются на вторые группы информационных вхо-. 5 дов блоков 8 и 9 формирования сигналов разрешения соответственно, на первые группы информационных входов которых подается код величины шага уровня дискриминации, задаваемой1 О переключателем 7 уровней.Блоки 8 и 9 идентичны, Поэтому рассмотрим работу только блока 8 срав; нения.Значение кода со второй группы 15 информационных входов блока 8 подаеткя на вторые группы входов сумматора .14 и вычитателя 15 и одновременно на первые группы входов узлов 18 и 19 сравнения. ЮВ сумматоре 14 при этом производится сложение исследуемого кода, поступившего на вторую группу информационных входов блока 8, с кодом величины шага уровня дискриминации, 25В вычитателе 15 определяется разность исследуемого кода и .кода величины шага уровня дискриминации.После прекращения передачи кодов анализируемых параметров на управляю-З 11 щий вход 12 цифрового дискриминатора подается сигнал низкого уровня, в соответствии с которым на входах 34, 35 и 36 блока 10 управления формируются сигналы соответственно синхронизации регистра 11 и записи содержимого сумматора 14 и вычитателя 15 в регистры 16 и 17 блоков 8 и 9,4При этом в регистр 16 блока 8 формирования сигналов разрешения записывается значение суммы исследуемого кода и кода величины шага уровня дискриминации, а в регистр 17 значение разности исследуемого кода и кода величины шага уровня дискриминации. Эти значения задают верхний и нижний уровни ближайших сумморазностных значений дискриминации анализируемой величины.Последующие циклы обработки производятся аналогично первому, однако теперь после подачи сигнала на управляющий вход 12 устройства на выходах 34, 35 и 36 блока 10 управления будут формироваться сигналы только в случае достижения верхнего или нижнего сумморазностного значения уровня дискриминации.При этом код исследуемого параметра поступает на первые группы входов узлов 18 и 19 сравнения и сравнивается с кодами верхнего и нижнего уровней дискриминации, поступающими на вторые группы входов соответственно из регистров 16 и 17.При достижении указанного условия на выходе соответствующего узла сравнения в соответствующем блоке 8 (9) формируется сигнал разрешения, поступающий на вход блока 10 управления.Таким образом, на выходах 34, 35 и 36 блока 10 управления вырабатываются сигналы соответственно синхронизации регистра 11 и записи верхнего и нижнего сумморазностных значений уровня дискриминации.
СмотретьЗаявка
3713415, 26.12.1983
СПЕЦИАЛЬНОЕ КОНСТРУКТОРСКОЕ БЮРО БИОЛОГИЧЕСКОГО ПРИБОРОСТРОЕНИЯ С ОПЫТНЫМ ПРОИЗВОДСТВОМ ИНСТИТУТА ФИЗИКИ АН АЗССР
ШТЕЙНБЕРГ МИХАИЛ НИКОЛАЕВИЧ, ВАЙСМАН ГЕННАДИЙ СРУЛЕВИЧ, СИТНИКОВ АЛЕКСАНДР ТИМОФЕЕВИЧ, НАФИЕВ АЛЕКСАНДР СЕИД МАМЕДОВИЧ
МПК / Метки
МПК: G06F 7/02
Метки: дискриминатор, цифровой
Опубликовано: 30.07.1985
Код ссылки
<a href="https://patents.su/5-1170447-cifrovojj-diskriminator.html" target="_blank" rel="follow" title="База патентов СССР">Цифровой дискриминатор</a>
Предыдущий патент: Устройство для определения свойств полноты логических функций
Следующий патент: Вычислительное устройство
Случайный патент: Генератор видеосигналов