Запоминающее устройство с самоконтролем

Номер патента: 920848

Авторы: Андреев, Беляков, Иванов, Пресняков

ZIP архив

Текст

ОП ИСАНИЕ ИЗОБРЕТЕНИЯ К АВТОРСКОМУ СВИДЕТЕЛЬСТВУпо делам изобретен и еткрмтий та опубликования описания 25.04.82(71) Заявитель 4) ЗАПОМИНАЮЩЕЕ УСТРОИСТВО С САМОКОНТРОЛЕ надеж 20 тем что оконтрор числа, блок уп- адреса Изобретение относится к запоминающимустройствам.Известно запоминающее устройство с са-,моконтролем в котором используется временная избыточность для исправления обнаруженных ошибок 11. 5Недостатком этого устройства являетсянизкое быстродействие.Наиболее близким к предлагаемому техническим решением является запоминающее устройство с самоконтролем, содержащее регистр адреса, накопитель, регистр числа, блок обнаружения и коррекции ошибоки блок управления 2.Недостатком этого устройства являетсянизкая надежность вследствие отсутствияавтоматической регулировки длительности 5цикла обращения к устройству .в зависимости от частоты возникающих ошибок,Ф Цель изобретения - повышениености устройства,Поставленная цель достигаетсяв запоминающее устройство с самлем, содержащее накопитель, регистрегистр адреса, блок коррекции иравления, причем выходы регистра подключены к адресным входам накопителя, информационные входы и выходы которого соединены с одними из выходов и входов блока коррекции, другие выходы и входы которого подключены к одним из входов. и выходов регистра числа, управляющие входы накопителя, регистра числа, блока коррекции и регистра адреса соединены соответственно с выходами блока управления, первый и второй входы которого являются соответственно входом разрешения записи и входом режима записи устройства, входы регистра адреса и другие входы и выходы регистра числа являются ссютветственно адресными и информационными входами и выходами устройства, введены блок анализа частоты ошибок, вход которого подключен к управляющему выходу блока коррекции, а выходы - к третьему входу блока управления.При этом блок анализа частоты ошибок целесообразно выполнить содержащим счетчик, формирователь сигналов временной диаграммы, элементы ИЛИ, элемент И - НЕ и элементы И, причем установочный вход формирователя сигналов временной диаграммы подключен к выходупервого элемента ИЛИ,920848 3первый вход которого соединен с первым входом первого элемента И, второй вход которого подключен к выходу элемента И - НЕ, выход формирователя сигналов временной диаграммы соединен со вторым входом первого элемента ИЛИ и первым входом второгоэлемента И, второй вход которого подключенк выходу второго элемента ИЛИ, выходыэлементов И соединены соответственно со.фвходами Сложение и Вычитание счетчика, выходы которого подключены ко входам второго элемента ИЛИ и элемента И -НЕ и являются выходами блока,а первыйвход первого элемента ИЛИ является входом блока.На чертеже приведена структурная схема предлагаемого устройства.Устройство содержит регистр Т адреса,накопитель 2, блок 3 коррекции, регистр 4числа,блок 5 управления и блок 6 анализачастоты ошибок. Блок 6 анализа частотыошибок выполнен содержащим формирователь сигналов временной диаграммы 7, счетчик 8 реверсивного типа, первый 9 и второй10 элементы И, первый 11 и второй 12 элементы ИЛИ и элемент И - НЕ 13. Блок 5управления содержит формирователь 14 синхросигналов, коммутатор 15, триггер 16, счет.чик 17, элемент И 18 и формирователь 19управляющих сигналов. Кроме того, устройство содержит вход 20 разрешения записии вход 21 режима записи устройства, а также выходы 22 и вход 23 блока анализа частоты ошибок и формирования управляющихсигналов,Устройство работает следующим образом.В режиме записи на адресные входы устройсгва поступает код адреса ячейки памяти накопителя 2, на информационные входыустройства = код записываемого числа, ана вход 21 - сигнал, соответствующий режиму записи. По сигналу Пуск, поступающему на вход 20 устройства, блок 5 формирует последовательность управляющих сигналов в соответствии с временной диаграммой записи. При этом происходит запись кода адреса в регистр 1 адреса, с выхода которого код адреса поступает на адресныевходы накопителя 2. Код числа записывается в регистр 4 и с его выхода поступает навход блока 3 коррекции, который осуществляет кодирование информации в соответствии с выбранным избыточным кодом, Избыточный код числа с выхода блка 3 поступаетна информационные входы накопителя 2, ввыбранную ячейку памяти которого производится запись.Формирование управляющих сигналовблоком 5 в соответствии с временной диаграммой режима работы устройства производится следующим образом.С выходов формирователя 14 синхросигналов, сигналы различной частоты поступают на информационные входы коммутато 4ра 15, на управляющии вход которого подается код управления с выходов 22 блока 6.В начальном состоянии на вход управления коммутатора 15 подается нулевой код управления. При этом на выход коммутатора 5 15 поступают синхросигналы максимальнойчастоты с первого выхода формирователя 14.Сигналом Пуск, поступающим со входа 20 устройства на вход установки 1триггера 16, производится запись в него единичной информации, Разрешающий потенциал с единичного выхода триггера 16 подается на второй вход элемента И 18, разрешая прохождение синхросигналов с выхода коммутатора 15 на вход счетчика 17. Счетчик 17 производит деление частоты Р поступающих на его вход синхросигналов. Сигналы частоты д, ,Г и т.д, подаются с выходов счетГ Гчика 17 на первые входы формирователя 19, на второй вход которого поступает сигнал со входа 21 устройства. На выходах формирователя 19 формируются управляющие сигналы в соответствии с временной диаграммой цикла работы. По окончании цикла работы со второго выхода формирователя 19 на вход установкиО триггера 16 поступает сигнал Конец цикла и устанавливает его в началь ное состояние. При этом на второй входэлемента И 18 подается потенциал с единичного выхода триггера 16, запрещающий прохождение синхросигналов на вход счетчика 17. На этом цикл работы устройства заканчивается30 Блок 5 управления позволяет изменятьвременную диаграмму цикла работы устройства, поскольку при изменении управляющего кода, поступающего с выходов 22 блока 6 на управляющий вход иоммутатора 15, например, на единицу, на вход счетчика 17 поступают синхросигналы более низкой частоты со второго выхода формирователя 14 что приводит к увеличению времени цикла работы устройства и т.д.В режиме считывания код адреса записы вается в регистр 1 адреса и с его выходовпоступает на адресные входы накопителя 2, из выбранной ячейки памяти которого производится считывание информации. Считанный избыточный код числа поступает на 45 вход блока 3, где производится его декодирование и исправление обнаруженных ошибок. Далее с выхода блока 3 код числа поступает на вход регистра 4, записывается в него и выдается на информационные выходыустройства.50 Факт обнаружения ошибки в считаннойинформации фиксируется в блоке 6, на вход 23 которого в этом случае поступает сигнал с соответствующего выхода блока 3.Блок 6 в зависимости от частоты возникаю 55щих ошибок, т.е. в зависимости от уменьшения времени наработки на ошибку по сравнению с допустимым, формирует код управления, который с выходов 22 блока 6 поступает на вход блока 5 и задает временную диа920848 5 1 о 15 го формула изобретения г 5 зо 35 40 45 50 55 грамму цикла работы устройства. Причем при повышении частоты ошибок происходит автоматическое увеличейие времени цикла работы устройства, а при снижении частоты ошибок (т.е. при увеличении времени наработки на ошибку по сравнению с допустимым) - уменьшение.Рассмотрим более подробно работу блока 6 анализа частоты ошибок.В исходном состоянии нулевой,код управления с выхода счетчика 8 поступает на вход элемента И - НЕ 13, разрешающий потенциал с выхода которого поступает на второй вход первого элемента И 9. При обнаружении ошибки сигнал со входа 23 блока 6 через элемент И 9 поступает на вход Сложение счетчика 8 и увеличивает его содержимое на единицу, что приводит к увеличению времени цикла работы устройства. Сигнал со входа 23 блока 6 через элемент ИЛИ 11 поступает также на установочный вход формирователя 7, который предназначен для задания допустимого времени наработки на ошибку. С момента поступления этого сигнала через заданное допустимое времяс выхода формирователя 7 на вход Вычитание счетчика 8 поступает сигнал, который на единицу уменьшает его содержимое, что приводит к уменьшению времени цикла работы устройства Сигнал с выхода формирователя 7 через элемент ИЛИ 11 поступает также на его установочный вход, задавая новый цикл отсчета времени.В случае отсутствия ошибок в каждом цикле отсчета времени происходит уменьшение на единицу содержимого счетчика 8, что приводит к последовательному уменьшению цикла работы устройства.В случае обнаружения ошибки в каждом цикле отсчета времени формирователем 7 происходит увеличение содержимого счетчика 8. Это приводит к последовательному увеличению времени цикла работы устройства.В случае последовательного поступления сигналов на вход Сложение и на вход Вычитание счетчик 8 находится в динамическом равновесии. При этом код управления, а следовательно, и задаваемый им цикл работы устройства колеблется около своего оптимального значения.В случае отсутствия ошибок на выходе счетчика 8 через некоторое время устанавливается нулевое значение кода управления. При поступлении на его вход Вычитание еще одного сигнала с выхода формирователя 7 значение кода управления изменяется на единичное, что приводит к максимальному увеличению времени цикла работы устройства. Во избежание этого при нулевом коде управления потенциал с выхода элемента ИЛИ 12 поступает на второй вход второго элемента И 10 и запрещает прохождение сигнала с выхода формирователя 7 на вход счет чика 8.6В случае обнаружения в каждом цикле отсчета времени более одной ошибки на выходе счетчика 8 через некоторое время устанавливается единичное значение кода управления. При поступлении еще одного сигнала обнаружения ошибки на выходе счетчика 8 устанавливается нулевое значение кода управления, что приводит к максимальному уменьшению цикла работы устройства, а следовательно, и к появлению новыхошибок. Во избежание этого при единичном коде управления потенциал с выхода элемента И - НЕ 13 поступает на второй вход элемента И 9 и запрещает прохождение сигнала обнаружения ошибки со входа 23 блока 6 на вход Сложение счетчика 8.Технико-экономическое преимущество предлагаемого устройства заключается в том, что оно обеспечивает автоматическую регулировку длительности циклов работы устройства в различных режимах в зависимости от частоты возникновения ошибок, за счет чего повышается его надежность по сравнению с известным. 1. Запоминающее устройство с самоконтролем, содержащее накопитель, регистр числа, регистр адреса, блок коррекции и блок управления, причем выходы регистра адреса подключены к адресным входам накопителя, информационные входы и выходы которого соединены с одними из выходов и входов блока коррекции, другие выходы и входы которого. подключены к одним из входов и выходов регистра числа, управляющие входы накопителя, регистра числа, блока коррекции и регистра адреса соединены соответственно с выходами блока управления, первый и второй входы которого являются соответственно входом разрешения записи и входом режима записи устройства, входы регистра адреса и другие входы и выходы регистра числа являются соответственно адресными и информационными входами и выходами устройства, отличающееся тем, что, с целью повышения надежности устройства, оно содержит блок анализа частоты ошибок, вход которого подключен к управляющему выходу блока коррекции, а выходы - к третьему входу блока управления. 2. Устройство по п. 1, отличающееся тем, что блок анализа частоты ошибок содержит счетчик, формирователь сигналов временной диаграммы, элементы ИЛИ, элемент И - НЕ и элементы И, причем установочный вход формирователя сигналов временной диаграммы подключен к выходу первого элемента ИЛИ, первый вход которого соединен с первымвходом первого элемента И, второй вход которого подключен к выходу элемента И - НЕ, выход формирователя сиг920848 Составитель Т, ЗайцеТехред А, БойкасТираж 624дарственного комитетаизобретений и открытиЖ - 35, Раушская наб.т, г. Ужгород, ул. П Редактор В. БобковЗаказ 2356/62ВНИИПпо113035, Мфилиал ППП Гоеуламква,Пате налов временной диаграммы соединен с вторым входом первого элемента ИЛИ и первым входом второго элемента И, второй вход которого подключен к выходу второго элемента ИЛИ, выходы элементов И соединены соответственно с входами Сложение и Вычитание счетчика, выходы которого подключены к входам второго элемента ИЛИ и элемента И - НЕ и являются вы 8ходами блока, а первый вход первого элемента ИЛИ является входом блока,Источники информации,принятые во внимание при экспертизе1. Авторское свидетельство СССР516101, кЛ. б 1 1 С 29/00, 1976.2. Автоматика и телемеханика. Изд-воАН СССР, 1974,7., с, 155. рис. 1 (прототип). ваКорректор О. БилаПодписноеСССРйд, 4/5роектная, 4

Смотреть

Заявка

2961639, 16.07.1980

ПРЕДПРИЯТИЕ ПЯ А-3756

АНДРЕЕВ ВИКТОР ПАВЛОВИЧ, БЕЛЯКОВ АНАТОЛИЙ ИВАНОВИЧ, ПРЕСНЯКОВ АЛЕКСАНДР НИКОЛАЕВИЧ, ИВАНОВ АЛЕКСАНДР НИКОЛАЕВИЧ

МПК / Метки

МПК: G11C 29/00

Метки: запоминающее, самоконтролем

Опубликовано: 15.04.1982

Код ссылки

<a href="https://patents.su/4-920848-zapominayushhee-ustrojjstvo-s-samokontrolem.html" target="_blank" rel="follow" title="База патентов СССР">Запоминающее устройство с самоконтролем</a>

Похожие патенты