Устройство синхронизации

Номер патента: 809621

Автор: Таценко

ZIP архив

Текст

Сфвз Светских Сецмалнстнчесмих Республик(23) ПриоритетОпубликовано 280281. Бюллетень ЙЯ 8Дата опубликования описания 280231 Н 04 Ь 7/02 ГесуяврстаеввыА коинтет СССР яв давал язобретениА я еткрмтиА(54) УСТРОЙСТВО СИНХРОНИЗАЦИИ Изобретение относится к радиотехнике и может использоваться в измерительных системах оптического диапазона,5Известно устройство синхронизациидля измерения допплеровского сдвигачастоты поднесущей в оптическихизмерительных системах, содержащее первыйсумматор, ко входам которого подключены выходы первого линейного фильтраи первого интегратора, а выход первого сумматора подключен к первому входу второго сумматора, выход которогочерез последовательно соединенные вто.ройинтегратор, нелинейный фазовый 15модулятор и третий сумматор подключенк первому входу первого коммутатора,к управляющему ходу которого подключен выход решающего блока, информационный вход которого объединен с20первым. входом первого блока вычитания, а первый выход первого коммутатора через последовательно соединенныелогарифмический и дифференциальныйусилители подключен к первому входупервого умножителя, ко второму и третьему входам которого подключенысоответственно через фазосдвигающуюцепь второй выход нелинейного фазового модулятора и через последователь- ЗО но соединенные третий интегратор и первый блок вычитания - выход второго умножителя, к первому входу которого подключен выход блока автоматической. регулировки усиления (АРу), при этом ко второму входу решающего блока подключен выход источника эта" лонного напряжения, а ко второму входу третьего суююатора подключен выход источника опорйого напряжения 1) .Однако известное устройство обеспечивает сравнительно невысокую точ" ность синхронизации.Цель изобретения - повышение точности синхронизации.Поставленная цель достигается тем, что в устройство введены второй коммутатор, два усилителя и блок вычитания, а также последовательно соединенные третий усилитель, четвертый суьеаатор и второй линейный фильтр, выход, которого подключен к третьему входу первого коммутатора, второй выход которого подключен ко второму входу второго умножителя, к третьему входу которого и управляющему входу второго коммутатора подключен выход решающего блоха, при этом ко второму и третьему вхо 809621дам второго коммутатора подключенысоответственно выход первого умножителя и первый выход первого блокавычитания, второй выход которогоподключен.ко входу третьего усилителя, а выход второго коммутатораподключен к объединенным по входувторому сумматору, первому интегратору, первому линейному фильтру иблоку АРУ, при этом ко входам первого и второго усилителей подключенысоответственно первый выход нелинейного фазового модулятора и выходтретьего сумматора, а выходы первогои второго усилителей подключены ковходам второго блока вычитания, выход которого подключен ко второмувходу четвертого сумматора.На чертеже приведена структурнаяэлектрическая схема предлагаемогоустройства,Устройство синхронизации содержитпервый линейный фильтр 1, первый интегратор 2, первый сумматор 3, второй сумматор 4, второй интегратор 5,нелинейный Фазовый модулятор 6, третий сумматор 7, источник 8 опорногонапряжения, первый коммутатор 9,блок 10 АРУ, фаэосдвигающую цепь 11,третий интегратор 12, первый блок 13вычитания, первый умножитель 14,логарифмический 15 и дифференциальный 16 усилители, решающий блок 17,источйик 18 эталонного напряжения,второй коммутатор 19, усилители 20и 21, второй блок 22 вычитания, второй линейный фильтр 23, четвертыйсумматор 24, третий усилитель 25 ивторой умножитель 26,Предлагаемое устройство работает следующим образом.,Смесь сигнала и шума поступает на первый вход блока 13 и на информационный вход решающего блока 17.Ко второму входу решающего"блока 17 подключен источник 18 Напряжение на информационном входе решающего блока 17 П пропорционально мощности принимаемого излучения. Постоянное напряжение с выхода источника 18 Прпропорционально пороговому значе" нйю мощности, при котором статистика сигнала на входе устройства синхронизации принимает пуассоновский характер. В решающем блоке 17 производится сравнение среднеквадратическогозначения напряжения Б с опорнымПоп В случае, если ППоп Решающий блок 17 подает команду на первый9 и второй 19 коммутаторы. При этомпервый коммутатор 9 подключает ковторому входу второго умножителя 26выход второго линейного фильтра 23 иотключает от него выход третьегосумматора 7, Второй коммутатор 19отключает от входов первого линейнога фильтра 1, первого интегратора2, блока 10.и второго сумматора 4 выход первого умножителя 14 и подключает к ним первый выход блока 13Напряжение с первого выхода нелинейного Фазового модулятора б поступает на первый вход третьего сумматора. 7 и через усилитель 20 на входблока 22, На второй вход сумматора 7поступает сигнал от источника 8. Напряжение с выхода сумматора 7 черезусилитель 21 поступает на другойвход блока 22. С выхода блока 22 напряжение поступает на второй входчетвертого сумматора 24, на первыйвход которого через третий усилитель25 поступает напряжение со второговыхода блока 13.Напряжение с выхода четвертогосумматора 24 поступает на вход второго линейного фильтра 23, с выхода которого сигнал идет через первый коммутатор 9 на второй вход второго ум 2 О ножителя 26, на первый вход которогоподается напряжение с выхода блока10,Напряжение с выхода второго умножителя 26 через третий интегратор 12поступает на блок 13, выход которогочерез второй коммутатор 19 подключенко входам блока 10, первого линейногофильтра 1, первого интегратора 2 ивторого сумматора 4,ЗО Напряжение на выходе первого линейного Фильтра 1 пропорциональноФлюктуациям частоты м оптическойнесущей, а напряжение с выхода первого интегратора 2 -допплеровскомусдвигу Йдчастоты модуляции. Выходпервого интегратора 2 одновременноявляется выходом всего устройствасинхронизации.С выхода сумматора 4 напряжениечерез второй интегратор 5 поступает40 на вход нелинейного фазового модулятора б, при этом напряженке на выходе второго интегратора 5 пропорционально оценке полной фазы входногосигнала. Таким образом, происходитподстройка фазы сигнала нелинейногофазового модулятора 6 к фазе входного сигнала.В случае, если уровень мощностипринимаемого излучения таков, чтоЯ П с с цояРешающий блок 17 выдаеткоманды на первый 9 и второй коммутаторы, по которым второй коммутатор 19 подключает выход первого умножителя 14 ко входам блока 10, первого линейного Фильтра 1, первого интегратора 2 и второго сумматора 4,отключая от них выход блока 13, апервый коммутатор 9 подключает выход третьего сумматора 7 ко второмувходу второго умножителя 26 и ко60 входу логарифмического усилителя15, Одновременно выход второголинейного фильтра 23 отключается отвторого входа второго умножителя26. Таким образом, на третий вход65 первого умножителя 14 поступает напряжение с выхода третьего сумматора7, прошедшее второй умножитель 26,третий интегратор 12 и блок 13, ана первый вход - прошедшее логарифмический 15 и дифференциальный 16усилители.В остальном работа устройствасинхронизации в этом режиме не отличается от режима, когда О ) Поп.Предлагаемое устройство синхронизации позволяет улучшить точностьизмерения допплеровского сдвига частоты во всем диапазоне мощностейпринимаемого излучения,15формула изобретенияУстройство синхронизации для измерения допплеровского сдвига частоты поднесущей в оптических измерительных системах, содержащее первый сум- Щ матор, ко входам которого подключены выходы первого линейного Фильтра и первого интегратора, а выход первого сумматора подключен к первому входу второго сумматора, выход которого через последовательно соединенные второй интегратор, нелинейный Фазовый модулятор и третий сумматор подключен к первому входу первого коммутатора, к управляющему входу которого подключен выход решающего блока, информационный вход которого объединен с первым входом первого блока вычитания, а первый выход первого коммутатора через последовательно соединенные логарифмический и дифференциальный усилители подключен к первому входу первого умножителя, ко второму и третьему входам которого подключены соответственно через фазосдвигающую цепь второй выход не линейного фазового модулятора и через последовательно соединенные третий интегратор и первый блок вц" читания - выход второго умножителя,к первому входу которого подключенвыход блока автоматической регулиров"ки усиления, при этом ко второмувходу решающего блока подключен выход источника эталонного напряжения,а ко второму входу третьего сумматора подключен выход источника опорного напряжения, о т л и ч а ю щ е ес я тем, что, с целью повышения точности синхронизации, в него введенывторой коммутатор, два усилителя иблок вычитания, а также последовательно соединенные третий усилитель, четвертый сумматор и второй линейныйФильтр, выход которого подключен ктретьему входу первого коммутатора,второй выход которого подключен ковторому входу второго умножителя,"к третьему входу которого и управляющему входу второго коммутатора под-ключен выход решающего блока, приэтом ко второму и третьему входамвторого коммутатора подключены соответственно выход первого умножителяи первый выход первого блока вычитания, второй выход которого подключен ко входу третьего усилителя, авыход второго коммутатора подключенк объединенным по входу второмусумматору, первому интегратору, йервому линейному Фильтру и блоку АРУпри этом ко входам первого и второгоусилителей подключены соответственнопервый выход нелинейного Фазового модулятора и выход третьего сумматора,а выходы первого и второго. усилителей подключены ко входам второго блокавычитания, выход которого подключенко второму входу четвертого суммато"раИсточники информации,принятые во внимание при экспертизе1. Авторское свидетельство СССР9 648016, кл, Н 04 Ь 7/02, 1977ктор С,Ше Редактор Л.Пчелинска Заказ 462/81 нсно илиал П 11 ППатент г,Ужгород, ул,Проектная,4 ВНИИП по 130 35, Составитель Е,Петрова Те)сред И.Ролинка К Тираж 709 ПГосударственного комитета СССРеламизобретений и открытийосква, Ж-Э 5, Раушская наб., д.

Смотреть

Заявка

2755149, 13.04.1979

ВОЕННАЯ ОРДЕНОВ ЛЕНИНА, ОКТЯБРЬ-СКОЙ РЕВОЛЮЦИИ И СУВОРОВА AKA-ДЕМИЯ ИМ. Ф. Э. ДЗЕРЖИНСКОГО

ТАЦЕНКО ВАЛЕРИЙ ГРИГОРЬЕВИЧ

МПК / Метки

МПК: H04L 7/02

Метки: синхронизации

Опубликовано: 28.02.1981

Код ссылки

<a href="https://patents.su/4-809621-ustrojjstvo-sinkhronizacii.html" target="_blank" rel="follow" title="База патентов СССР">Устройство синхронизации</a>

Похожие патенты