Устройство для контроля памяти

Номер патента: 743039

Авторы: Вариес, Гласко, Култыгин

ZIP архив

Текст

Сокзэ СоветскихСоциалистическихРеспублик ОП ИСАНИЕИЗОБРЕТЕН ИЯК АВТОРСКОМУ СВИДЕТЕЛЬСТВУ 743039(54) УСТРОЙСТВО ДЛЯ КОНТРОЛЯ ПАМЯТИ Изобретение относится к запоминающим устройствам и может быть использовано для контроля адресного тракта накопителя.Известно устройство для контроля памяти, содержащее датчики контрольных сигналов по координатам Х и У, выполненные на сердечниках, обмотки которых подключены к магнитному накопителю, связанному с дешифраторами адреса Х и У, блок управления, усилители и схемы обнаружения отказа дешифраторов Х и .У. Это устройство позволяет обнаружить неисправность адресного тракта блоков памяти с магнитными дешифраторами 11. 15Недостатком его является то, что это устройство предназначено для проверки только магнитных дешифраторов и обнаруживает неисправности только по отсутствии координатных токов в обмот ках таких дешифраторов.Наиболее близким техническим решением к изобретению является устройство для контроля адресного тракта накопителя, содержащее последовательно соединенные регистр адреса и дешифратор адреса,выход которого подключен к одному извходов накопителя, другие входы которо-,го подключены к выходу регистра числаи первому выходу блока управления, второй и третий выходы которого соединены со входами регистра адреса и регистра числа, блок сравнения, входы которого подключены к выходам накопителя ирегистра числа 21,Недостатком этого устройства является низкая эффективность, не позволяющая выявить многократные ошибки,возникающие при отказах элементов адресного тракта, и в связи с этим большое время восстановления работоспособности устройства.Цель изобретения - повышение бысчродействия и. расширение области применения за счет обеспечения возможностивыявления многократных ошибок,510 вается число, соответствующее состояниюЬ -того разряда регистра 2 адреса. Чейзрез 2 циклов записи информации блок2 управления формирует сигнал считыва 5 ния (где П, - количество разрядов врегистре 2 адреса) и при этом блок 1управления вновь формирует число, соответствующее состоянию (.-того разрядарегистра 2 адреса. Наличие неисправно е-щ 0 сти любого вида в 1 -той входной цепи адресного тракта приведет к двухкрачному выбору половины тех адресов, ккоторым организовано обращение в накопителе 4. При этом в каждый двухкратно25 выбранный адрес первоначально записывается О", а затем в этот.же адресперезаписывается 1. В связи с этимпри сравнении считанной информации покакому-либо разряду накопителя 4 с80 состоянием этого же разряда регистрачисла на выходе блока 6 сравнения полуЩчаем 2 а ошибок, Подсчет количестваошибок ведется счетчиком 7, .в которомчисло разрядов равно и. /2, В случае 35 неисправного е -того входа адресноготц 1тракта через 2 циклов считыванияв счетчике 7 имеется число ошибок,определяющее неисправность 1 -тоговхода адресного тракта. В этом случае 40 элемент 9 И дешифрирует состояниетсл.счетчика 7, равное, и сигнал сЕего выхода поступает на первый входрегистра 11 ошибок, Блок 1 управлениявырабатывает управляющий сигнал после 45 прохождения всех циклов считыванияпри проверке ( -той входной цепи адресного тракта, по которому и происходитзапись информации с неисправности(-той входной цепи адресного тракта в 50 регистр 11 ошибок и обнуляет счетчик7 и триггер 10. Если блок 6 сравненияпазафиксирует число ошибок, равное 2 "х+1, что возможно, например при неисправности запоминающих элементов, то сра батывает элемент 8, дешифриоуюший со%стояние счетчика 7,равное+1.Сигнал с выхода элемента 8 И перебрасывает триггер 10, который блокирует Поставленная цель достигается тем, что устройство содержит счетчик, элементы И, триггер и регистр ошибок, выход и первый вход которого подключены соответственно ко входу и четвертому выходу блока управления, второй вход соединен с выходом одного из элементов И, входы которого подключены к одним из выходов счетчика и выходу триггера, первый вход которого соединен с пятым выходом блока управления и одним из входов счетчика, другие вход и выход счетчика подключены соответственно к выходу блока сравнения и входам другого элемента И, выход которого подключен ко второму входу триггера.На чертеже. представлена блок-схема устройства.. Устройство содержит блок 1 управления, регистр 2 адреса, дешифратор 3 адр са, накопитель 4, регистр 5 числа, блок 6 сравнения, счетчик 7, первый 8 и второй 9 элементы И, триггер 10 и регистр 11 ошибок. Первый, второй и третий выходы блока 1 подключены соответственно ко входам накопителя 4, регистра 5 числа и регистра 2 адреса. Выход и первый вход регистра 11 подключены соответственно ко входу и четвертому выходу блока 1, второй вход соединен с выходом элемента 9 И, входы которого подключены к одним из выходов счетчика 7 и вы ходу триггера 10. Первый вход триггера 10 соединен с пятым выходом блока 1 и одним из входов счетчика 7, другие вход и выход счетчика 7 подключены соответственно к выходу блока 6 сравне ния и входам элемента 8 И, выход которого подключен ко второму входу триггера 10.Устройство работает в двух режимах проверки адресного тракта(проверка входных цепей, проверка выходных цепей адресного тракта). В обоих режимах выявляются неисправности, приводящие к постоянному выбору или ньвыбору адресного тракта по какому-либо входу (выходу).Рассмотрим работу устройства при проверке входных ,цепей адресного тракта.При пуске устройства происходит автоматическая установка в "ноль регистров 2,5 и 1 1 и счетчика 7 (на чертеже соответствующие цепи установки условно не показаны).Блок 1 управления формирует режим записи информации в накопитель 4 и разрешает формирование кодов адреса и числа. Блок 1 управления организует пересчет адресов первоначальной в первойполовине регистра 2 адреса, в другуюполовину регистра .2 адреса записывается "О". Блок 1 управления также формирует число, необходимое для проверкиопределенного входа адресного тракта:при проверке ъ -го входа по каждомувыбираемому адресу накопителя 4 записы74 1) 5элемент 9 И. Таким образом, количествоиошибок, большее 2свидетельствующеео неисправности накопителя 4, не фикси-руется устройством как ошибка адресного тракта, Это же произойдет и приналичии количества ошибок в счетчике,илменьшего величины - , так какпри этом элементы 8 и 9 И не срабатывают. После проверки-го входаадресного тракта блок 1 управления формирует число, необходимое для проверки( ь +1)-й входной цепи адресного тракта,которое определяется сигналом ( ь +1)-горазряда регистра 2 адреса.После проверки .4. -входного адресного тракта блок 1 управления формируетсигнал, приводящий к считыванию информации об ошибках адресного тракта изрегистра 1 1 ошибок и останову работыустройства, если есть хотя бы одна ошибка, записанная в регистр 11 ошибок.Если же ошибок в работе адресного тракта нет, то блок 1 управления формируетадрес поступающий на регистр адеса,приводящий к выборке других 2 адресов из накопителя 4, определяемых выборкой старших и;/2 разрядов регистра2 адреса. При этом первая половина регистра 2 адреса заполняется нулями,а пересчет адресов организуется во второй половине регистра 2 адреса.При проверке выходных цепей адресного тракта необходимо использовать объемнакопителя 4 больший, чем при проверкевходных цепей, Действительно, если 35используется та же часть объема накопителя 4, что и дЬя проверки входныхцепей адресного тракта, то при неисправности какого-либо выхода дешифратора3 в счетчике 7 записывается " 1", Чтобы использовать одни и те же блоки длялокализации ошибок как по входным, таки по выходным цепям адресного тракта,в последнем случае должен быть исполь 2 "зован объем накопителя, в 2 раза 45больший, чем в первом, т.е,тф 2 пРаСледовательно, блок 1 управления должен формировать в регистре адреса 2(11 -1)-разрядный код адреса, изменяютс-щийся от 0 до 2 , а в и,-й разрядрегистра адреса записывать "0".Для проверки ь -той выходной цепиадресного тракта блок 1 управления формирует число таким образом, что 0" 55записывается по адресам с номерами+(и 1-1) 2 (где гк изменяется73 р.от 1 до 2 /2), а по всем остальнымЦ.С)6адресам записываются единицы. При проверке (+1)-й выходной цепи адресного тракта 0 записывается по всем адресам с номером (+1) + ( тн -2) 2чу и т.д. Обнаружение неисправности-й выходной цепи происходит аналогично обнаружению неисправности ). -й входной цепи.Таким образом, предлагаемое устройство позволяет обнаружить не только однократные, но и многократные ошибки в работе адресного тракта накопителя 4, локализовать неисправности с точностью до соответствующего неисправного входа или выхода адресного тракта и, тем самым, значительно уменьшить время устранения неисправности. формула изобретения Устройство для контроля памяти, содержащее последовательно соединенные регистр адреса и дешифратор адреса.выход которого подключен к одному из входов накопителя, другие входы которого подключены к выходу регистра числа и первому выходу блока управления, второй и третий выходы которого соединены со входами регистра адреса и регистра числа, блок .сравнения, входы которого подкпочены к выходам накопителя и регистра числа, о т л и ч а ю щ е ес я тем, что, с целью повышения быстро-действия и расширения области грименения за счет обеспечения возможностивыявления многократных ошибок, оносодержит счетчик, элементы И, триггери регистр ошибок, выход и первый входкоторого подключены соответственно ковходу и четвертому выходу блока управления, второй вход соединен с выходомодного из элементов И, входы которогоподключены к. одним из выходов счетчика и выходу триггера, первый вход которого соединен с пятым выходом блокауправления и одним из входов счетчика,другие вход и выход счетчика подключены соответственно к выходу блока сравнения и входам другого элемента И, выход которого подключен ко второму входу триггера,Источники информации,принятые во внимание при экспертизе1. Авторское свидетельство СССР)оо 555442 кл Ь 1 1 С 2 9/00 1 975 е2. Авторское свидетельство СССРМ 333559, кл. 6 11 С 29/00, 1970Составитель В. РудаковРедактор Т. Киселева Техред И. Нинц Корректор С. ШекмарЗакаэ 3626/17 Тираж 662 ПодписноеШЫИПИ Государственного комитета СССРпо делам иэобретений и открытий113035, Москва, Ж, Раушская наб., д, 4/5Филиал ППП "Патент", г. Ужгород, ул. Проектная, 4

Смотреть

Заявка

2572869, 23.01.1978

ПРЕДПРИЯТИЕ ПЯ А-1178

ВАРИЕС НИНА ИОСИФОВНА, ГЛАСКО БОРИС ЕВГЕНЬЕВИЧ, КУЛТЫГИН АНАТОЛИЙ КОНСТАНТИНОВИЧ

МПК / Метки

МПК: G11C 29/00

Метки: памяти

Опубликовано: 25.06.1980

Код ссылки

<a href="https://patents.su/4-743039-ustrojjstvo-dlya-kontrolya-pamyati.html" target="_blank" rel="follow" title="База патентов СССР">Устройство для контроля памяти</a>

Похожие патенты