Аналоговое запоминающее устройство

Номер патента: 684619

Автор: Сидоров

ZIP архив

Текст

.". япаеит,А.,ее яв Союз СоветсиизСоциалистичесиикРесттубпии 684619 К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ)66 (088 Я летець писания 05 09 79 Лат бликовани 72) Автор изобретен В, М. Сидо Новосибирский электротехнический инсти Заявитель 54) АНАЛОГОВОЕ ЗАПОМИНАЮЩЕЕ УСТРОЙСТВ памяти одновременно. Нз менцом считывании инфо памяти, расположенных в по Х и первой по У коо ример прн одцовр мзшш с элементов чсниц перво 1 дицзт и вторым по Х считывзться информа. жсццых в пересеченииУ коордццзт, а тзки по У координат будет ция с элементов, рзсполо первой по Х и второй по же второй по Х и первойУ координ Наибочее близвляется ацзлого пениемстройств им техническим ре ое запоминающее у итель, выполненный ключеццый к после у стробировация, ф силителю постояцн содержащее нзкоп флюксорзх и под соединенным блок низких частот и у а транс вательцо ильтру ока,ой го ом устр ствавключен коов считывания1 из входов выход которого соединен с выход управляющий вход устройства по входу генератора тактовых импульс выход которого соединен с одниь блока адресов и однбировацля, другой вхк выходу накопителя, входы цзк цтеля с ходами блока выбора адресов, ицы 2. сныс Изобретение относится к области аналоговой вычислительной техники и может найти применение в устройствах автоматики, измерительной и вычислительной техники.Известны значоговые запоминающие устройства, построенные на трансфлюксорах, прошитые обмотками записи, считывания и выходными обмотками 1.В известном устройстве осуществляется операция сложения аналоговых сигналов при одно. временном считывании информации с трансфлюк соров, расположенных на одной выходной обмотке, при этом необходимо осуществлять одновременное считывание информации с нескольких элементов памяти на трансфлюксорах, При этом сигнал на выходной обмотке будет определяться как сумма сигналов, считываемых с выбираемых одновременно элементов памяти. Однако невозможно осуществить суммирование информации, считываемой одновременно с двух элементов памяти, расположецных на рззных координатных шинах как по Х координате.так и по У, поскольку при этом считывается информация не с двух, а с четырех элементов м из входов блока строод которого подключенК недостаткам известного устройства отно.сятся ограниченные функциональные возможиос. ти, то есть устройство может выполнять только операцию запоминания информации.Целью изобретения является расширение функциональных возможностей устройства, за счет обеспечения операций сложения и вычита.ния.Поставленная цель достигается тем, что в не. го введен блок поочередной выдачи кодов ад.ресов, первый вход которого соединен с выхо.дом генератора тактовых импульсов считывания, второй вход подключен к управлявшему входу устройства, третьи входы соединены с адресными шинами устройства, а выходы подключены ко входам блока выбора адресов.55Ца фиг. 1 изображена его функциональная схема, а на фиг, 2 - временная диаграмма его работы.Аналоговое запоминаюшсе устройство содер.10 жит накопитель 1, выполнснныи на трансфлюк.сорах; блок выбора адреса 2, выходные шины которого являются координатными шинами выборки накопителя 1; блок 3 поочередной выдачи кодов адресов, в котором осушествля.ется сложение и вычитание, генератор 4 такто.25 вых импульсов считывания, выходы которого присоединены к блоку выбора адреса 2, бло.ку 3 поочередной выдачи кодов адресов и бло.30 ку стробирования 5, который в свою очередь соединен с одной стороны с выходной шиной накопителя, с другой через фильтр нижних частот 6 с усилителем постоянного тока 7. Кроме того, устройство имеет управляющий вход 8, который является входом блока 3 поочеред.55 ной выдачи кодов адресов и генератора 4 так.товых импульсов считывания. Выходные шины блока 3 соединены с блоком выбора адреса 2.Запоминаюшее устройство при считывании ра.ботает в следующих четырех режимах:а) режим считывания информации;б) режим считывания с инверсией полярнос.ти выходного сигнала элемента памяти;в) сложение сигналов, считываемых с нескольких элементов памяти;45г) вычитание сигналов.При считывании информации адрес считывае мого числа запоминается в блоке 3 поочередной выдачи кодов адресов и блок выбора адреса 2 возбуждает координатные шины накопите 50 ля 1, соответствуюшие данному адресу. Генератор тактовых импульсов считывания 4 постоянно вырабатывает по своему первому выходу импульсы, как показано на временной диаграм. ме "Вых. 4, 1", (фиг. 2), При этом блок вы 55 бора адреса вырабатывает на координатных шинах импульсы тока таким образом, что на выбранный элемент памяти накопителя будут действовать импульсы тока переменной поляр ности, последовательность которых изображена на временной диаграмме "3 ч, При этом на выхошюй обмотке вырабатываются импульсы напряжения, вольт секундная плошадь которых пропорциональна информации, записанной в элементы памяти. При обычном считывании генератор тактовых импульсов считывания по своему второму выходу вырабатывает импульсы строба таким образом, что стробируются толь. ко импульсы напряжения одной полярности, такой, которая соответствует полярности считы. ваемого сигнала. Эта последовательность, соот. ветствуюшая режиму считывания изображена на временной диаграмме "Вых. 4, 2, а". При считывании с инверсией полярности стробируюшис импульсы соответствуют импульсам напряжения полярностью противоположной полярности считываемого сигнала, как это показано на временной диаграмме "Вых 4, 2, б".В режиме считывания как прямого, так и с инверсией выходного сигнала, абсолютная величина считываемого сигнала Овых определяет. ся следуюшим выражением:выхК Ггде 5 - вольт-секундная площадь сигнала, считываемого с элемента памяти, 1 - частота следования импульсов на первом выходе генера.тора тактовых импульсов, а К - коэффициентусилителя постоянного тока.В режиме выполнения операций сложенияи вычитания в блоке 3 поочередной кодов вы.дачи адресов запоминаются адреса элементов,по которым осушесгвляется операции, и адресавыдаются на блок выбора адреса 2 таким образом, что за время очередного возбуждениякоординатных шин выбранных элементов черезних проходят не менее двух пар импульсовсчитывания, как это показано на временныхИдиаграммах 1 и Л, лри выполнении операции над двумя числами. Такая последователь.ность импульсов считывания необходима в накопителе на основе трансфлюксорной матрицы сгеометрическим совпадением токов, посколькупервая пара импульсов тока осуществляет под.готовку всех элементов по выбранным адре.сам, а только вторая обеспечивает выходнойсигнал, соответствующий единственному выбранному элементу памяти,Генератор 4 тактовых импульсов считываниявырабатывает в режиме сложения и вычитанияпо всему второму выходу импульсы стробавыходных сигналов соответствующей полярности только по вторым парам импульсов, следующих через выбранные элементы, Режим вычитания отличается от режима сложения тем, ка.кой полярности импульс стробирустся при об.рашении к вычитаемому, Стробирование в ука.64869 едактор Э. Губницкая Зак 4 Тираж 681Ц 1 ИИПИ Государственного комитета С по делам изобретений и открытий113035, Москва, Ж - 35, Раушская наб., д ПодписноеССР 5 Филиал ПП 11 "Патент", т. Ужгород, ул. П тная, 4 оставитель Н. Воронинехред Л,Алферова Корректор А. Гриценко

Смотреть

Заявка

2465511, 22.03.1977

НОВОСИБИРСКИЙ ЭЛЕКТРОТЕХНИЧЕСКИЙ ИНСТИТУТ

СИДОРОВ ВЛАДИМИР МИХАЙЛОВИЧ

МПК / Метки

МПК: G11C 27/00

Метки: аналоговое, запоминающее

Опубликовано: 05.09.1979

Код ссылки

<a href="https://patents.su/4-684619-analogovoe-zapominayushhee-ustrojjstvo.html" target="_blank" rel="follow" title="База патентов СССР">Аналоговое запоминающее устройство</a>

Похожие патенты