Устройство для контроля последовательности чередования аналоговых сигналов
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Текст
(54) УСТРОЙСТВО ДЛЯ КОНТРОЛЯ ПОСЛЕДОВАТЕЛЬНОС ЧЕРЕДОВАНИЯ АНАЛОГОВЫХ СИГНАЛОВотносится к устройствам связи и может исполь Изобретенинтроля сист я контроля ния аналого- блоков обкаждый из зоваться в автоматике и вычислитель технике.Известно устройство для контроля последовательности чередования аналоговых сигналов, содрежащее И блоков обработки аналогового сигнала, каждый из которых содержит первый и второй двухвходовые элементы И-НЕ, первые входы которых объединены и являются входом блока обработки аналогового сигнала, причем выход первого элемента И-НЕ подключен к второму входу второго элемента И-НЕф а каждый вход предыдущего блока обработки аналогового сигнала объединен с вторым входом первого элемента И-НЕ последующего блока обработки аналогового сигнала, выход каждого второго элемента И-НЕ является выходом блока обработки аналогового сигнала, и блок отображения информации 1.Однако известное устройство имеет невысокую точность контроля, так как в нем фиксируется лишь факт появлениясигнала ошибки, а не пропуск каких-либоаналоговых сигналов в чередовании и определение того сигнала, на котором про 5изошло нарушение последовательности чередования.Целью изобретения является повышьние точности контроля,Для этого в устройство длпоследовательности чередовавых сигналов, содержащее Йработки аналогового сигнала,которых содержит первый и второй двухвходовые элементы И-НЕ, первые входыкоторых объединены и являются входомблока обработки аналогового сигнала,причем выход первого элемента И-НЕподключен к второму входу второго элемента И-НЕ, а каждый вход. предыдущегоблока обработки аналогового сигналаобъединен с вторым входом первого элемента И-НЕ последующего блока обработки аналогового сигнала, выход каждоговторого элемента И-НЕ является выходо3блока обработки аналогового сигнала, иблок отображения информации, вверенынизкочастотный генератор, Н инверторов,М третьих и М четвертых двухвходовыхэлементов И-НЕ, при этом выход каждогоблока обработки аналогового сигнала подключен через инвертор к первому входуодного из И третьих элементов И-НЕ,вторые входыкоторых объединены с выходом низкочастотного генератора, первый вход каждого из Н четвертых элементов И-НЕ соединен.с входом соответствующего блока обработки аналоговогосигнала, а второй вход - с выходом одного иэ К -третьих элементов И-НЕ,выход каждого из М четвертых элементовИ-НЕ подключен к соответствующемувходу блока отображения информации.На чертеже представлена структурнаяэлектрическая схема предложенного устройства.Устройство дпя контроля последовательности чередования аналоговых сигналовсодержит М блоков обработки аналогового5сигнала 1 (1-11- И), каждый иэ кото-рых содержит первый 2 (2-12- й ) ивторой 3 (3-13- М ) двухвходовыеэлементы И-НЕ, й инверторов 4 (4-14- Й), Й третьих и И четвертых двухвходовых элементов И-НЕ 5 (5-15- И)30и 6 (6-16- М) соответственно, блокотображения информации 7 и низкочастотный генератор 8,Предложенное устройство работает сле 35 дующим образом.В исходном состоянии на всех входах блоков обработки аналогового сигнала 1 присутствуют низкие уровни входных С 1 С д аналоговых сигналов.Поэтому в исходном состоянии все двухвходовые элементы И-НЕ 2, 3, 5 и 6 устройства за счет наличия на их входах нулевых уровней напряжения находятся в45 единичном состоянии, а инверторы 4 за счет наличия на его входах высоких уровней напряжения находятся в нулевом состоянии,При поступлении на входы блоков обра-50 ботки аналогового сигнала 1 высоких уровней аналоговых сигналов С 1 С п в соответствии с заданной последовательностью их чередования первый двухвходовый элемент И-НЕ 2, на который приходи 1655 аналоговый сигнал, перебрасывается в нулевое состояние, а второй двухвходовый элемент И-НЕ 3 за счет наличия на первом его входе низкого уровня напряжения 4первого двухвходового элемента И-НЕ 2остается в единичном состоянии.Первый инвертор 4 (4-1) и третийдвухвходовый элемент И-НЕ 5 при этомтакже остаются в исходном состоянии, ачетвертый двухвходовый элемент И-НЕ 6эа счет наличия на его входах высокогоуровня соответствующего входного аналогового сигнала и высокого выходногоуровня третьего двухвходового элементаИ-НЕ перебрасывается в нулевое состояние, и в блоке отображения информации7, выполненном, например, на светодиодах, загорается соответствующий приходящему аналоговому сигналу светодиод.При этом каждым предыдущим входныманалоговым сигналом производится подготовка к работе первого двухвходовогоэлемента. И-НЕ 2 последующего блокаобработки аналогового сигнала 1. Такимобразом, при соблюдении задвйной последовательности следования аналоговых сигналов С 1 Сп производится последовательное изменение состоянии первых двухвходовых элементов И-НЕ 2 блоков обработки аналогового сигнала 1 и в соответствии с заданной последовательностьюсвечение светодиодов блока отображенияинформации 7,При выпадении из контролируемой последовательности чередования аналоговыхсигналов одного или нескольких сигналов,первый двухвходовый элемент И-НЕ 2блока обработки аналогового сигнала, накотором произошло нарушение последовательности, не изменяет своего единичного состояния, а второй двухвходовой элемент И-НЕ 3 блока обработки аналогового сигнала за счет появления на еговтором входе высокого уровня входногоаналогового сигнала изменяет свое состояние на нулевое.При этом инвертор 4 изменяет своесостояние на единичное и своим высокимвыходным уровнем напряжения по первому входу третьего двухвходового элемен-.та И-НЕ 5 разрешает прохождение никочастотных импульсов с низкочастотного генератора 8 на первый вход четвертого двухвходового элемента И-НЕ 6,на втором входе которого присутствуетвысокий уровень того входного аналогового сигнала, на котором произошло нарушение последовательности чередованиясигналов.С выхода четвертого двухвходовогоэлемента И-НЕ 6 низкочастотные импуисы поступают на соответствующий свс5тодиод, который будет периодически загораться с частотой, равной частоте низкочастотного генератора 8.Таким образом, прн выпадении каких- либо аналоговых С 1.Сп сигналв нз за данной последовательности нх следования, обнаружение нарушения последовательности чередования сигналов определяется по мигающим с частотой низкочастотного гене ратора 8 и соответствующим месту нару щения чередования сигналов светодиодам блока отображения информации 7.Возврат устройства в исходное состояние осуществляется подачей на все входы блоков обработки аналогового сигнала низких уровней аналоговых С 1 Сп сигналов.Предложенное устройство имеет высокую точность контроля, надежно в работе, 20 компактно и .просто по конструкции, обладает высокой информативностью и может быть выполнено на однотипных логических элементах с повышенным уровнем ин 25 теграции.Формула изобретенияУстройство для контроля последовательности чередования аналоговых сигна 30 лов, содержащее М блоков обработки аналогового сигнала, каждый из которых содержит первый и второй двухвходовые элементы И-НЕ, первые входы которых 6объединены и являются входом блока обработки аналогового сигнала, причем выход первого элемента И-НЕ подключен к второмувходу второго элемента И-НЕ, а каждый вход предыдущего блока обработки аналогового сигнала объединен с вторьм входом первого элемента И-НЕ последующего блока обработки аналогового сигнала, выход каждого второго элемента И-НЕ является выходом блока обработки аналогового сигнала, и блок отображения информации, о т л и ч а ю щ е е с я тем, что, с целью повьпцения точности контроля, введены низкочастотный генератор, М инверторов, М третьих и й четвертых двухвходовых элементов И-НЕ, при этом выход каждого блока обработки аналогового сигнала подключен через инвертор к первому входу одного из К третьих элементов И-НЕ, вторые входы которых объединены с выходом низко частотного гннератора, первый вход каждого из Н четвертых элементов И-НЕ соединен с входом соответствующего блока обработки аналогового сигнала, а второй вход - с выходом одного из й третьих элементов И-НЕ, выход каждого из 1 Ч четвертых элементов И-НЕ подклюгчен к соответствующему входу блока отображения информации.Источники информации, принятые во внимание прн экспертизе1. Авторское свидетельство СССР К 9 568173 ф кл. Н 04 В 17/ООе 1975.680283 Редакто аказ 4813/55 Тираж 775 Подписно ЦНИИПИ Государственного комитета СССР по делам изобретений и открытий 113035,Москва,Ж, Раушская наб., д. 4/5 ю
СмотретьЗаявка
2562199, 30.12.1977
ПРЕДПРИЯТИЕ ПЯ В-8719
АЛЕШИН ВЛАДИМИР СЕМЕНОВИЧ, ВОРОБЬЕВ ВЯЧЕСЛАВ МИХАЙЛОВИЧ, ГОМАНЧУК ГЕННАДИЙ АЛЕКСАНДРОВИЧ
МПК / Метки
МПК: H04B 3/46
Метки: аналоговых, последовательности, сигналов, чередования
Опубликовано: 15.08.1979
Код ссылки
<a href="https://patents.su/4-680183-ustrojjstvo-dlya-kontrolya-posledovatelnosti-cheredovaniya-analogovykh-signalov.html" target="_blank" rel="follow" title="База патентов СССР">Устройство для контроля последовательности чередования аналоговых сигналов</a>
Предыдущий патент: Устройство для контроля каналов тональной частоты
Следующий патент: Система передачи информации с комбинированной модуляцией
Случайный патент: Противоразгонное устройство радиального турбодвигателя