Устройство для контроля последовательности чередования аналоговых сигналов

Номер патента: 1492482

Авторы: Бендрик, Запорожченко, Свечкарев

ZIP архив

Текст

СОЮЗ СОВЕТСКИХСОЦИАЛИСТИЧЕСКИХРЕСПУБЛИК 014924 1)4 НО ГОСУДАРСТВЕННЫЙ КОМИТЕТПО ИЗОБРЕТЕНИЯМ И ОТКРЫТИЯМПРИ ГКНТ СССР ОБРЕТЕНИЯ К АВТОРСКОМУ СВИДЕТ ВУ(54) УСТРОЙСТВОДОВАТЕЛЬНОСТИ ЧЕСИЛАЛОВ КОНТРОЛЯ ПОСЛЕВАНИЯ АНАЛОГОВЬБ ю- стия по Изобретение относится к электро- и может быть использовано в вя ОПИСАН 1099394 4363683/24-09 29. 10.87 07.07.89, Бки В.А. БендрикП. Свечкарев 621.395664 Авторское сви99394, кл. Н 0 устройствах контроля систем свяЦель изобретения - расширение фциональных возможностей. Устройдля контроля последовательностиредования аналоговых сигналов сдержит блоки обработки 1 аналогсигнала, состоящие каждый из элИ-НЕ 2 и 3, эл-ты И-НЕ 4, блокражения 5, г-р 6 импульсов и блфиксации 7 импульсного сигнала,тоящие каждый из триггеров 8, клчей 9 и компараторов 10, Цель дгается путем обеспечения контролпоследовательности чередованияльсных сиг.палов с помощью введеблоков фиксации 7. 1 ил.40 Состояния первых и вторых входов компараторов 10 одинаково, так как низкие уровни сигналов присутствуют на входах и выходах триггеров 8, поэтому выходы компараторов 10 имеют низкий уровень, и записи в триггеры 8 не происходит, При поступлении на вход С 1 сигнала высокого уровня состояние входов компаратора 10-1 становится различным, на выходе появляется Изобретение относится к электро.вяэи, может быть использовано в устройствах контроля систем связи, вавтоматике, вычислительной техникеи является усовершенствованием устройства по авт, св. Р 1099394.Цель изобретеюя - расширениефункциональных возможностей путемобеспечения контроля последовательности чередоваюя импульсных сигналов.На чертеже представлена структурная электрическая схема предлагаемого устройства.Устройство для контроля последовательности чередования аналоговыхсигналов содержит блоки 1 - 1 - 1-Мобработки аналогового сигнала, включающие и ер вые и вторые эл ементы И-НЕ2-1 - 2-И и 3-1 - З-И, трет ьи эл ементы И-НЕ 4 - 1 - 4-И, блок 5 отображения, генератор 6 импульсов иблоки 7-1 - 7-М фиксации импульсногосигнала, включающие триггеры 8-18-11 ключи 9-1 - 9-И и компараторы10-1 - 1 О-М,Устройство работает следующим образом.В исходном состоянии на входахС 1 - СМ блоков 7-1 - 7-Н фиксации импульсного сигнала присутствуют сигналынизкого уровня. Поэтому в исходномсостоянии триггеры 8 блоков 7 фиксации импульсного сигнала сброшены,Сигналы низкого уровня поступают свыходов триггеров 8 на первые входыпервых и вторых элементов И-НЕ 2 и 3,на выходах которых устанавливаютсясигналы высокого уровня. Эти сигналыпоступают на входы третьих элементовИ-НЕ 4, на выходах которых устанавливаются сигналы низкого уровня, невызывающие включения индикации в блоке 5. Эти же сигналы открывают ключи 9 в блоках 7 фиксации импульсногосигнала, подготавливая блоки 7 фиксации к работе.455055 5 1 О 15 20 25 30 35 сигнал высокого уровня, который через открытый ключ 9-1 поступает на вход синхронизации триггера 8-1, что приводит к изменению состояния его выхода на единичное. Этот сигнал поступает на первые входы первого и второго элементов И-НЕ 2-1 и 3-1. Первый элемент И - НЕ 2-1 переключается в нулевое состояние, что приводит к переключению выхода третьего элемента И-НЕ 4-1 в единичное состояние и к включению первого индикатора блока 5. Сигнал с выхода третьего элемента И-НЕ 4-1 закрывает ключ 9-1, что препятствует дальнейшему изменению состояния триггера 8-1. При этом высоким уровнем напряжения на втором входе первого элемента И-НЕ 2-2 производится подготовка его к работеПри появлении сигнала высокого уровня на входе С 2 схема работает аналогичным образом, и загорается второй индикатор блока 5 отображения.Таким образом, при соблюдении заданной последовательности поступления сигналов происходит последовательное загорание соответствующих индикаторов блока 5 отображения, При выпадении из контролируемой последовательности чередования сигналов, например, на входе С 1 состояние триггера 8-1 остается нулевым, первые элементы И-НЕ 2-1 и 2-2 и второй элемент И-НЕ 3-1 не изменяет своего состояния за счет наличия на их вхо-дах низкого уровня с выхода триггера8-1. Третий элемент И-НЕ 4-1 засчет наличия на его входах высокихуровней напряжения остается в нулевом с остоя нии, и соответствующийиндикатор, подключенный к его выходу, не горит,При поступлении сигнала высокого уровня на вход С 2 состояние входов компаратора 10-2 становится различным, состояние его выхода меняется на единичное, через открытый ключ 9-2 этот сигнал переключает триггер 8-2 в единичное состояние. Сигнал с выхода триггера 8-2 поступает на первые нходы первого и второго элементов И-НЕ 2-2 и 3-2. Второй элемент И-НЕ 3-2 блока 1-2 обработки аналогового сигнала открывается и пропускает низ кочастотные импульсы с выхода генератора 6 импульсов на первый вход третьего элемента И-НЕ 4-2, а первыйимпульсного сигнала соединены соответственно с выходом соответствующего третьего элемента И-НЕ и с первымвходом соответствующего блока обработки аналогового сигнала,Составитель В. СлепаковТехред А, Кравчук Корректор Н. Король Редактор Н. Яцола Заказ 3895/57 Тираж 626 ПодписноеВНИИПИ Государственного комитета по изобретениям и открытиям при ГКНТ СССР 113 П 15, Москва, Ж, Раушская наб., д, 4/5 Производственно-издате.чьский комбинат "Патент", г.ужгород, ул. Гагарина,01 5 149 элемент И-ЦЕ 2-2 остается в единичном состоянии за счет низкого уровня пропущенного сигнала. Выход третьего элемента И-ПЕ 4-2 блока 1-2 обработки аналогового сигнала меняет свое состояние с частотой генератора 6 импульсов, что приводит к миганию второго индикатора блока 5 отображения,сигнализируя тем самым о выпадениииз заданной последовательности предыдущего сигнала, При этом ключ 9-1периодически открывается, что не позволяет окончательно фиксировать нарушение заданной последовательности,для исключения случаев пропуска восстановления требуемой последовательности чередования сигналов. При выпадении каких-либо сигналов из заданнои последовательности нарушениев последовательности чередования сигналон определяется по мигающим с частотой низкочастотного генератора 6индикаторам блока 5, соответствующимместу нарушения чередования сигналов. Возврат устройстнд н исходноесостояние осуществляется подачей навходы С 1-СН сигналов низких уровней. 2482 6 Формулд и обретения Устройство для контроля последова -тельности чередования аналоговыхсигналон по авт. св. Р 1099394,5о т л и ч а ю щ е е с я тем, что,с целью расшгрения функгнональньгхвозможностей путем обеспечения контроля последовдтельности чередованияимпульсных сиг налов, введены М блоков фиксации импульсного сигнала,каждый из которых содержит последовательно соединенные компдратор, ключи триггер, сиг пал ьный вход Которогосоединен с первым входом компаратораи является одним из сигнальных нходон устройства и первым входом блокафиксдции импульсного сигнала, вторымвходом и выходом которого являютсясоответственно второй вход ключа ивыход триггера, соединенный с вторымвходом компардтора, при этом второйвход и выход кдждого блока фиксации

Смотреть

Заявка

4363683, 29.10.1987

ПРЕДПРИЯТИЕ ПЯ В-2015

БЕНДРИК ВАЛЕРИЙ АНДРЕЕВИЧ, ЗАПОРОЖЧЕНКО ГЕННАДИЙ СТАНИСЛАВОВИЧ, СВЕЧКАРЕВ ВАЛЕРИЙ ПЕТРОВИЧ

МПК / Метки

МПК: H04B 3/46

Метки: аналоговых, последовательности, сигналов, чередования

Опубликовано: 07.07.1989

Код ссылки

<a href="https://patents.su/3-1492482-ustrojjstvo-dlya-kontrolya-posledovatelnosti-cheredovaniya-analogovykh-signalov.html" target="_blank" rel="follow" title="База патентов СССР">Устройство для контроля последовательности чередования аналоговых сигналов</a>

Похожие патенты