Формирователь адреса сканирующего устройства

Номер патента: 444188

Автор: Соколов

ZIP архив

Текст

Союз СоветскихСоциал истицескихРеспублик ОП ИСАНИЕ ИЗОБРЕТЕН ИЯ) М. Кл. 6 06 Г 1 явкиприсоединением осударстоеиныи комктеСовета Министроа СССРпо делам иэооретеиийи открытий(54) ФОРМИРОВАТЕЛЬ АДРЕСА СКАНИРУЮТЕГО УСТРОЙСТВА устроистве пропорзатраты оборудоваформироват, 2, датчик кователи 4 и коммутаторыеса 3, преобр ель содержиоррекции а4-1, устрония 5 и 5 тх данных7-1, сумуправлениустройств ства памяти сек, устройства 6 и 6-1, регистатор 8, триггер 10 В составков.11 и 11-1 фортора сканирова памяти исходнь ры адреса 7 и 9, устройство зб торого входят Изобретение относится к вычислительнойтехнике, в частности к устройствам управления, и может быть использовано для управления сканированием луча фазированнойантенной решетки.Известен формирователь адреса сканирующего устройства, содержащий сумматор,устройство памяти сектора сканирования,связанное с устройством памяти исходныхданных, датчик коррекции адреса, связанныйс преобразователем, устройство управленияи регистр адреса.Однако при увеличении числа каналовформирования адреса вционально возрастаютпия,Цель изобретения - расширение функциональных возможностей формирователя. Дляэтого предлагаемый формирователь содержит устройство памяти сектора сканирования, устройство памяти исходных данных,преобразователь, регистр адреса, первый ивторой коммутаторы, цричем входы регистров адреса подключены к выходам сумматора, один вход которого связан с выхо-. дом датчика коррекции через первый коммутатор и преобразователи, другой входсумматора соединен через первый коммутатор с выходами устройств памяти сектора сканирования, входы которых соединеныс выходами устройств памяти исходныхданных, преобтазователи, устройства памя-.ти сектора сканирования и регистры адреса подключены к устройству управления через второй коммутатор, который как и пер.вый коммутатор соединен с переключателем каналов, выполненным, например, натриггере, подключенном к генератору устройства управления.15 На чертеже представлена блок-схемаформирователя адреса сканирующего устройства.мирования частоты смены адреса, счетчик12, дешифратор 13, триггеры 14 и 15,схемы "И" - ключи 16-19, генератор 20,форлцзрователь 21 общего сброса, схемы"ИЛИ" 22, переключатель режима 23 исхемы "И" 24 и 25.Формирователь адреса сканирующегоустройства работает следующим образом.Посде установки режима работы переключателем 23 (или после прихода внешнего сигнала сброса) на выходе формирователя 21 общего сброса возникает импульс, обеспечивающий срабатывание триггера 15, что приводит к сбросу счетчика12 и к появлению сигнала на нулевой шине 26 дешифратора 13, обеспечиванэщегосрабатывание триггера 14, Триггер 14подключает вход счетчика 12 к выходугенератора 20, выдающего импульсы с частотой Х и отключает схему И" 19,Сигнал, снимаемый со второго выхода генератора 20 ( 1 Ю 1. ), подается на2 1с нет п эй вход триггера 9, ко серый обеснечивает подключение верхнего или нижнегоканала формирователя адреса скаиируюцего устройства (предположим, чго и данный момент будет подкнкшен верхний кяиял), При поступлении импудылазвходсчетчика 12 ня выходе дешиф 1 гятора 13поочередно возникают илглупьсъэ на шинах27-33.Сиэцад, снимаемый с шины 27, обеспечивая стирание предыдущей цнфрлгядиипреобразователя 4 и иодкшочоциего кдатчику коррекции дэеся 3 и лрясываеустройство фоэмиронания ист оты сменыадреса 11.Сигнал, снимаелигй с ноши 28, обесцечиваег сброс устройства памяти секиэрясканирования 5.Сзп над, снимаемый с шзшы 29, обеспечивает подключение рьч ист 1.нэво о входаустэойствя памячи сел гоза (кяциэовяшзя 5:к выходу устройства памяти исходных1данных 6, Сигнал, снимаемый с шины 30,не проходит ня счетный вход устройствапамяти сектора сканирования 5, так кактриггер 1 Г отключает логическую схемуИ" 18.Сигнал, снимаемый с шины 31, обеспечивает сброс регистра адреса 7 и тригг ера 15,Сигнал, снимаемый с шины 32, обеспечивает подключение регистра адреса 7 квыходу сумматора 8.Сигнал, снимаемый с шины 33, обеспечцвяет срабатывание триггера 1 4, отклкэ- .Ы 10 1 Ы 20 25 чающего ключ 16 и подключающего ключи 17 и 19.После прихода второго импульса с частотойтриггер 9 обеспечивает под ключение нижнего канала при наличии сигнала от переключателя режимов или внешнего импульса общего сброса. При этом нижний канал работает аналогично верхнему, но в формировании адреса принимает участие регистр адреса 7-1, сумматор 8,коммутатор 1, устройство памяти секторасканирования 5-1, устройство памяти исходных данных 6-1, преобразователь 4-1,ратчик коррекции адреса 3, устройство1 1-1 формирования частоты смены адресаи устройство управления 10,После прихода третьего импульса с частотой , триггер 9 вновь подключаетверхний канал, но устройство управления иработает, так как, например, в устройствеформирования частоты смены адреса установили задержку, равную двум, и поэтомусброса счетчика 12 не происходит.После прихода четвертого импульса счастотой 1, тригг ер 9 вновь подкдючает 30 35 40 4 Ы ЫО ЫЫ нижний канал и если задержка в устройсгве формирования частоты смены адэеса отсутствуег, то формирование адреса идет по аналогии, кяк было при втором импульсе с частотойтолько сброс и регистро 2вый вход усгройства памяти секто 1 эа скаци" ровяция 5-1 будет отключен, его счетный вход подключен, а значит при каждом обращении к устройству управления .10 буде происходить изменение адреса.После прихода пятого импульса с час готой Х триггер О,рцовь подключает верхний канал, Так как задержка в устройсизе форлировяния частоты смены адреса 11 кратна двум, то при питом импульсе сигнал проходит в цепь сброса счетчика 12, а значит происходит формирование нового адреса, аналогично, как при четвертом импульсе в нижнем канале, и т. д,По мере заполнения того или иного канала с соответствующего устройства пямити секзора сканирования 5 или 5-1. по-. ступает сигнал в формирователь 21 общегэ сброса, после чего соответствующий канал устанавливается в исходное состояние; зятем цикл работы повторяется в соответствующем канале.Предмет изобретения И Ф форлирователь адреса сканирующего устройства, содержацай сумматор, усгройство памяти сектора сканировании, связан 444188ное с устройством памяти исходных данных, датчик коррекции адреса, связанный спреобразователем, устройство управленияи регистр адреса, о т л и ч а ю щ и й с ятем, что, с целью расширения функциональных возможностей формирователя, он содержит первый и второй коммутаторы, дополнительное устройство памяти исходныхданных, соединенное с входом дополнительного устройства памяти сектора сканирования, дополнительный преобразователь,соединенный с датчиком коррекции адреса,дополнительный регистр адреса, причемвходы регистров адреса подключены к выходам сумматора, один вход которого свя зан с выходом датчика коррекции адресачерез первый коммутатор и преобразователи, другой вход сумматора соединен через первый коммутатор с выходами устройств памяти сектора сканирования, входы которых соединены с выходами устройств памяти исходных данных, преобразователи, устройства памяти сектора сканирования и регистры адреса подключены кустройству управления через второй коммутатор, который как и первый коммутатор, соединен с переключателем каналов,выполненным, например, на триггере, подключенном к генератору устройства управления.

Смотреть

Заявка

1818220, 11.08.1972

ПРЕДПРИЯТИЕ ПЯ Р-6808

СОКОЛОВ ИГОРЬ МИХАЙЛОВИЧ

МПК / Метки

МПК: G06F 12/00

Метки: адреса, сканирующего, устройства, формирователь

Опубликовано: 25.09.1974

Код ссылки

<a href="https://patents.su/4-444188-formirovatel-adresa-skaniruyushhego-ustrojjstva.html" target="_blank" rel="follow" title="База патентов СССР">Формирователь адреса сканирующего устройства</a>

Похожие патенты