Устройство для приема и передачи двоичной информации

Номер патента: 1748275

Автор: Сурнин

ZIP архив

Текст

ОЮЗ СОВЕТСКИХ ОЦИАЛИСТИЧЕСКИ 25/40(51 О "1 2 И БРЕТЕНИЯ К АВТО СВИДЕТЕЛЬСТ юл. М. 26ый центр Уральского отдел ЕРЕсвязи оении ьсной вы ще- емен- йство 6 ГОсудАРстВенныЙ КОмитетПО ИЗОБРЕТЕНИЯМ И ОТКРЫТИЯМПРИ ГКНТ СССР(71) Коми научнния АН СССР(56) Авторское свидетельство СССРЬ 1674114, кл, Н 04 1 25/40, 1988, .(54) УСТРОЙСТВО ДЛЯ ПРИЕМА ИДАЧИ ДВОИЧНОЙ ИНФОРМАЦИИ(57) Изобретение относится к техники может использоваться при постприемопередатчиков широтно-импуманипуляции. Цель изобретения - поние пропускной способности с одновным упрощением устройства, Устр для приема и передачи двоичной информации содержит генератор 1 тактовых импульсов, усилитель 2, фильтр 3 нижних частот, формирователь 4 прямоугольных импульсов, счетчики 5, 11, 29, дешифраторы 6, 12, 30, ВЯ-триггеры 7, 13, 14, триггер 8 "Буфер заполнен", первый элемент ИЛИ 9, блоки 16, 17, 10, 28 задержки, делители 25, 15 частоты, регистры 19, 24 сдвига, 0-триггеры 33, 20, 31, блок 21 потребителя информации, формирователь 22 коротких импульсов, источник 23 информации, мультиплексоры 26, 32, элемент И 27. Цель достигается введением буферного регистра 18, Устройство использует для передачи только три типЬ импульсов, отличающихся по длительности, что уменьшает требования к необходимой полосе пропускания каналов связи. 1 ил,1748275 10 20 30 35 50 Изобретение относится к технике связии может использоваться при построенииприемопередатчиков широтно-импульсноймунипуляции,. Цель изобретения - повышение пропускной способности с одновременным упрощением устройства.На чертеже изображена структурнаяэлектрическая схема предлагаемого устройства,Устройство содержит генератор 1 тактовых импульсов, усилитель 2, фильтр 3нижних частот, формирователь 4 прямо. угольных импульсов, первый счетчик 5, первый дешифратор 6, первый ВЯ-триггер 7,триггер 8 "Буфер заполнен", первый элемент ИЛИ 9, третий блок 10 задержки, второй счетчик 11, второй дешифратор 12,второй ЯЯ-триггер 13, третий ЯЯ-триггер 14,второй делитель 15 частоты, первый блок 16задержки, второй блок 17 задержки, буфернай регистр 18, первый регистр 19 сдвига,второй О-триггер 20, блок 21 потребителяинформации, формирователь 22 коротких. имплульсов, источник 23 информации, второй регистр 24 сдвига, первый делитель 25частот, первый мультиплексор 26, элементИ 27, четвертый блок 28 задержки, третийсчетчик 29, третий дешифратор 30, третийО-триггер 31, второй мультиплексор 32, первый О-триггер 33,Устройство работает следующим образом,Делитель 25 частоты делит частоту тактового генератора 1 и формирует три последовательности импульсов разнойдлительности Т 1Т 2ТЗ, поступающие намультиплексор 26. Выбор серии импульсови их длительность на выходе мультиплексора 26 зависит от значения сигналов на егоуправляющих входах, С помощью формирователя 22 коротких импульсов по заднемуфронту каждого импульса происходит сброссчетчиков делителя 25 частоты для получения импульсов со скважностью 1/2. Данныеот источника 23 информации записываютсяв параллельном коде в регистр 24. Стробсопровождения данных устанавливает внуль счетчик 29, Очередным. перепадом (задним Фронтом) импульса ТЗ с выхода второго делителя 15 частоты триггер 31устанавливается в состояние, разрешающее через элемент И 27 выполнение сдвигав регистре 24, счет числа переданных битсчетчиком 29 и запрещающее деление частоты вторымделителем 35 частоты. Крометого, на управляющих входах мультиплексоров 26 и 32 устанавливается значение сигнала, обеспечивающее формированиеимпульсов длительностью Т 1 и Т 2, Далее 4происходит сдвиг по каждому заднемуфронту импульсов с выхода мультиплексора 26 данных в регистре 24, В зависимости от значения очередного бита на выходе мультиплексора 26 формируется импульс длительностью Т 1 или Т 2, По окончании передачи происходит изменение значения сигнала на выходе дешифратора 30 (код, занесенный в счетчик 29, соответствует числу передаваемых бит в каждом поле данных) и установка триггера 31 в состояние, обеспечивающее передачу комбинации импульс сов длительностью Т 1 и ТЗ или Т 2 и ТЗ, При этом прекращается сдвиг информации в регистре 24 и счет числа импульсов счетчиком 29 и разрешается деление частоты делителем 15 частоты, Состав комбинации импульсов синхронизации (если дополнительно передают только один бит) Т 1 и ТЗ или Т 2 и ТЗ зависит от состояния О-триггера 33, Длительность импульсов при этом (Т 1, Т 2 или ТЗ) определяется значением сигнала на выходе делителя частоты и значением сигнала на выходе 0-триггера 33, Таким образом,каждый импульс синхронизации ТЗ сопровождается информационным импульсом длительностью Т 1 и Т 2 в зависимости от готовности к приему, Информация в 0-триггер 33 записывается по каждому заднему фронту импульса с выхода мультиплексора 26 и зависит от готовности удаленного абонента к приему. Для продолжения передачи записываются новые данные из источника 23 информации в регистр 24 сдвига, При этом происходит сброс кода в счетчике 29 и по тактовому входу О-триггер 31 устанавливается в состояние, обеспечивающее вновь передачу информационных импульсов Т 1 и Т 2. Входной аналоговый сигнал иэ линии связи через входной усилитель 2, фильтр 3 нижних частот и формирователь 4 прямоугольных импульсов поступает на блоки 5, 11, 19. Импульс, поступающий на установоч 45 ный вход счетчика 11, разрешает начать иэмерение его длительности путем подсчета импульсов с выхода генератора 1. В зависимости от длительности входных импульсов, с помощью дешифратора 12 устанавливаются в "1" триггеры 13 и 14, Если длительность импульса ТЗ, то оба триггера устанавливаются в "1", при Т 2 - триггер 13, По заднему фронту входного импульса происходит сдвиг данных в регистре 19. Необходимая задержка обеспечивается блоком 16 задержки. Одновременно происходит счет числа принятых бит счетчиком 5. Если приняты хотя бы два бита, то сигналом с второго выхода дешифратора 6 (соответствующему коду 2) устанавливается в "1" триггер 7, что510 20 25 30 35 40 55 означает "Приемник занят". После приемавсего поля данных с известным фиксированным числом бит устанавливается в "1"триггер 8. При этом код в счетчике 5 долженбыть равен числу бит в поле информации(для байта). С помощью элемента ИЛИ 9формируется сигнал "К приему не готов",поступающий на вход О-триггера ЗЗ, Он запоминается по заднему фронту импульса,поступающего на тактовый вход О-триггера33, Сигнал "Буфер заполнен" с выхода триггера 8 через блок 10 задержки поступает натактовый (стробирующий) вход регистра 18и по переднему фронту импульса заноситинформацию из регистра 19 сдвига в буферный регистр 18, Одновременно он поступает в блок 21 потребителя информации.После считывания данных из регистра 18блок 21 устанавливает триггер 8 в "0".При поступлении импульсов синхронизации ТЗ передним фронтом синала с выхода блока 17 задеркки выполняется сбростриггера 7 в "0", установка в "0" счетчика бпринятых бит, занесение сигнала готовности к приему в триггер 20, Последнее происходит лишь при отсутствии слгнала с вь 1 ходадешифрэтора 3 на установочном входе Отриггера 20, т.е, после завершения передачи данных, В результате источник 23информации осуществляет занесение данных параллельным кодом в регистр 24 сдвига для передачи лишь при наличии сигнала"К передаче готов" с выхода второго О-триг-.гера 20.После окончания импульса с выходаформирователя 4 во время паузы) происходит сброс триггеров 13 и 14 и прекращениесчета счетчиком 11, Необходимая задержкасигналов синхронизации для блокировкисчета счетчиком 5 обеспечивается блоком17.Готовность у абонента, находящегосяна приеме, данных с линии связи определяется по значению принятых дополкительных бит, сопровождающих импульс 4синхронизации. Для этого сигнал с выходарегистра 19 сдвига, соответствующего последнему принятому биту, поступает на информационный вход О-триггера 20 изаносится в него только по переднему фронту импульса синхронизации с выхода блока17 задержки,Формула изобретенияУстройство для приема и передачи двоичной информации, содержащее последо"вательно соединенные усилитель, фильтрнижних частот, формирователь прямоугольных импульсов, первый счетчик, первый дешифратор, первый.КЯ-триггер, первыйэлемент ИЛИ и первый О-триггер, последовательно соединенные генератор тактовых импульсов, второй счетчик, второй дешифратор, второй ВЯ-триггер, первый блок задержки и первый регистр сдвига, второй выход второго дешифратора соединен с первым входом третьего ВЯ-триггера, выход которого через второй блок задержки соединен с вторыми входами первого счетчика, первого ЙЯ-триггера и первым входом второго О-триггера, выход формирователя прямоугольных импульсов соединен с вторыми входами второго счетчика, второго, третьего ВЗ-триггеров и первого регистра сдвига, выход первого дешифратора соединен с первым входом триггера "Буфер заполнен",выход которого соединек с вторым входом первого элемента ИЛИ и входом третьегоблока задержки, выход которого,соедикен с первым входом блока потребителя информации, выход которого соединен с вторымвходом триггера, "Буфер заполнен", первый и второй выходы источника информации соединены соответственно с первым и вторым входами второго регистра сдвига, второй выход источника информации соединен спервым входом третьего счетчика, выход которого через третий дешифратор соединен с вторым входом второго О-триггера и первым входом третьего О-триггера, выход которого соединен с входом четвертого блоказадержки, выход генератора тактовых импульсов соединен с первым входом первого делителя частоты, первый, второй и третий выходы которого соединены соответственно с первым, вторым и третьим входами первого мультиплексора, четвертый и пятый входы которого соединены соответственно с третьим выходом первого делителя частоты и выходом второго мультиплексора, вы-, ход первого мультиплексора являетсявыходом устройства и соединен с вторым входом первого О-триггера и первыми входами элемента И и второго делителя частоты, вторые входы которых и .первый вход второго мультиплексора соединены с выходом четвертого блока задержки, выход первого мультиплексора, через формирователь коротких импульсов соединен с вторым входом первого делителя частоты, выход второго регистра сдвига соединен с вторымвходом второго мульлпексора, выходэлемента И соединен с третьим входом второгорегистра сдвига и вторым входом третьего счетчика, о тл и ч а ю щ е е с я тем, что, сцелью повышения пропускной способностис одновременным упрощением устройства, введен буферный регистр, причем выход третьего блока задержки соединен с первым входом буферного регистра,.второй вход которого итртифвход второго,О-триг1748275 Составитель Н,ЛазареваТехред М,Моргентал Корректор А.Осауленко Редактор Н.Ботев Заказ 2512 Тираж Подписное ВЙИИПИ Государственного комитета по изобретениям и открытиям при ГКНТ СССР 113035, Москва, Ж, Раушская наб 4/5 Производственно-издательский комбинат "Патент", г. Ужгород, ул,Гагарина, 101 гера соединены с выходом первого регистра сдвига, выход буферного регистра соединен с вторым входом блока потребителя информации, выход второго 0-триггера соединен с входом источника информации, выход первого О-триггера соединен с третьим входом второго мультиплексора, выход второго делителя частоты соединен с вторым входом третьего О-триггера и шестым входом 5 первого мультиплексора,

Смотреть

Заявка

4705111, 14.06.1984

КОМИ НАУЧНЫЙ ЦЕНТР УРАЛЬСКОГО ОТДЕЛЕНИЯ АН СССР

СУРНИН АНАТОЛИЙ ИВАНОВИЧ

МПК / Метки

МПК: H04L 25/40

Метки: двоичной, информации, передачи, приема

Опубликовано: 15.07.1992

Код ссылки

<a href="https://patents.su/4-1748275-ustrojjstvo-dlya-priema-i-peredachi-dvoichnojj-informacii.html" target="_blank" rel="follow" title="База патентов СССР">Устройство для приема и передачи двоичной информации</a>

Похожие патенты