ZIP архив

Текст

1 ОП ИСАНИЕ ИЗОБРЕТЕНИЯ К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ Союз СоаетсннкСоцнапнстнчесннкРеспубпннаа делам иаввретенвй н аткрыткй(54) О-ТРИГГЕР Изобретение относится к импульсной и вычислительной технике и может быть использовано при построении различных устройств дискретной обработки информации на схемах с непосредственными связями.Известен О-триггер, содеркаций основной триггер на элементе 2 ИИЛИ-НЕ и инверторе, через который выход элемента 2 ИИЛН-НЕ основного триггера10 соединен с первым входом первого входа И элемента 2 ИИЛИ-НЕ основного триггера, и вспомогательньпг триггер на двух элементах И-ИЛИ-НЕ 11 . Однако этот О-триггер имеет слож 3 ную схему и обладает узкими функциональными возможностями: информационный вход О подключается непосредственно к основному триггеру, что не20 дает возможности получения пгирокого класса входных логических функций, кроме того, при включении обратной связи с выхода вспомогательного триггера на вход О, в 0-триггере не обеспечивается устойчивого режима счета.Известен также О-триггер, содержащий первьпг и второй элементы И-ИЛИ-НЕ, первый и второй инверторы и элемент И-НЕ, первьп 1 и второй входы которого соединены соответственно с 0-вхо- . дом и тактовьн входом О-триггера, выход элемента И-НЕ соединен с первыми входами первой и второй групп входов по И первого элемента И-ИЛИ-НЕ, выход которого соединен с первым входом первой группы входов по И второго элемента И-ИЛИ-НЕ с входом первого инвертора, выход которого соединен со вторым входом первой группы входов по И первого элемента И-ИЛИ-НЕ, второй вход второй группы входов поИ первого элемента И-ИЛИ-НЕ соединен с тактовым входом О-триггера и первым входом второй группы входов по И второго элемента И-ИЛ 1-НЕ, второй вход второй группы входов по И когорого соединен с выходом второго ынвертора 21.ность.Целью изобретения является упрощение О-триггера,5Поставленная цель достигается тем,что в О-триггере, содеряацем первыйи второй элементы И-ИЛИ-ПЕ, первыйи второй инверторы и элемент И-НЕ,первый и второй входы которого соединены соответственно с О-входом и тактовым входом О-триггера, выход элемента И-НЕ соединен с первыми входами первой и второй групп входов поИ первого элемента И-ИЛИ-НЕ, выход 15которого- соединен с первым Иходомпервой группы входов по И второго элемента И-ИЛИ-НЕ и входом первого инвертора, выход которого соединен совторым входом первой группы входовпо И первого элемента И-ИЛИ-НЕ, второй вход второй группы входов по Ипервого элемента И-ИЛИ-НЕ соединенс тактовым входом О-триггера и первым водом второи группы входовИ второго элемента И-ИЛИ-НЕ, второйвход второй групггы входов по И которого соединен с выходом второго инвертора, вход второго инвертора соединен с выходом второго элементаИ-ИЛИ-НЕ, второй вход первой группывходов по И которого соединен с выходом элемента И-НЕ,На чертеие показана структурнаясхема О-триггера.Р-триггер содерхаст первый 1 и вто 35рой 2 элементы И-ИЛИ-НЕ, первый 3и второй 4 инверторы и элемент И-НЕ 5,первый и второй входы которого соединецы соответственно с О-входом 6 и40тактовым входом 7 О-триггера, выходэлемента И-НЕ 5 соединен с первымивходами первой и второй групп взводовпо И первого элемента И-ИПИ-НЕ 1,выход которого соединен с первым входом первой группы входов по И второ 45го элемента И-ИЛИ-НЕ 2 и входом первого инвертора 3, выход которого соединен со вторым входом первой группы входов по И первого элемента ИИЛИ-НЕ 1, соединен с тактовым входом 7 О-триггера и первым входом второй группы входов по И второго элемента И-ИПИ-ПЕ 2, второй вход второйгруппы входов по И которого соединен с выходом второго инвертора 4, 55а вход второго инвертора. 4 соединенс выходом второго элемента И-ИЛИ-НЕ 21второй вход первой группы входов по 30 3 с)Недостатком этого О-триггера является его относительно большая слок 4И ко гораго поелия с выходом элемента ИЕ 5.О-триггер работает следующим образом.Предположим, что перед подачей тактового импульса на входе 6 присутствует низкий логический сигнал, Это вызовет высокий логический потенциал на выходе входного логического элемента 5. Допустим, что на выходе элемента И-ИШ-НЕприсутствует единичный (высокий) логический сигнал, Тогда на выходе инвертора 3 оказывается низкий логический сиг.- нал, подтверждающий высокий логический выходной сигнал на элементе И-ИЛИ-НЕ . В этом случае на обоих входах элемента И-ИЛИ-НЕ 2 оказываются единичные логические сигналы и на выходе этого элемента формируется низкий логический уровень, вызывающий появление высокого логическо - го сигнала на выходе инвертораПусть в момент 1, начинается положительный тактовый импульс. При этом на обоих входах элемента И-ИЛИНЕ 1 оказываются высокие логические сигналы. Вследствие этого на его выходе формируется низкий логический сигнал, а потом - высокий логическийсигнал на выходе инвертора 3.Поскольку на входе 6 присутствуетнулевой логический сигнал, а на входах элемента И-ИЛИ-НЕ 2 присутствуют оба высоких логических сигнала, других изменений потенциалов на составных частях О-триггера в моментйл. не происходит.По окончании тактового импульса й на входах элемента И-ИЛИ-НЕ 2 оказывается низкий логический сигнал, В результате этого на выходе элемента И-ИЛИ-НЕ 2 формируется единичный логический сигнал, после чего на выходе инвертора 4 появляется низкий логический сигнал. Поскольку на входе 6 присутствует нулевой логический потенциал, а на входах элемента И-ИЛИНЕ 1 оба единичных логических сигнала, других изменений потенциалов на составных частях 0-триггера в моментне происходит.Если к моменту С начала следующего тактового импульса логический сигнал на входе 6 останется нулевым, то тактовый импульс не монет изменить выходные сигналы составных частей О-триггера. Действительно, высокий логический сигнал на выходе входно5 930го логического элемента 5 поддержи -вается низким логическим сигналом навходе 6; низкий логический сигнал навыходе элемента И-ИЛИ-НЕ 1 поддерживается высокими логическими сигнала 5ми на двух входах - с выхода входного логического элемента 5 и с выхода инвертора 3, высокий логическийсигнал на выходе инвертора 3 поддерживается низким сигналом на его вхо- Оде - с выхода элемента И-ИГП 1-НЕ 1,)высокий логический сигнал на выходеэлемента И-ИЛИ-НЕ 2 поддерживаетсявследствие того, что на одном иэ входов присутствует нулевой логический 15сигнал - с выхода элемента И-ИЛИ-НЕ 2и с выхода инвертора 4. Низкий логический сигнал на выходе инвертора 4поддерживается высоким логическимпотенциалом на его входе - с выхода 2 Оэлемента И-ИЛИ-НЕ 2,Предположим, что после окончаниятактового импульса 1, логический сигнал на входе 6 изменяется с нулевогона единичный, Тогда при поступлении 25следующего тактового импульса Ф наобоих входах входного логического элемента 5 оказыв 1 ются высокие логические уровни, и его выходной логическийсигнал становится нулевым. После это- ЗОго на одном из входов элемента И-ИЛИНЕ 1 появляется нулевой логическийсигнал, а на его выходе формируетсяединичный логический сигнал, которыйустанавливается на выходе инвертора353 низкий логический сигнал. Поскольку на обоих входах элемента И-ИЛ 11 НЕ 2 присутствуют высокие логическиесигналы, других изменений потенциаловна составныхчастях 0"триггера с задери.40кой в момент 5 не происходит.По окончании тактового импульсана выходе логического элемента 5 формируется высокий логический сигнал.После этого на обоих входах элемента45И-ИЛИ-НЕ 2 оказываются высокие логические сигналы. Таким образом, на вы-.ходе этого элемента Формируется низкий сигнал, который устанавливаетвысокий логический сигнал на выходеМинвертора 4. Поскольку на одном извходов элемента И-ИЛИ-НЕ 1 присутствует низкий логический сигнал, других изменений.потенциалов на составных частях О-триггера не происходит,Если к моменту 1 начала следу 557юцего тактового импульса логическийсигнал на входе 6 останется единичным, то на обоих входах входного лог 17 6 гнческого элемента 5 и элементаИ-ИИ-НЕ 1 оказываются единичные логические сигналы. Вследствие этогона выходе элемента И-ИЛИ-НЕ 1 и навыходе логического элемента 5 формируются низкие логические сигналы,Низкий логический сигнал с выходаэлемента И-ИЛИ-НЕ 1 Формирует высокийсигнал на выходе инвертора 3, Поскольку на элементе И-ИЛИ-НЕ 2 присутствуют два высоких логических сигнала (с выхода инвертора 4 и такто"вый импульс) в момент 1, сигналы навыходах измениться не могут.Однако, по окончанииформированиянизкого логического сигнала на выходевходного логического элемента 5 наодном из входов элемента И-ИЛИ-НЕ 1оказывается низкий логический сигнал.Таким образом, на выходе Ътого элемента вновь Формируются высокие логические сигналы. Высокий логическийсигнал с выхода элемента И-ИЛИ-НЕ 2устанавливает низкий логический сиг"нал на выходе инвертора 4. Посколькуна одном из входов элемента И-ИЛИНЕ 1 в момент С присутствуют низкиелогические сигналы (с выхода инвертора 3 и со входа тактовых импульсов7), в момент 1 сигнапы на триггерене меняются,После Формирования высокого логического сигнала на выходе логического элемента 5, на входах элементаИ-ИЛИ-НЕ 2 оказываются высокие логические сигналы. Это вызывает появление на ее выходе низкого логического сигнала, который Формирует высокийлогический сигнал на выходе инвертора 4, т.е. на выходах триггера образуется кратковременный выброс,Таким образом, все режимы работыР-триггера при приеме информации повходу О полностью рассмотрены: еслив момент прихода следующего тактового импульса на входе 0 сохранитсявысокий логический сигнал, то работа О-триггера будет повторять егофункционирование в момент й. еслиже сигнал изменится на нулевой, торабота О-триггера будет повторять егоФункционирование в момент Таким образом, О-триггер обеспечивает нормальное функционирование при использовании более простых элементов, что позволяет сократить затраты оборудования на егр реаппэа- циюв15 1 ИИПИ Заказ 3494 Тираж 954 Подписи плиал ППП "Патент", г, Ужг Проектная, 4 Э-триггер, содержащий первый и второи элементы И-ИЛИ-НЕ, первый и второй инверторы и элемент И-НЕ, пер вый и второй входы которого соединены соответственно сП-входом и так. товым входом О-триггера, выход элемента И-НЕ соединен с первыми входами первой и второй групп входов по И первого элемента И-ИЛИ-НЕ, выход которого соединен с первым входом первой группы входов по И второго элемента И-ИЛИ"НЕ и входом первого инвертора, выход которого соединен со вторым входом первой группы входов по И первого элемента И-ИЛИ-НЕ, второй вход второй группы входов по И первого элемента И-ИЛИ-НЕ соединен 7 8с тактовым входом 3-триггера и первым входом второй группы входов поИ второго элемента 1-ИЛИ-НЕ, второйвход второй группы входов по И которого соединен с выходом второгоинвертора, о т л и ч а в щ и й с ятем, что, с целью упрощения, входвторого инвертора соединен с выходомвторого элемента И-ИЛИ-НЕ, второйвход первой группы входов по И которого соединен с выходом элемента И-НЕ,Источники информациипринятые во внимание при экспертизе1. Букреев И.Н. и др. Иикроэлектронные схемы цибровых устройств,М., "Советское радио", 1973, с. 87.2. Авторское свидетельство СССРР 396332, кл. Н 03 ( 21/00, 1969

Смотреть

Заявка

3004417, 14.11.1980

ПРЕДПРИЯТИЕ ПЯ А-3759

ГРИБОК ВЛАДИМИР ПЕТРОВИЧ, СОЛЕЦКИЙ СТАНИСЛАВ ВИКТОРОВИЧ, ВОЛОВИК АЛЕКСАНДР МИХАЙЛОВИЧ

МПК / Метки

МПК: H03K 3/286

Метки: д-триггер

Опубликовано: 23.05.1982

Код ссылки

<a href="https://patents.su/4-930597-d-trigger.html" target="_blank" rel="follow" title="База патентов СССР">D-триггер</a>

Похожие патенты